【課題を解決するための手段】
【0009】
本発明の1つの態様は高電圧スイッチを含む集積回路装置である。この高電圧スイッチはデコーダからの信号を受け取り、選択/非選択又は使用許可/禁止信号は、特定のメモリブロックを選択か非選択、又は使用許可するか禁止するかを示す論理信号値を有する。高電圧スイッチはこれらの論理信号を、メモリブロックを選択/非選択するのに十分な正と負の電圧にシフトする。xデコーダ又は行デコーダ回路等の高電圧スイッチは、レベルシフターとプルアップ回路とを備える。レベルシフターは負レベルシフターであってもよい。
【0010】
高電圧スイッチは(i)デコーダと(ii)NANDメモリセルのブロックとに結合されたワード線とに結合される。デコーダはブロックデコーダであってもよい。高電圧スイッチは正電圧と負電圧とを含む出力電圧範囲の高電圧スイッチ出力信号を出力する。
【0011】
レベルシフターはデコーダに結合されている。様々な実施形態において、レベルシフターはワード線が選択されたか非選択かを示すデコーダ信号を受信する。デコーダ信号は第1電圧範囲を有する。レベルシフターは第2電圧範囲のレベルシフター出力信号をプルアップ回路に供給する。第2電圧範囲は該第1電圧範囲にないより大きい負電圧を含み、該第1電圧範囲より広い。
【0012】
プルアップ回路はレベルシフターとワード線とに結合される。プルアップ回路は(i)デコーダ信号と(ii)レベルシフター出力信号とを受信する。プルアップ回路はNANDメモリセルのブロックに、特定のワード線をワード線電力信号に結合するか切り離すプルアップ回路出力信号を供給する。プルアップ回路は高電圧スイッチ出力信号に、(i)該第1電圧範囲にないより大きい負電圧と(ii)該第1電圧範囲にないより大きい正電圧とを含み、該第1電圧範囲より広い出力電圧範囲を提供する。
【0013】
より一般的に、xデコーダ又は行デコーダ回路等のプルアップ回路は、デコーダから使用許可/禁止信号と使用許可/禁止信号の補信号又は反転処理した信号とを受信する。或いは、デコーダから使用許可/禁止信号の補信号を受信するのでなく、プルアップ回路は該レベルシフターから負電圧基準を受け取る。使用許可信号に応答して、プルアップ回路は使用許可信号より大きい電圧(例えばVPP)を出力して、NANDメモリアレイへ送る高電圧スイッチ出力の正電圧範囲を広げる。使用禁止信号に応答して、プルアップ回路はレベルシフターで大きくされた負電圧信号の使用禁止信号を出力する。
【0014】
1つの実施形態では、高電圧スイッチ出力信号の出力電圧範囲は該第2電圧範囲にないより大きい正電圧を含み、レベルシフター出力信号の第2電圧範囲より広い。より狭い電圧範囲のトランジスタは動作要件が厳しくなくより小さくできるので有利である。別の実施形態では、レベルシフター出力信号の第2電圧範囲とレベルシフター出力信号の第2電圧範囲は同じ最大電圧値を有する。
【0015】
1つの実施形態では、高電圧スイッチ出力信号の出力電圧範囲は、プログラム動作、消去動作、リード動作におけるデコーダ信号の選択状態と非選択状態のうち最大値と最小値とに対応する。
【0016】
1つの実施形態では、レベルシフター出力信号の第2電圧範囲は、プログラム動作、消去動作、リード動作におけるデコーダ信号の選択状態と非選択状態のうち最大値と最小値とに対応する。
【0017】
1つの実施形態では、プルアップ回路は高電圧スイッチの動作時、高電圧スイッチの出力電圧範囲の最大電圧を受信するゲートを有するn型トランジスタを備える。別の実施形態では、高電圧スイッチは高電圧スイッチの動作時、高電圧スイッチの出力電圧範囲の最大電圧を受信するゲートを有するn型トランジスタを備える。高電圧スイッチは複数のp型トランジスタを備える。該複数のp型トランジスタの全てが高電圧スイッチの動作時、高電圧スイッチの出力電圧範囲の最大電圧を受信しないゲートを有する。
【0018】
1つの実施形態では、高電圧スイッチは高電圧スイッチの動作時、高電圧スイッチの出力電圧範囲の最大電圧を受信するゲートを有するn型トランジスタを備え、高電圧スイッチは複数のp型トランジスタを備え、該複数のp型トランジスタの全てが高電圧スイッチの動作時、高電圧スイッチの出力電圧範囲の最大電圧を受信しないゲートを有する。
【0019】
本発明の1つの態様は集積回路装置のNANDメモリセルのブロックに結合されたワード線に対してメモリ動作のためのアドレスをデコードする方法である。この方法は下記のステップを含む。
【0020】
様々な実施形態では、ワード線が選択されたか非選択かを示す第1電圧範囲のデコーダ信号をレベルシフターで受信することと、
【0021】
該第1電圧範囲にないより大きい負電圧を含み該第1電圧範囲より広い第2電圧範囲を有するレベルシフター出力信号を該レベルシフターからプルアップ回路へ供給することと、
【0022】
プルアップ回路で(i)デコーダ信号と(ii)レベルシフター出力信号とを受信し、NANDメモリセルのブロックに特定のワード線をワード線電力信号に結合するか切り離すプルアップ回路出力信号を供給することと、
【0023】
(i)該第1電圧範囲にないより大きい負電圧と(ii)該第1電圧範囲にないより大きい正電圧とを含み、該第1電圧範囲より広い出力電圧範囲を有する高電圧スイッチ出力信号を該プルアップ回路から供給することとを含む。
【0024】
1つの実施形態では、高電圧スイッチ出力信号の出力電圧範囲は該第2電圧範囲にないより大きい正電圧を含み、レベルシフター出力信号の第2電圧範囲より広い。より狭い電圧範囲のトランジスタは動作要件が厳しくなくより小さくできるので有利である。1つの実施形態では、レベルシフター出力信号の第2電圧範囲とレベルシフター出力信号の第2電圧範囲は同じ最大電圧値を有する。
【0025】
1つの実施形態では、高電圧スイッチ出力信号の出力電圧範囲は、プログラム動作、消去動作、リード動作におけるデコーダ信号の選択状態と非選択状態のうち最大値と最小値とに対応する。
【0026】
1つの実施形態では、レベルシフター出力信号の第2電圧範囲は、プログラム動作、消去動作、リード動作におけるデコーダ信号の選択状態と非選択状態のうち最大値と最小値とに対応する。
【0027】
1つの実施形態は下記を更に含む。
【0028】
高電圧スイッチの動作時、プルアップ回路(別の実施形態では高電圧スイッチ)の1つのn型トランジスタのゲートで高電圧スイッチの出力電圧範囲の最大電圧を受信することと、
【0029】
高電圧スイッチの動作時、高電圧スイッチの全てのp型トランジスタのゲートで高電圧スイッチの出力電圧範囲の最大電圧を受信しないこととを含む。
【0030】
本発明の1つの態様はNANDメモリセルの複数のブロックと高電圧スイッチとを含む集積回路装置である。この高電圧スイッチはレベルシフターとプルアップ回路とを含む。高電圧スイッチはデコーダとNANDメモリセルの複数のブロックとに結合されている。高電圧スイッチは正電圧と負電圧とを含む出力電圧範囲を有する。
【0031】
レベルシフターはデコーダに結合されている。
【0032】
プルアップ回路はレベルシフターとメモリセルの該複数のブロックとに結合されている。高電圧スイッチはNMOSトランジスタとPMOSトランジスタとを有し、NMOSトランジスタに比べてPMOSトランジスタの動作要件は低減されている。
【0033】
1つの実施形態では、高電圧スイッチの出力電圧範囲はレベルシフターの電圧範囲にないより大きい正電圧を含み、レベルシフターの出力電圧範囲より広い。より狭い電圧範囲のトランジスタは動作要件が厳しくなくより小さくできるので有利である。1つの実施形態では、高電圧スイッチの出力電圧範囲とレベルシフターの出力電圧範囲は同じ最大電圧値を有する。
【0034】
1つの実施形態では、高電圧スイッチの出力電圧範囲は、プログラム動作、消去動作、リード動作におけるデコーダにより示される選択状態と非選択状態のうち最大値と最小値とに対応する。
【0035】
1つの実施形態では、レベルシフターの出力電圧範囲は、プログラム動作、消去動作、リード動作におけるデコーダにより示される選択状態と非選択状態のうち最大値と最小値とに対応する。
【0036】
1つの実施形態では、低減された動作要件は、高電圧スイッチの動作時、高電圧スイッチの出力電圧範囲の最大電圧を受信するゲートを有するn型トランジスタを備えるプルアップ回路を含み、高電圧スイッチは高電圧スイッチの動作時、高電圧スイッチの出力電圧範囲の最大電圧を受信しないゲートを有する複数のp型トランジスタを備える。
【0037】
1つの実施形態では、低減された動作要件は、高電圧スイッチの動作時、高電圧スイッチの出力電圧範囲の最大電圧を受信するゲートを有するn型トランジスタを備える高電圧スイッチを含み、高電圧スイッチは高電圧スイッチの動作時、高電圧スイッチの出力電圧範囲の最大電圧を受信しないゲートを有する複数のp型トランジスタを備える。
【0038】
本発明の1つの態様はNANDメモリセルの複数のブロックと高電圧スイッチとを含む集積回路装置である。この高電圧スイッチはデコーダとNANDメモリセルの複数のブロックとに結合されている。高電圧スイッチは正電圧と負電圧とを含む出力電圧範囲を有する。
【0039】
幾つかの実施形態では、この高電圧スイッチはデコーダに結合されたレベルシフターとプルアップ回路とを含む。プルアップ回路はレベルシフターとメモリセルの複数のブロックとに結合されている。
【0040】
幾つかの実施形態では、この高電圧スイッチはデコーダに結合されたレベルシフターとプルアップ回路とを含む。プルアップ回路はレベルシフターとメモリセルの複数のブロックとに結合されている。レベルシフターとプルアップ回路は高電圧スイッチの出力電圧範囲を生成するのに十分である。例えば、2段のレベルシフター回路は必要でない。
【0041】
幾つかの実施形態では、この高電圧スイッチはデコーダに結合されたレベルシフターとプルアップ回路とを含む。プルアップ回路はレベルシフターとメモリセルの複数のブロックとに結合されている。高電圧スイッチはNMOSトランジスタとPMOSトランジスタとを有し、NMOSトランジスタに比べてPMOSトランジスタの動作要件は低減されている。