特許第6486749号(P6486749)IP Force 特許公報掲載プロジェクト 2022.1.31 β版

知財求人 - 知財ポータルサイト「IP Force」

▶ ▲し▼創電子股▲ふん▼有限公司の特許一覧

特許6486749ちらつき除去可能なディスプレイパネルの駆動回路
<>
  • 特許6486749-ちらつき除去可能なディスプレイパネルの駆動回路 図000002
  • 特許6486749-ちらつき除去可能なディスプレイパネルの駆動回路 図000003
  • 特許6486749-ちらつき除去可能なディスプレイパネルの駆動回路 図000004
  • 特許6486749-ちらつき除去可能なディスプレイパネルの駆動回路 図000005
  • 特許6486749-ちらつき除去可能なディスプレイパネルの駆動回路 図000006
  • 特許6486749-ちらつき除去可能なディスプレイパネルの駆動回路 図000007
  • 特許6486749-ちらつき除去可能なディスプレイパネルの駆動回路 図000008
  • 特許6486749-ちらつき除去可能なディスプレイパネルの駆動回路 図000009
  • 特許6486749-ちらつき除去可能なディスプレイパネルの駆動回路 図000010
  • 特許6486749-ちらつき除去可能なディスプレイパネルの駆動回路 図000011
  • 特許6486749-ちらつき除去可能なディスプレイパネルの駆動回路 図000012
  • 特許6486749-ちらつき除去可能なディスプレイパネルの駆動回路 図000013
  • 特許6486749-ちらつき除去可能なディスプレイパネルの駆動回路 図000014
< >
(19)【発行国】日本国特許庁(JP)
(12)【公報種別】特許公報(B2)
(11)【特許番号】6486749
(24)【登録日】2019年3月1日
(45)【発行日】2019年3月20日
(54)【発明の名称】ちらつき除去可能なディスプレイパネルの駆動回路
(51)【国際特許分類】
   G09G 3/36 20060101AFI20190311BHJP
   G09G 3/20 20060101ALI20190311BHJP
【FI】
   G09G3/36
   G09G3/20 611D
   G09G3/20 611E
   G09G3/20 612F
   G09G3/20 621B
   G09G3/20 623C
   G09G3/20 623F
   G09G3/20 641C
【請求項の数】14
【全頁数】16
(21)【出願番号】特願2015-75795(P2015-75795)
(22)【出願日】2015年4月2日
(62)【分割の表示】特願2013-57120(P2013-57120)の分割
【原出願日】2013年3月19日
(65)【公開番号】特開2015-148816(P2015-148816A)
(43)【公開日】2015年8月20日
【審査請求日】2015年4月2日
【審判番号】不服2017-8881(P2017-8881/J1)
【審判請求日】2017年6月19日
(31)【優先権主張番号】61/636,833
(32)【優先日】2012年4月23日
(33)【優先権主張国】US
(73)【特許権者】
【識別番号】506249381
【氏名又は名称】▲し▼創電子股▲ふん▼有限公司
(74)【代理人】
【識別番号】110001151
【氏名又は名称】あいわ特許業務法人
(72)【発明者】
【氏名】廖 敏男
【合議体】
【審判長】 中塚 直樹
【審判官】 小林 紀史
【審判官】 櫻井 健太
(56)【参考文献】
【文献】 特開2002−214585(JP,A)
【文献】 特開2004−354625(JP,A)
【文献】 特開2009−25665(JP,A)
【文献】 特開2002−182622(JP,A)
【文献】 特開2001−290122(JP,A)
(58)【調査した分野】(Int.Cl.,DB名)
G09G 3/20 - 3/38
G02F 1/133
(57)【特許請求の範囲】
【請求項1】
ちらつき除去可能なディスプレイパネルの駆動回路において、
走査駆動回路であって、複数の走査信号を生成し、該ディスプレイパネルの複数の画素構造を走査する、上記走査駆動回路と、
データ駆動回路であって、複数のデータ信号を生成し、これら画素構造が走査される時、これらデータ信号をこれら画素構造に伝送する、上記データ駆動回路と、
を包含し、該データ駆動回路がこれらデータ信号を隣り合うこれら画素構造に伝送して、これら画素構造に同じグレーレベルを表示させる時、該データ駆動回路は隣り合うこれら画素構造の該データ信号の準位を調整し、隣り合うこれら画素構造のこれらデータ信号の準位は同一方向に調整され、且つ調整量は同じで、
これら画素構造は共同電極を備え、該共同電極の共同電圧は固定電圧であり、
該データ駆動回路は、
補償信号を生成する補償回路と、
ガンマ電圧生成回路であって、該補償信号とガンマ曲線データに基づき複数のガンマ電圧を生成する、上記ガンマ電圧生成回路と、
複数のデジタルアナログ変換回路であって、複数の表示信号に基づき、これらガンマ電圧の一部のガンマ電圧を選択して出力することで、該ディスプレイパネルを駆動する、上記複数のデジタルアナログ変換回路と、
を包含し、該補償回路の該補償信号は、これらガンマ電圧の信号準位を調整し、これにより隣り合うこれら画素構造の該データ信号の準位を調整することを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【請求項2】
請求項1記載のちらつき除去可能なディスプレイパネルの駆動回路において、隣り合うこれら画素構造が同じグレーレベルを表示するとき、該データ駆動回路は隣り合うこれら画素構造のこれらデータ信号の準位を調整し、隣り合うこれら画素構造の複数の保存電圧がこれら画素構造の該共同電圧に関して非対称から対称となるようにすることを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【請求項3】
請求項記載のちらつき除去可能なディスプレイパネルの駆動回路において、該データ駆動回路はさらに、
複数のバッファユニットであって、これらデジタルアナログ変換回路に対応しこれらデジタルアナログ変換回路が出力するこれらガンマ電圧に基づき、複数のデータ信号を生成して、該ディスプレイパネルを駆動する、上記複数のバッファユニットを包含することを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【請求項4】
請求項1記載のちらつき除去可能なディスプレイパネルの駆動回路において、該ガンマ電圧生成回路は、
分圧回路であって、該補償信号に基づいて複数の分圧信号を生成し、該補償信号がこれら分圧信号の信号準位を調整するのに用いられることで、これらガンマ電圧の信号準位が調整される、上記分圧回路と、
ガンマ電圧選択ユニットであって、該分圧回路に接続され、並びに該ガンマ曲線データに基づいてこれら分圧信号の一部の分圧信号を選択してこれらガンマ電圧を生成する、上記ガンマ電圧選択ユニットと、
を包含することを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【請求項5】
請求項1記載のちらつき除去可能なディスプレイパネルの駆動回路において、さらに、 入出力インタフェースであって、該ガンマ曲線データとこれら表示信号を受け取る、上記入出力インタフェースと、
ガンマ曲線データレジスタであって、該入出力インタフェースに接続され、該ガンマ曲線データを一時保存し該ガンマ曲線データを該ガンマ電圧生成回路に伝送する、上記ガンマ曲線データレジスタと、
を包含することを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【請求項6】
請求項1記載のちらつき除去可能なディスプレイパネルの駆動回路において、該補償回路はさらに、
該補償信号を生成する補償ユニットと、
調整回路であって、電源電圧を受け取り、並びに該電源電圧を分圧して複数の調整信号を生成する、上記調整回路と、
切り換え回路であって、該調整回路に接続され、並びにこれら補償信号に基づき、これら調整信号を選択して第1参考電圧と第2参考電圧を生成し、並びに該第1参考電圧と該第2参考電圧を該ガンマ電圧生成回路の一つの分圧回路に伝送し、該分圧回路に、該第1参考電圧と該第2参考電圧に基づき、複数の分圧信号を生成させる、上記切り換え回路と、
を包含し、該ガンマ電圧生成回路はこれら分圧信号と該ガンマ曲線データに基づき、これらガンマ電圧を生成することを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【請求項7】
請求項6記載のちらつき除去可能なディスプレイパネルの駆動回路において、該ガンマ電圧生成回路は、さらに、
第1増幅ユニットであって、該切り換え回路に接続され、並びに該第1参考電圧をバッファして該分圧回路に伝送する、上記第1増幅ユニットと、
第2増幅ユニットであって、該切り換え回路に接続され、並びに該第2参考電圧をバッファして該分圧回路に伝送する、上記第2増幅ユニットと、
を包含することを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【請求項8】
ちらつき除去可能なディスプレイパネルの駆動回路において、
走査駆動回路であって、複数の走査信号を生成し、該ディスプレイパネルの複数の画素構造を走査する、上記走査駆動回路と、
データ駆動回路であって、複数のデータ信号を生成し、これら画素構造が走査される時、これらデータ信号をこれら画素構造に伝送する、上記データ駆動回路と、
を包含し、該データ駆動回路がこれらデータ信号を隣り合うこれら画素構造に伝送して、これら画素構造に同じグレーレベルを表示させる時、該データ駆動回路は隣り合うこれら画素構造の該データ信号の準位を調整し、隣り合うこれら画素構造のこれらデータ信号の準位は同一方向に調整され、且つ調整量は同じで、
これら画素構造は共同電極を備え、該共同電極の共同電圧は固定電圧であり、
該データ駆動回路は、
補償信号を生成する補償回路と、
演算回路であって、ガンマ曲線データと該補償信号を演算して演算信号を生成する、上記演算回路と、
ガンマ電圧生成回路であって、複数の分圧信号を生成し、並びに該演算信号に基づいてこれら分圧信号の一部分圧信号を選択して複数のガンマ電圧を生成する、上記ガンマ電圧生成回路と、
複数のデジタルアナログ変換回路であって、複数の表示信号に基づきこれらガンマ電圧の一部ガンマ電圧を選択して出力することで、これらデータ信号を生成し、該ディスプレイパネルを駆動する、上記複数のデジタルアナログ変換回路と、
を包含することを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【請求項9】
請求項8記載のちらつき除去可能なディスプレイパネルの駆動回路において、該演算回路は該補償信号により該ガンマ曲線データを調整して該演算信号を生成することで、該ガンマ曲線データに置き換え、該ガンマ電圧生成回路は、
分圧回路であって、これら分圧信号を生成する上記分圧回路と、
ガンマ電圧選択ユニットであって、該分圧回路に接続され、並びに該演算信号に基づきこれら分圧信号の一部分圧信号を選択してこれらガンマ電圧を生成する、上記ガンマ電圧選択ユニットと、
を包含することを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【請求項10】
ちらつき除去可能なディスプレイパネルの駆動回路において、
走査駆動回路であって、複数の走査信号を生成し、該ディスプレイパネルの複数の画素構造を走査する、上記走査駆動回路と、
データ駆動回路であって、複数のデータ信号を生成し、これら画素構造が走査される時、これらデータ信号をこれら画素構造に伝送する、上記データ駆動回路と、
を包含し、該データ駆動回路がこれらデータ信号を隣り合うこれら画素構造に伝送して、これら画素構造に同じグレーレベルを表示させる時、該データ駆動回路は隣り合うこれら画素構造の該データ信号の準位を調整することで、該ディスプレイパネルに表示される画面のちらつきを減らし、
これら画素構造は共同電極を備え、該共同電極の共同電圧は固定電圧であり、
該データ駆動回路は、
補償信号を生成する補償回路と、
ガンマ電圧生成回路であって、該補償信号とガンマ曲線データに基づき複数のガンマ電圧を生成する、上記ガンマ電圧生成回路と、
複数のデジタルアナログ変換回路であって、複数の表示信号に基づき、これらガンマ電圧の一部のガンマ電圧を選択して出力することで、該ディスプレイパネルを駆動する、上記複数のデジタルアナログ変換回路と、
を包含し、該補償回路の該補償信号は、これらガンマ電圧の信号準位を調整し、これにより隣り合うこれら画素構造の該データ信号の準位を調整することを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【請求項11】
請求項10記載のちらつき除去可能なディスプレイパネルの駆動回路において、隣り合うこれら画素構造が同じグレーレベルを表示するとき、該データ駆動回路は隣り合うこれら画素構造のこれらデータ信号の準位を調整し、隣り合うこれら画素構造の複数の保存電圧がこれら画素構造の該共同電圧に関して非対称から対称となるようにすることを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【請求項12】
ちらつき除去可能なディスプレイパネルの駆動回路において、
走査駆動回路であって、複数の走査信号を生成し、該ディスプレイパネルを走査する、上記走査駆動回路と、
データ駆動回路であって、複数のデータ信号を生成し、該ディスプレイパネルが走査される時、これらデータ信号を該ディスプレイパネルに伝送して、該ディスプレイパネルを駆動する、上記データ駆動回路と、
を包含し、該データ駆動回路がこれらデータ信号を該ディスプレイパネルに伝送して該ディスプレイパネルに同じグレーレベルを表示させるとき、該データ駆動回路はこれらデータ信号の準位を調整し、
これら画素構造は共同電極を備え、該共同電極の共同電圧は固定電圧であり、
該データ駆動回路は、
補償信号を生成する補償回路と、
ガンマ電圧生成回路であって、該補償信号とガンマ曲線データに基づき複数のガンマ電圧を生成する、上記ガンマ電圧生成回路と、
複数のデジタルアナログ変換回路であって、複数の表示信号に基づき、これらガンマ電圧の一部のガンマ電圧を選択して出力することで、該ディスプレイパネルを駆動する、上記複数のデジタルアナログ変換回路と、
を包含し、該補償回路の該補償信号は、これらガンマ電圧の信号準位を調整し、これにより隣り合うこれら画素構造の該データ信号の準位を調整することを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【請求項13】
請求項12記載のちらつき除去可能なディスプレイパネルの駆動回路において、該データ駆動回路はこれらデータ信号を該ディスプレイパネルのこれら画素構造に伝送し、これら画素構造に同じグレーレベルを表示させるときに、該データ駆動回路がこれらデータ信号の準位を調整することを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【請求項14】
請求項13記載のちらつき除去可能なディスプレイパネルの駆動回路において、隣り合うこれら画素構造に同じグレーレベルを表示させる時、該データ駆動回路はこれら画素構造のこれらデータ信号の準位を調整し、これら画素構造の複数の保存電圧を、これら画素構造の該共同電圧に関して非対称から対称となすことを特徴とする、ちらつき除去可能なディスプレイパネルの駆動回路。
【発明の詳細な説明】
【技術分野】
【0001】
本発明は一種のディスプレイパネルの駆動回路に係り、特に、表示フレームの有するちらつきの現象を除去し、表示品質をアップできるディスプレイパネルの駆動回路に関する。
【背景技術】
【0002】
現代の科学技術の勃興発展により、各種の情報商品が続々と出現し、民衆の異なる要求を満足させている。早期のディスプレイの大半は、CRT(Cathode Ray Tube)ディスプレイとされ、その体積は大きく消費電力も大きく、且つその発生する輻射線は、ディスプレイの長時間の使用者に、身体の危害を及ぼす恐れがある。このため、現在市場にあるディスプレイは、CRTディスプレイから次第に液晶ディスプレイ(Liquid Crystal Display,LCD)へと置き換えられている。液晶ディスプレイは、軽量薄型でコンパクトであり、輻射が少なく消費電力も少ない等の長所があり、このため、現在市場の主流となっている。
【0003】
液晶ディスプレイはデータ信号に照らして液晶ユニットの光透過率を制御し、画像を表示する。図1に示されるのは、周知の技術のディスプレイパネル及びその画素構造の表示図である。図示されるように、ディスプレイパネルは、複数の画素構造10'と一つの駆動チップ20'を包含する。該駆動チップ20'は駆動信号を生成してこれら画素構造10'を駆動し、画像を表示する。
【0004】
そのうち、各画素構造10'は、薄膜トランジスタ(thin film transistor,TFT)12'と保存コンデンサ14'を包含する。該薄膜トランジスタ12'のゲート(gate)電極は走査線に接続され、並びに薄膜トランジスタ12'のソース(source)電極は、駆動チップ20'に接続され、且つ薄膜トランジスタ12'のドレイン(Drain)電極は、保存コンデンサ14'に接続される。
【0005】
アクティブマトリックスタイプ液晶ディスプレイはアクティブコントロールスイッチ装置を採用し、これにより、このような液晶ディスプレイは動画表示において優勢を有し、薄膜トランジスタ12'は、すなわち、アクティブマトリックスタイプ液晶ディスプレイのスイッチ装置とされる。
【0006】
さらに、薄膜トランジスタ液晶ディスプレイパネルの運用は広範にわたり、その駆動方式は、ゲート端を用いて内部ユニットを制御してオンし、さらにソース端を用いて正確な電圧を送り込むことで、ディスプレイパネルの液晶回転方向を制御し、これにより画像を表示する。
【0007】
図2及び図3を参照されたい。それは周知の技術のディスプレイパネルのこれら画素構造の表示図と、これら画素構造の駆動信号の波形図である。図示されるように、駆動チップ20'は複数の走査信号G0、G1、・・・、Gnを生成し得て、並びに順に、これら走査信号G0、G1、・・・、Gnを、これら画素構造の複数の走査線Ga1、Ga2、・・・、Ganに送り、任意の一つの走査線がオンとされる(走査信号がVGHに達する)時、複数のデータ線S0、S1、・・・Snが同時に、ディスプレイパネルの画素構造10'に対して、画像データ対応電圧を印加し、画像表示を達成する。
【0008】
これら画素構造10'の薄膜トランジスタ12'と保存コンデンサ14'(図2に示されるCs1、Cs2、Cs3及びCs4)の間に寄生容量16'が存在し、こうして、走査信号G0がオフとされる時に、下向きにシフト電圧Vsft(約1V)に結合される。
【0009】
ゆえに、駆動チップ20'は、シフト電圧Vsftにより、参考電圧DCを、これら画素構造の共同電極18'に提供し、共同電圧となす。
【0010】
走査信号G0がオフとされる時、保存コンデンサCs1、Cs2の保存電圧は寄生容量16'により、下向きに一つのシフト電圧Vsftに結合される時、保存コンデンサCs1、Cs2上の保存電圧は、これら画素構造10’が同じグレーレベルを表示する時、共同電極18'の共同電圧に関して対称である。
【0011】
しかし、個別パネル間の寄生容量16'にはそれぞれ差異が存在するため、異なるパネルの保存コンデンサCs1、Cs2の保存電圧は、寄生容量16'により下向きに、一つのシフト電圧Vsftに結合された後、このシフト電圧Vsftは、異なるパネルに伴い、やや差異を有し、保存コンデンサCs1、Cs2上の保存電圧を、これら画素構造10’が同じグレーレベルを表示する時に、共同電極18'の共同電圧に関して非対称にしやすく、ちらつきの現象が発生する。
【0012】
このほか、走査信号G0が薄膜トランジスタを切り換える時(図3に示されるとおり)、画素構造の共同電極上の共同電圧準位に影響を与えて、それにより表示品質に影響が生じ得る。
【0013】
これにより、いかに上述の問題に対して、新規の、ちらつき除去可能なディスプレイパネルの駆動回路を提供し、隣り合う画素構造の保存コンデンサ上の保存電圧が、隣り合う画素構造が同じグレーレベル表示時に、共同電極の共同電圧に関して非対称となりやすく、このためちらつきの現象を発生する問題を解決するかが、重要となる。
【発明の概要】
【発明が解決しようとする課題】
【0014】
本発明の目的の一つは、一種のちらつき除去可能なディスプレイパネルの駆動回路を提供することにあり、それは、データ駆動回路により隣り合う複数の画素構造のデータ信号の準位を調整して、隣り合うこれら画素構造の保存電圧を、これら画素構造の共同電圧に関して対称となすことで、表示フレームに発生するちらつきの現象を除去するものとする。
【課題を解決するための手段】
【0015】
本発明のちらつき除去可能なディスプレイパネルの駆動回路は、走査駆動回路とデータ駆動回路を包含する。走査駆動回路は複数の走査信号を生成し、ディスプレイパネルの複数の画素構造を走査し、データ駆動回路は複数のデータ信号を生成し、これら画素構造が走査される時、これらデータ信号をこれら画素構造に伝送する。
【0016】
そのうち、該データ駆動回路がこれらデータ信号を隣り合うこれら画素構造に伝送する時、該データ駆動回路は隣り合うこれら画素構造のデータ信号の準位を調整し、隣り合うこれら画素構造の複数の保存電圧を、これら画素構造の共同電圧に関して対称となす。
【発明の効果】
【0017】
こうして、本発明は、データ駆動回路により隣り合う複数の画素構造のデータ信号の準位を調整し、隣り合う画素構造のこれら保存電圧を、これら画素構造の共同電圧に関して対称となすことにより、表示フレームに発生するちらつきの現象を除去する。
【図面の簡単な説明】
【0018】
図1】周知の技術のディスプレイパネル及びその複数の画素構造の表示図である。
図2】周知の技術のディスプレイパネルのこれら画素構造の表示図である。
図3】周知の技術のこれら画素構造の駆動信号の波形図である。
図4】本発明のディスプレイ装置の実施例の表示図である。
図5】本発明の図4のディスプレイ装置のディスプレイパネルの画素構造の実施例の表示図である。
図6A】本発明の図4のディスプレイ装置のディスプレイパネル及びその画素構造の実施例の表示図である。
図6B】本発明の図4のディスプレイ装置のディスプレイパネル及びその画素構造の別の実施例の表示図である。
図6C】本発明の図4のディスプレイ装置のディスプレイパネル及びその画素構造のまた別の実施例の表示図である。
図7A】本発明の図6Aの駆動回路がディスプレイパネルを駆動する実施例の波形図である。
図7B】本発明の図6B図6Cの駆動回路がディスプレイパネルを駆動する実施例の波形図である。
図8】本発明のデータ駆動回路の実施例の回路図である。
図9】本発明のデータ駆動回路の別の実施例の回路図である。
図10】本発明のデータ駆動回路のまた一つの実施例の回路図である。
【発明を実施するための形態】
【0019】
本発明の技術内容、構造特徴、達成する目的を詳細に説明するため、以下に実施例を挙げ並びに図面を組み合わせて説明する。
【0020】
図4図5及び図6Aを参照されたい。それは本発明のディスプレイ装置とディスプレイパネル及びその複数の画素構造の実施例の表示図である。図示されるように、本発明のディスプレイ装置は、ディスプレイパネル1と駆動回路2を包含する。
【0021】
ディスプレイパネル1は複数の画素構造10を包含し、これら画素構造10は、ディスプレイパネル1の走査線とデータ線の交差部分に位置する。図5に示されるように、これら画素構造10は、第1画素構造P1、第2画素構造P2、第3画素構造P3、第4画素構造P4を包含する。第1画素構造P1、第2画素構造P2、第3画素構造P3、第4画素構造P4はマトリックス配列を呈し、すなわち、第1画素構造P1と第2画素構造P2は横向き配列され、並びに第1画素構造P1と第3画素構造P3は縦向き配列され、且つ第2画素構造P2と第4画素構造P4は縦向き配列され、第3画素構造P3と第4画素構造P4は横向き配列される。
【0022】
第1画素構造P1と第2画素構造P2は第1走査線G0の制御を受け、第3画素構造P3と第4画素構造P4は第2走査線G1の制御を受け、並びに、第1画素構造P1と第3画素構造P3は、第1データ線S0に接続され、第2画素構造P2と第4画素構造P4は第2データ線S1に接続される。そのうち、各画素構造10は、トランジスタ12と保存コンデンサ14を包含する。
【0023】
トランジスタ12は、ゲート電極、ソース電極及びドレイン電極を具えている。トランジスタ12はスイッチとされ、並びにトランジスタ12のゲート電極はディスプレイパネル1の走査線に接続されて、走査線に制御されて、トランジスタ12のオンとオフが制御される。
【0024】
トランジスタ12のソース電極はディスプレイパネル1のデータ線に接続され、これにより、トランジスタ12のオンにより、データ信号を受け取る。トランジスタ12のドレイン電極は、保存コンデンサ14の一端に接続され、該保存コンデンサ14の他端(すなわち、共同電極COM)は共同電圧VCOMを受け取る。そのうち、保存コンデンサ14は液晶コンデンサとされる。
【0025】
さらに、本発明のディスプレイパネルの駆動回路2は走査駆動回路20とデータ駆動回路30を包含する。走査駆動回路20は複数の走査信号を生成してディスプレイパネル1のこれら画素構造10を走査し、データ駆動回路30は複数のデータ信号を生成し、並びにこれら走査信号に対応してこれらデータ信号をこれら画素構造10に伝送する。すなわち、これら画素構造10が走査される時、これらデータ信号をこれら画素構造10に伝送する。
【0026】
そのうち、該データ駆動回路30がこれらデータ信号を隣り合うこれら画素構造10に伝送する時、該データ駆動回路30は隣り合うこれら画素構造10のデータ信号の準位を調整し、隣り合うこれら画素構造10のこれら保存コンデンサ14の保存電圧を、これら画素構造10の共同電圧VCOMに関して対称となす。
【0027】
図5図7Aを例に挙げると、走査駆動回路20が走査信号を生成し並びに第1走査線G0に伝送するとき、第1画素構造P1と隣り合う第2画素構造P2がオンとされる。このとき、データ駆動回路30は、データ信号を生成して第1画素構造P1と隣り合う第2画素構造P2に伝送する。
【0028】
そのうち、データ駆動回路30が第1画素構造P1と隣り合う第2画素構造P2にそれぞれ伝送するこれらデータ信号の極性は相反し、ゆえに、第1画素構造P1と隣り合う第2画素構造P2が同じグレーレベルを表示するとき、データ駆動回路30が、第1画素構造P1と隣り合う第2画素構造P2にそれぞれ伝送するこれらデータ信号の準位を調整し、第1画素構造P1の保存コンデンサ14上の保存電圧と、第2画素構造P2の保存コンデンサ14上の保存電圧を、これら画素構造10の共同電極の共同電圧VCOMに関して対称とし、こうして、本発明は表示フレームに発生するちらつきの現象を除去できる。
【0029】
このほか、本発明の駆動回路2は、さらに共同電極電源回路60を包含する。該共同電極電源回路60は、これら画素構造10の共同電極COMに接続されて、共同電圧VCOMを、これら画素構造10の共同電極COMに提供する。
【0030】
図6B及び図7Bを併せて参照されたい。それは本発明の図4のディスプレイ装置のディスプレイパネル及びその画素構造のもう一つの実施例の表示図と、駆動回路のディスプレイパネル駆動の波形図である。
【0031】
図示されるように、本実施例の、先の実施例との違いは、本実施例のこれら画素構造10の共同電極COMは、接地端に接続され、データ駆動回路30がこれらデータ信号を、隣り合うこれら画素構造10に伝送するとき、データ駆動回路30が隣り合うこれら画素構造10のデータ信号の準位を調整する。
【0032】
すなわち、図5図7Bを例とすると、走査駆動回路20が走査信号を第1走査線G0に伝送するとき、データ駆動回路30はそれぞれこれらデータ信号を、第1画素構造P1と隣り合う第2画素構造P2に伝送し、第1走査線G0の走査信号が高準位とされ、並びに第1画素構造P1と隣り合う第2画素構造P2が、同じグレーレベルを表示する時、データ駆動回路30が第1画素構造P1と隣り合う第2画素構造P2に伝送するこれらデータ信号の準位を調整し、すなわち、第1画素構造P1のデータ信号と第2画素構造P2のデータ信号は、接地端の電圧に関して非対称で、並びに第1走査線G0の走査信号が低準位の時、第1画素構造P1と隣り合う第2画素構造P2のこれら保存電圧が、画素構造の寄生容量効果により下降した後、共同電圧VCOM(本実施例中の共同電圧VCOMは接地端の電圧とされる)に関して対称となる。
【0033】
図6Cを参照されたい。それは本発明の図4のディスプレイ装置のディスプレイパネル及びその画素構造のまた別の実施例の表示図である。図示されるように、本実施例のこれら画素構造10の共同電極COMは直接には接地端に接続されず、駆動回路を介して接地端に接続され、すなわち、ディスプレイパネル1のこれら画素構造10の共同電極COMが駆動回路2上の任意の接地端に接続されることで、共同電極COM上の共同電圧VCOMがゼロとされる。
【0034】
図8を併せて参照されたい。それは本発明のデータ駆動回路の実施例の回路図である。図示されるように、本発明のディスプレイ装置のデータ駆動回路30は、補償回路32、ガンマ電圧生成回路34、複数のデジタルアナログ変換回路36(Digital to Analog Converter,DAC)及び複数のバッファユニット38を包含する。
【0035】
補償回路32は補償信号を生成する。ガンマ電圧生成回路34は該補償信号とガンマ曲線データに基づき複数のガンマ電圧を生成し、すなわち、補償回路32の生成する補償信号は、ガンマ電圧生成回路34が出力するこれらガンマ電圧の信号準位を調整するのに用いられる。
【0036】
これらデジタルアナログ変換回路36は複数の表示信号に基づきこれらガンマ電圧の一部ガンマ電圧を選択して出力し、すなわち、これらデジタルアナログ変換回路36は、それぞれ表示信号を受け取った後、表示信号によりそれぞれこれらガンマ電圧のそのうちの一つを選択し、並びに選択したガンマ電圧を出力する。
【0037】
たとえば、ガンマ電圧生成回路34が64個のガンマ電圧を生成してこれらデジタルアナログ変換回路36に送ると、第1個のデジタルアナログ変換回路36が受け取る表示信号が15である時、第1個のデジタルアナログ変換回路36は第15個のガンマ電圧を選択して出力する。第5個のデジタルアナログ変換回路36が受け取る表示信号が55である時、第5個のデジタルアナログ変換回路36は第55個のガンマ電圧を選択して出力する。
【0038】
これらバッファユニット38は、これらデジタルアナログ変換回路36に対応し、これらデジタルアナログ変換回路36が出力するこれらガンマ電圧に基づき、複数のデータ信号を生成して、ディスプレイパネル1を駆動する。
【0039】
すなわち、これらバッファユニット38はそれぞれこれらデジタルアナログ変換回路36に接続されて、これらデジタルアナログ変換回路36が出力するこれらガンマ電圧をバッファして、これらデータ信号を生成し並びに出力してディスプレイパネル1を駆動するのに用いられる。
【0040】
こうして、本発明は、補償回路32が生成する補償信号が、ガンマ電圧生成回路34が出力するこれらガンマ電圧の信号準位の調整に用いられることにより、データ信号の準位を調整してちらつきの現象を除去する。
【0041】
並びに、補償回路32が発生する補償信号は、走査信号がオフとされる時、即ち、保存コンデンサ14の保存電圧が寄生容量により下向きに一つのシフト電圧Vsftと結合(図7A図7Bに示されるとおり)されるとき、隣り合うこれら画素構造の保存コンデンサ14上の保存電圧が、隣り合う画素構造が同じグレーレベルを表示する時、すなわち、共同電極COMの共同電圧VCOMに関して対称となり、これにより、ちらつきの現象を除去する。
【0042】
たとえば、補償信号の大きさはシフト電圧Vsftとされ、これらガンマ電圧の信号準位に対して、上向きに一つのシフト電圧Vsftの大きさ、或いは下向きに一つのシフト電圧Vsftの大きさが調整されることで、走査信号がオフされる時に、保存コンデンサ14の保存電圧に、寄生容量により、下向きに一つのシフト電圧Vsftが結合される時、隣り合うこれら画素構造の保存コンデンサ14上の保存電圧は、隣り合うこれら画素構造が同じグレーレベルを表示するとき、共同電極COMの共同電圧VCOMに関して対称となり、これにより、ちらつきの現象を除去する。
【0043】
こうして、本発明は、データ駆動回路30により隣り合う複数の画素構造のデータ信号の準位を調整し、隣り合うこれら画素構造の保存電圧が、これら画素構造の共同電圧に関して対称となるようにし、表示フレームに発生するちらつきの現象を除去することができる。
【0044】
再び図8を参照されたい。本発明のガンマ電圧生成回路34は、分圧回路340とガンマ電圧選択ユニット342を包含する。分圧回路340は電源電圧GVDDを受け取り、並びに補償信号に基づき複数の分圧信号を生成する。ガンマ電圧選択ユニット342は分圧回路340に接続され、並びにガンマ曲線データに基づき、これら分圧信号の一部分圧信号を選択し、これらガンマ電圧を生成する。
【0045】
このほか、本発明のディスプレイパネル1のデータ駆動回路30は、さらに入出力インタフェース40、ガンマ曲線データレジスタ42、表示メモリ44、シフトレジスタ46及びバッファ回路48を包含する。
【0046】
該入出力インタフェース40はガンマ曲線データと表示信号を受け取る。ガンマ曲線データレジスタ42は入出力インタフェース40に接続され、並びにガンマ曲線データを暫時保存し、ガンマ曲線データをガンマ電圧生成回路34に伝送する。表示メモリ44は入出力インタフェース40に接続され、並びに表示信号を保存し、シフトレジスタ46は表示メモリ44に接続され、並びに表示信号を受け取り且つシフトし、バッファ回路48はシフトレジスタ46に接続され、並びに表示信号をバッファしてこれらデジタルアナログ変換回路36に伝送する。
【0047】
図9を参照されたい。それは本発明のディスプレイパネルの、データ駆動回路の別の実施例の回路図である。図示されるように、この実施例の、図8に示される実施例との違いは、本実施例の補償回路32は、補償ユニット320、調整回路322、切り換え回路324を包含することにある。
【0048】
補償ユニット320は、補償信号を生成するのに用いられ、調整回路322は電源電圧GVDDを受け取り、並びに電源電圧GVDDを分圧して複数の調整信号を生成し、切り換え回路324は調整回路322に接続され、並びに補償信号に基づき、これら調整信号を選択し、第1参考電圧と第2参考電圧を生成し、並びに該第1参考電圧と該第2参考電圧を、ガンマ電圧生成回路34に伝送する。
【0049】
こうして、本実施例は、補償ユニット320が生成した補償信号を利用し、切り換え回路324を介して調整回路322が生成したこれら調整信号を選択し、第1参考信号と第2参考信号を生成し、これらガンマ電圧の信号準位を調整し、これにより、データ駆動回路30が出力する駆動信号の信号準位を調整する。
【0050】
こうして、本実施例は、データ駆動回路30により隣り合うこれら画素構造10のデータ信号の準位を調整して、隣り合うこれら画素構造10の保存電圧を、これら画素構造10の共同電圧に関して対称とし、表示フレームに発生するちらつきの現象を除去する。
【0051】
このほか、本実施例の補償回路32はさらに、第1増幅ユニット326と第2増幅ユニット328を包含する。第1増幅ユニット326は切り換え回路324に接続され、並びに第1参考電圧をバッファして分圧回路340に伝送し、第2増幅ユニット328は切り換え回路324に接続され、並びに第2参考電圧をバッファし分圧回路340に伝送し、分圧回路340はさらに第1参考電圧と第2参考電圧の電圧差を分圧してこれら分圧信号を生成する。
【0052】
図10を参照されたい。それは本発明のディスプレイパネルのデータ駆動回路のまた一つの実施例の回路図である。図示されるように、本実施例の、図8図9の実施例との異なるところは、本実施例のデータ駆動回路30は、さらに演算回路50を包含することにある。
【0053】
演算回路50はガンマ曲線データレジスタ42に接続され、並びにガンマ曲線データと補償信号を演算して演算信号を生成し、並びに演算信号をガンマ電圧生成回路34に伝送し、これらガンマ電圧を生成し、すなわち、補償回路32はこれら画素構造10の保存コンデンサ14の保存電圧に基づき、トランジスタ12の寄生容量により、下向きに一つのシフト電圧の大きさに結合されて、補償信号を生成する。
【0054】
こうして、演算回路50は、まず補償信号を、ガンマ曲線データ内に加入し、走査信号がオフされる時に、保存コンデンサ14の保存電圧が寄生容量により下向きに一つのシフト電圧に結合される時、隣り合うこれら画素構造10の保存コンデンサ14上の保存電圧を、隣り合うこれら画素構造10が同じグレーレベルを表示する時に、共同電極の共同電圧VCOMに関して対称とし、これにより、ちらつきの現象を除去する。
【0055】
以上を総合すると、本発明のちらつき除去可能なディスプレイパネルの駆動回路は、走査駆動回路とデータ駆動回路を包含する。走査駆動回路は複数の走査信号を生成し、ディスプレイパネルの複数の画素構造を走査し、データ駆動回路は複数のデータ信号を生成し、これら画素構造が走査される時、これらデータ信号をこれら画素構造に伝送する。該データ駆動回路がこれらデータ信号を隣り合うこれら画素構造に伝送する時、該データ駆動回路は隣り合うこれら画素構造のデータ信号の準位を調整し、隣り合うこれら画素構造の保存電圧を、これら画素構造の共同電圧に関して対称となす。
【0056】
こうして、本発明は、データ駆動回路により隣り合う複数の画素構造のデータ信号の準位を調整し、隣り合うこれら画素構造の保存電圧を、これら画素構造の共同電圧に関して対称に調整することにより、表示フレームに発生するちらつきの現象を除去する。
【0057】
本発明は新規性、進歩性、及び産業上の利用価値を有し、特許の要件に符合し、ここに特許出願をする次第です。
【0058】
なお、以上述べたことは、本発明の実施例にすぎず、本発明の実施の範囲を限定するものではなく、本発明の特許請求の範囲に基づきなし得る同等の変化と修飾は、いずれも本発明の権利のカバーする範囲内に属するものとする。
【符号の説明】
【0059】
周知技術:
10' 画素構造
12' 薄膜トランジスタ
14' 保存コンデンサ
16' 寄生容量
18' 共同電極
20' 駆動チップ
本発明:
1 ディスプレイパネル
10 画素構造
12 トランジスタ
14 保存コンデンサ
2 駆動回路
20 走査駆動回路
30 データ駆動回路
32 補償回路
320 補償ユニット
322 調整回路
324 切り換え回路
326 第1増幅ユニット
328 第2増幅ユニット
34 ガンマ電圧生成回路
340 分圧回路
342 ガンマ電圧選択ユニット
36 デジタルアナログ変換回路
38 バッファユニット
40 入出力インタフェース
42 ガンマ曲線データレジスタ
44 表示メモリ
46 シフトレジスタ
48 バッファ回路
50 演算回路
図1
図2
図3
図4
図5
図6A
図6B
図6C
図7A
図7B
図8
図9
図10