IP Force 特許公報掲載プロジェクト 2022.1.31 β版

知財求人 - 知財ポータルサイト「IP Force」

▶ クアルコム,インコーポレイテッドの特許一覧

特開2022-43243シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造
<>
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図1
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図2
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図3
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図4
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図5
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図6
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図7
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図8
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図9
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図10
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図11
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図12
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図13
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図14
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図15
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図16
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図17
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図18
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図19
  • 特開-シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造 図20
< >
(19)【発行国】日本国特許庁(JP)
(12)【公報種別】公開特許公報(A)
(11)【公開番号】P2022043243
(43)【公開日】2022-03-15
(54)【発明の名称】シングルインターレースモードおよびマルチインターレースモードをサポートする時分割複信(TDD)サブフレーム構造
(51)【国際特許分類】
   H04W 28/06 20090101AFI20220308BHJP
   H04W 72/04 20090101ALI20220308BHJP
   H04W 28/04 20090101ALI20220308BHJP
   H04W 72/12 20090101ALI20220308BHJP
【FI】
H04W28/06 110
H04W72/04 136
H04W72/04 131
H04W28/04 110
H04W72/12 130
【審査請求】有
【請求項の数】1
【出願形態】OL
【外国語出願】
(21)【出願番号】P 2021212649
(22)【出願日】2021-12-27
(62)【分割の表示】P 2020086054の分割
【原出願日】2016-06-24
(31)【優先権主張番号】62/194,710
(32)【優先日】2015-07-20
(33)【優先権主張国・地域又は機関】US
(31)【優先権主張番号】15/051,949
(32)【優先日】2016-02-24
(33)【優先権主張国・地域又は機関】US
【公序良俗違反の表示】
(特許庁注:以下のものは登録商標)
1.3GPP
(71)【出願人】
【識別番号】507364838
【氏名又は名称】クアルコム,インコーポレイテッド
(74)【代理人】
【識別番号】100108453
【弁理士】
【氏名又は名称】村山 靖彦
(74)【代理人】
【識別番号】100163522
【弁理士】
【氏名又は名称】黒田 晋平
(72)【発明者】
【氏名】ジン・ジアン
(72)【発明者】
【氏名】ピーター・プイ・ロク・アン
(72)【発明者】
【氏名】クリシュナ・キラン・ムッカヴィリ
(72)【発明者】
【氏名】ティンファン・ジ
(72)【発明者】
【氏名】ジョン・エドワード・スミー
(57)【要約】
【課題】時分割複信(TDD)サブフレーム構造においてシングルインターレースモードおよびマルチインターレースモードをサポートする技術を提供する。
【解決手段】本開示の様々な態様は、シングルインターレース動作モードとマルチインターレース動作モードの両方をサポートする時分割複信(TDD)サブフレーム構造を提供する。シングルインターレースモードにおいて、制御情報、制御情報に対応するデータ情報、およびデータ情報に対応する確認応答情報は単一のサブフレーム内に含まれる。マルチインターレースモードにおいて、制御情報、制御情報に対応するデータ情報、およびデータ情報に対応する確認応答情報のうちの少なくとも1つは異なるサブフレーム内に含まれる。シングルインターレースモードとマルチインターレースモードは両方とも、TDDサブフレーム構造内で一緒に多重化され得る。
【選択図】図3
【特許請求の範囲】
【請求項1】
下位エンティティがスケジューリングエンティティと通信するためのワイヤレス通信ネットワークにおけるワイヤレス通信の方法であって、前記方法は、
複数のサブフレームのうちの第1のサブフレームの第1の制御部分内で第1の制御情報を受信するステップであって、前記複数のサブフレームの各々は、複数のシンボルを含み、ある送信方向に関連付けられた前記複数のシンボルの各々は、前記複数のサブフレームの各々にわたってそれぞれの前記送信方向に対して同じサブキャリア離間を含み、前記第1の制御情報は、前記下位エンティティのための第1のダウンリンク割当てを含む、ステップと、
前記第1のサブフレームの後の第2のサブフレームの第1のデータ部分内で前記第1のダウンリンク割当てに対応する第1のデータを受信するステップと、
前記第2のサブフレームの第1の確認応答部分内で前記第1のデータに対応する第1の確認応答情報を送信するステップと
を含む、方法。
【請求項2】
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で前記第1のデータの少なくとも一部の再送信をスケジューリングする第2の制御情報を受信するステップをさらに含む、請求項1に記載の方法。
【請求項3】
前記第3のサブフレームは、前記第2のサブフレームの直後にあり、前記方法は、
前記第3のサブフレームの第2のデータ部分内で前記第1のデータの前記少なくとも一部の前記再送信を受信するステップと、
前記第3のサブフレームの第2の確認応答部分内で前記第1のデータの前記少なくとも一部の前記再送信に対応する第2の確認応答情報を送信するステップと
をさらに含む、請求項2に記載の方法。
【請求項4】
前記再送信は、事前に生成された波形を利用する、請求項3に記載の方法。
【請求項5】
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で第2の制御情報を受信するステップであって、前記第2の制御情報は、前記下位エンティティのための第2のダウンリンク割当てを含む、ステップと、
前記第3のサブフレームの第2のデータ部分内で前記第2のダウンリンク割当てに対応する第2のデータを受信するステップと、
前記第3のサブフレームの第2の確認応答部分内で前記第2のデータに対応する第2の確認応答情報を送信するステップと
をさらに含む、請求項1に記載の方法。
【請求項6】
少なくとも1つの中間サブフレームは、前記第2のサブフレームから時間的に前記第3のサブフレームを分離する、請求項5に記載の方法。
【請求項7】
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で第2の制御情報を受信するステップであって、前記第2の制御情報は、前記下位エンティティのための第2のダウンリンク割当てを含む、ステップと、
前記第3のサブフレームの第2のデータ部分内で前記第2のダウンリンク割当てに対応する第2のデータを受信するステップと、
前記第3のサブフレームの後の第4のサブフレームの第2の確認応答部分内で前記第2のデータに対応する第2の確認応答情報を送信するステップと
をさらに含む、請求項1に記載の方法。
【請求項8】
前記第4のサブフレームの後の第5のサブフレームの第3のデータ部分内で前記第2のデータの少なくとも一部の再送信を受信するステップをさらに含む、請求項7に記載の方法。
【請求項9】
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で第2の制御情報を受信するステップであって、前記第2の制御情報は、前記下位エンティティのための第2のダウンリンク割当てを含む、ステップと、
前記第3のサブフレームの後の第4のサブフレームの第2のデータ部分内で前記第2のダウンリンク割当てに対応する第2のデータを受信するステップと、
前記第4のサブフレームの第2の確認応答部分内で前記第2のデータに対応する第2の確認応答情報を送信するステップと
をさらに含む、請求項1に記載の方法。
【請求項10】
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で第2の制御情報を受信するステップであって、前記第2の制御情報は、前記下位エンティティのための第2のダウンリンク割当てを含む、ステップと、
前記第3のサブフレームの第2のデータ部分内で前記第2のダウンリンク割当てに対応する第2のデータを受信するステップと、
前記第3のサブフレームの後の第4のサブフレームのアップリンクデータ部分内で前記第2のデータに対応する第2の確認応答情報を送信するステップと
をさらに含む、請求項1に記載の方法。
【請求項11】
前記第1の制御部分は、前記第1のサブフレームの第1のシンボル以外の前記第1のサブフレームの前記複数のシンボルのうちの少なくとも1つのシンボルを含む、請求項1に記載の方法。
【請求項12】
前記第1の確認応答部分は、前記第2のサブフレームの終端を含む、請求項1に記載の方法。
【請求項13】
ワイヤレス通信ネットワーク内のユーザ機器であって、
基地局とワイヤレス通信するトランシーバと、
メモリと、
前記トランシーバおよび前記メモリに結合されたプロセッサと
を含み、前記メモリおよび前記プロセッサは、
前記トランシーバを介して複数のサブフレームのうちの第1のサブフレームの第1の制御部分内で第1の制御情報を受信することであって、前記複数のサブフレームの各々は、複数のシンボルを含み、ある送信方向に関連付けられた前記複数のシンボルの各々は、前記複数のサブフレームの各々にわたってそれぞれの前記送信方向に対して同じサブキャリア離間を含み、前記第1の制御情報は、下位エンティティのための第1のダウンリンク割当てを含む、ことと、
前記トランシーバを介して前記第1のサブフレームの後の第2のサブフレームの第1のデータ部分内で前記第1のダウンリンク割当てに対応する第1のデータを受信することと、
前記トランシーバを介して前記第2のサブフレームの第1の確認応答部分内で前記第1のデータに対応する第1の確認応答情報を送信することと
を行うように構成される、ユーザ機器。
【請求項14】
前記メモリおよび前記プロセッサは、
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で前記第1のデータの少なくとも一部の再送信をスケジューリングする第2の制御情報を受信するようにさらに構成される、請求項13に記載のユーザ機器。
【請求項15】
前記第3のサブフレームは、前記第2のサブフレームの直後にあり、前記メモリおよび前記プロセッサは、
前記第3のサブフレームの第2のデータ部分内で前記第1のデータの前記少なくとも一部の前記再送信を受信することと、
前記第3のサブフレームの第2の確認応答部分内で前記第1のデータの前記少なくとも一部の前記再送信に対応する第2の確認応答情報を送信することと
を行うようにさらに構成される、請求項14に記載のユーザ機器。
【請求項16】
前記再送信は、事前に生成された波形を利用する、請求項15に記載のユーザ機器。
【請求項17】
前記メモリおよび前記プロセッサは、
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で第2の制御情報を受信することであって、前記第2の制御情報は、前記下位エンティティのための第2のダウンリンク割当てを含む、ことと、
前記第3のサブフレームの第2のデータ部分内で前記第2のダウンリンク割当てに対応する第2のデータを受信することと、
前記第3のサブフレームの第2の確認応答部分内で前記第2のデータに対応する第2の確認応答情報を送信することと
を行うようにさらに構成される、請求項13に記載のユーザ機器。
【請求項18】
少なくとも1つの中間サブフレームは、前記第2のサブフレームから時間的に前記第3のサブフレームを分離する、請求項17に記載のユーザ機器。
【請求項19】
前記メモリおよび前記プロセッサは、
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で第2の制御情報を受信することであって、前記第2の制御情報は、前記下位エンティティのための第2のダウンリンク割当てを含む、ことと、
前記第3のサブフレームの第2のデータ部分内で前記第2のダウンリンク割当てに対応する第2のデータを受信することと、
前記第3のサブフレームの後の第4のサブフレームの第2の確認応答部分内で前記第2のデータに対応する第2の確認応答情報を送信することと
を行うようにさらに構成される、請求項13に記載のユーザ機器。
【請求項20】
前記メモリおよび前記プロセッサは、
前記第4のサブフレームの後の第5のサブフレームの第3のデータ部分内で前記第2のデータの少なくとも一部の再送信を受信するようにさらに構成される、請求項19に記載のユーザ機器。
【請求項21】
前記メモリおよび前記プロセッサは、
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で第2の制御情報を受信することであって、前記第2の制御情報は、前記下位エンティティのための第2のダウンリンク割当てを含む、ことと、
前記第3のサブフレームの後の第4のサブフレームの第2のデータ部分内で前記第2のダウンリンク割当てに対応する第2のデータを受信することと、
前記第4のサブフレームの第2の確認応答部分内で前記第2のデータに対応する第2の確認応答情報を送信することと
を行うようにさらに構成される、請求項13に記載のユーザ機器。
【請求項22】
前記メモリおよび前記プロセッサは、
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で第2の制御情報を受信することであって、前記第2の制御情報は、前記下位エンティティのための第2のダウンリンク割当てを含む、ことと、
前記第3のサブフレームの第2のデータ部分内で前記第2のダウンリンク割当てに対応する第2のデータを受信することと、
前記第3のサブフレームの後の第4のサブフレームのアップリンクデータ部分内で前記第2のデータに対応する第2の確認応答情報を送信することと
を行うようにさらに構成される、請求項13に記載のユーザ機器。
【請求項23】
前記第1の制御部分は、前記第1のサブフレームの第1のシンボル以外の前記第1のサブフレームの前記複数のシンボルのうちの少なくとも1つのシンボルを含む、請求項13に記載のユーザ機器。
【請求項24】
前記第1の確認応答部分は、前記第2のサブフレームの終端を含む、請求項13に記載のユーザ機器。
【請求項25】
ワイヤレス通信のために構成された装置であって、
複数のサブフレームのうちの第1のサブフレームの第1の制御部分内で第1の制御情報を受信するための手段であって、前記複数のサブフレームの各々は、複数のシンボルを含み、ある送信方向に関連付けられた前記複数のシンボルの各々は、前記複数のサブフレームの各々にわたってそれぞれの前記送信方向に対して同じサブキャリア離間を含み、前記第1の制御情報は、下位エンティティのための第1のダウンリンク割当てを含む、手段と、
前記第1のサブフレームの後の第2のサブフレームの第1のデータ部分内で前記第1のダウンリンク割当てに対応する第1のデータを受信するための手段と、
前記第2のサブフレームの第1の確認応答部分内で前記第1のデータに対応する第1の確認応答情報を送信するための手段と
を含む、装置。
【請求項26】
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で前記第1のデータの少なくとも一部の再送信をスケジューリングする第2の制御情報を受信するための手段をさらに含む、請求項25に記載の装置。
【請求項27】
前記第3のサブフレームは、前記第2のサブフレームの直後にあり、前記装置は、
前記第3のサブフレームの第2のデータ部分内で前記第1のデータの前記少なくとも一部の前記再送信を受信するための手段と、
前記第3のサブフレームの第2の確認応答部分内で前記第1のデータの前記少なくとも一部の前記再送信に対応する第2の確認応答情報を送信するための手段と
をさらに含む、請求項26に記載の装置。
【請求項28】
前記再送信は、事前に生成された波形を利用する、請求項27に記載の装置。
【請求項29】
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で第2の制御情報を受信するための手段であって、前記第2の制御情報は、前記下位エンティティのための第2のダウンリンク割当てを含む、手段と、
前記第3のサブフレームの第2のデータ部分内で前記第2のダウンリンク割当てに対応する第2のデータを受信するための手段と、
前記第3のサブフレームの第2の確認応答部分内で前記第2のデータに対応する第2の確認応答情報を送信するための手段と
をさらに含む、請求項25に記載の装置。
【請求項30】
少なくとも1つの中間サブフレームは、前記第2のサブフレームから時間的に前記第3のサブフレームを分離する、請求項29に記載の装置。
【請求項31】
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で第2の制御情報を受信するための手段であって、前記第2の制御情報は、前記下位エンティティのための第2のダウンリンク割当てを含む、手段と、
前記第3のサブフレームの第2のデータ部分内で前記第2のダウンリンク割当てに対応する第2のデータを受信するための手段と、
前記第3のサブフレームの後の第4のサブフレームの第2の確認応答部分内で前記第2のデータに対応する第2の確認応答情報を送信するための手段と
をさらに含む、請求項25に記載の装置。
【請求項32】
前記第4のサブフレームの後の第5のサブフレームの第3のデータ部分内で前記第2のデータの少なくとも一部の再送信を受信するための手段をさらに含む、請求項31に記載の装置。
【請求項33】
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で第2の制御情報を受信するための手段であって、前記第2の制御情報は、前記下位エンティティのための第2のダウンリンク割当てを含む、手段と、
前記第3のサブフレームの後の第4のサブフレームの第2のデータ部分内で前記第2のダウンリンク割当てに対応する第2のデータを受信するための手段と、
前記第4のサブフレームの第2の確認応答部分内で前記第2のデータに対応する第2の確認応答情報を送信するための手段と
をさらに含む、請求項25に記載の装置。
【請求項34】
前記第2のサブフレームの後の第3のサブフレームの第2の制御部分内で第2の制御情報を受信するための手段であって、前記第2の制御情報は、前記下位エンティティのための第2のダウンリンク割当てを含む、手段と、
前記第3のサブフレームの第2のデータ部分内で前記第2のダウンリンク割当てに対応する第2のデータを受信するための手段と、
前記第3のサブフレームの後の第4のサブフレームのアップリンクデータ部分内で前記第2のデータに対応する第2の確認応答情報を送信するための手段と
をさらに含む、請求項25に記載の装置。
【請求項35】
前記第1の制御部分は、前記第1のサブフレームの第1のシンボル以外の前記第1のサブフレームの前記複数のシンボルのうちの少なくとも1つのシンボルを含む、請求項25に記載の装置。
【請求項36】
前記第1の確認応答部分は、前記第2のサブフレームの終端を含む、請求項25に記載の装置。
【請求項37】
スケジューリングエンティティが時分割複信(TDD)キャリアを利用して1つまたは複数の下位エンティティのセットと通信するための、ワイヤレス通信ネットワーク内のワイヤレス通信の方法であって、前記TDDキャリアが、各々がTDDサブフレーム構造を有する複数のサブフレームを含み、前記方法が、
制御情報、データ情報、および前記データ情報に対応する確認応答情報が単一のサブフレーム内に含まれるシングルインターレース動作モードを提供するステップと、
前記制御情報、前記データ情報、または前記データ情報に対応する前記確認応答情報のうちの少なくとも1つが、前記制御情報、前記データ情報、および前記データ情報に対応する前記確認応答情報のうちの他のものとは異なるサブフレーム内に含まれる、マルチインターレース動作モードを提供するステップと、
第1のサブフレームに関して1つまたは複数の下位エンティティの前記セット内の各下位エンティティに関するそれぞれのスケジューリングモードを決定するステップであって、前記それぞれのスケジューリングモードが、前記シングルインターレース動作モードまたは前記マルチインターレース動作モードを含む、ステップと、
前記スケジューリングエンティティと1つまたは複数の下位エンティティの前記セットとの間の送信をスケジュールするステップであって、前記マルチインターレース動作モードで使用されるすべてのサブフレームが、異なる下位エンティティとの多重化のために使用されている、ステップと
を含む、方法。
【請求項38】
前記第1のサブフレームの前記TDDサブフレーム構造が、少なくとも制御部分、データ部分、および確認応答部分を含む、請求項37に記載の方法。
【請求項39】
前記マルチインターレース動作モードにおいて、
前制御情報を前記第1のサブフレームの前記制御部分内で送信するステップと、
前記制御情報に対応する前記データ情報を前記第1のサブフレームの前記データ部分内で送信するステップと、
前記データ情報に対応する前記確認応答情報を前記第1のサブフレームの前記確認応答部分内で受信するステップと、
前記データ情報の少なくとも一部分を前記第1のサブフレームの後の追加のサブフレームの前記データ部分内で再送信するステップであって、前記第1のサブフレームおよび前記追加のサブフレームが少なくとも1つの中間サブフレームによって時間的に分離される、ステップと
をさらに含む、請求項38に記載の方法。
【請求項40】
前記マルチインターレース動作モードにおいて、
前制御情報を前記第1のサブフレームの前記制御部分内で送信するステップと、
前記制御情報に対応する前記データ情報を前記第1のサブフレームの前記データ部分内で送信するステップと、
前記データ情報に対応する前記確認応答情報を前記第1のサブフレームの後の第2のサブフレームの前記確認応答部分内で受信するステップと
をさらに含む、請求項38に記載の方法。
【請求項41】
前記マルチインターレース動作モードにおいて、
前記データ情報の少なくとも一部分を前記第2のサブフレームの後の第3のサブフレームの前記データ部分内で再送信するステップ
をさらに含む、請求項40に記載の方法。
【請求項42】
前記第3のサブフレームおよび前記第2のサブフレームが、少なくとも1つの中間サブフレームによって時間的に分離される、請求項41に記載の方法。
【請求項43】
前記マルチインターレース動作モードにおいて、
前制御情報を前記第1のサブフレームの前記制御部分内で送信するステップと、
前記制御情報に対応する前記データ情報を前記第1のサブフレームの後の第2のサブフレームの前記データ部分内で送信するステップと、
前記データ情報に対応する前記確認応答情報を前記第2のサブフレームの前記確認応答部分内で受信するステップと
をさらに含む、請求項38に記載の方法。
【請求項44】
前記制御情報を送信するステップが、前記制御情報を前記第1のサブフレームの前記制御部分と前記データ部分の両方の中で送信するステップをさらに含む、請求項43に記載の方法。
【請求項45】
前記マルチインターレース動作モードにおいて、
前記制御情報を前記第1のサブフレームの前記制御部分内で送信するステップと、
前記制御情報に対応する前記データ情報を前記第1のサブフレームの前記データ部分内で送信するステップと、
前記データ情報に対応する前記確認応答情報を前記第1のサブフレームおよび前記第1のサブフレームの後の少なくとも1つの追加のサブフレームの前記確認応答部分内で受信するステップと
をさらに含む、請求項38に記載の方法。
【請求項46】
前記第1のサブフレームが、ダウンリンクセントリックサブフレームを含み、前記マルチインターレース動作モードにおいて、
前記制御情報を前記ダウンリンクセントリックサブフレームの前記制御部分内で送信するステップと、
前記制御情報に対応する前記データ情報を前記ダウンリンクセントリックサブフレームの前記データ部分内で送信するステップと、
前記データ情報に対応する前記確認応答情報を前記ダウンリンクセントリックサブフレームの後のアップリンクセントリックサブフレームのデータ部分内で受信するステップと
をさらに含む、請求項38に記載の方法。
【請求項47】
前記確認応答情報を受信するステップが、他のダウンリンクセントリックサブフレームのデータ部分内で送信されたデータ情報に対応する確認応答情報を前記アップリンクセントリックサブフレームの前記データ部分内で受信するステップをさらに含む、請求項46に記載の方法。
【請求項48】
前記マルチインターレース動作モードにおいて、
1つまたは複数のサブフレームにわたって前記データ情報に対応する前記確認応答情報を提供するためにコーディングを使用するステップ
をさらに含む、請求項37に記載の方法。
【請求項49】
ワイヤレス通信ネットワークにおけるスケジューリングエンティティであって、処理システムを含み、前記処理システムが、請求項37から48のいずれか一項に記載の方法を行うように構成される、スケジューリングエンティティ。
【請求項50】
ワイヤレス通信ネットワークにおけるスケジューリングエンティティ装置であって、請求項37から48のいずれか一項に記載の方法を行うための手段をを含む、スケジューリングエンティティ装置。
【請求項51】
コンピュータ可読記憶媒体であって、1つまたは複数のプロセッサによって実行されると、前記1つまたは複数のプロセッサに請求項37から48のいずれか一項に記載の方法を行わせるコードを含む、コンピュータ可読記憶媒体。
【発明の詳細な説明】
【技術分野】
【0001】
関連出願の相互参照
本出願は、2015年7月20日に米国特許商標庁に出願された仮出願第62/194,710号、および2016年2月24日に米国特許商標庁に出願された非仮出願第15/051,949号の優先権および利益を主張し、それらの内容全体が参照により本明細書に組み込まれる。
【0002】
本開示の諸態様は、一般にはワイヤレス通信システムに関し、より詳細には、時分割複信(TDD)サブフレーム構造においてシングルインターレースモードおよびマルチインターレースモードをサポートすることに関する。
【背景技術】
【0003】
ワイヤレス通信ネットワークは、電話、ビデオ、データ、メッセージング、ブロードキャストなど、様々な通信サービスを提供するために広く展開されている。典型的なワイヤレス通信システムは、利用可能なシステムリソース(たとえば、帯域幅、送信電力)を共有することによって複数のユーザとの通信をサポートすることができる多元接続技術を採用することができる。多元接続技術の例としては、符号分割多元接続(CDMA)システム、時分割多元接続(TDMA)システム、周波数分割多元接続(FDMA)システム、直交周波数分割多元接続(OFDMA)システム、シングルキャリア周波数分割多元接続(SC-FDMA)システム、および時分割同期符号分割多元接続(TD-SCDMA)システムがある。
【0004】
これらの多元接続技術は、異なるワイヤレスデバイスが地方自治体、国家、地域、さらにはグローバルレベルで通信することを可能にする共通プロトコルを提供するために、様々な電気通信規格に採用されている。電気通信規格の例としては、第3世代パートナーシッププロジェクト(3GPP)によって公表されたユニバーサルモバイル電気通信システム(UMTS)モバイル規格に対する一連の拡張を含む、ロングタームエボリューション(LTE)およびLTEアドバンスト(LTE-A)がある。LTE-Aは、スペクトル効率を改善すること、コストを下げること、サービスを改善すること、新しいスペクトルを利用すること、ならびに、ダウンリンク(DL)上のOFDMA、アップリンク(UL)上のSC-FDMA、および多入力多出力(MIMO)アンテナ技術を使用して他のオープン規格とより良く統合することによって、モバイルブロードバンドインターネットアクセスをより良くサポートするように設計されている。
【0005】
しかしながら、モバイルブロードバンドアクセスの需要が増加し続けるにつれて、多元接続技術におけるさらなる改善の必要性が存在する。たとえば、多元接続技術を採用するワイヤレス通信ネットワークに割り振られたスペクトルは、多くの既存の周波数分割複信(FDD)システムにおいて利用されるペアリングされたキャリアが利用可能ではなく、または合致する帯域幅構成では利用可能ではないように割り振られている(または、割り振られると予想される)。したがって、ワイヤレス通信システムのための多くの将来の展開において時分割複信(TDD)キャリアが利用されることが予想される。
【発明の概要】
【課題を解決するための手段】
【0006】
以下では、本開示の1つまたは複数の態様の基本的理解を与えるために、そのような態様の簡略化された概要を提示する。この概要は、本開示のすべての企図される特徴の広範な概観ではなく、本開示のすべての態様の主要または重要な要素を識別するものでも、本開示のいずれかまたはすべての態様の範囲を定めるものでもない。その唯一の目的は、後で提示されるより詳細な説明の前置きとして、本開示の1つまたは複数の態様のいくつかの概念を簡略化された形で提示することである。
【0007】
本開示の様々な態様は、シングルインターレース動作モードとマルチインターレース動作モードの両方をサポートする時分割複信(TDD)サブフレーム構造を提供する。シングルインターレース動作モードにおいて、制御情報、制御情報に対応するデータ情報、およびデータ情報に対応する確認応答情報は単一のサブフレーム内に含まれる。マルチインターレース動作モードにおいて、制御情報、制御情報に対応するデータ情報、およびデータ情報に対応する確認応答情報のうちの少なくとも1つは異なるサブフレーム内に含まれる。シングルインターレースモードとマルチインターレースモードは両方とも、TDDサブフレーム構造内で一緒に多重化され得る。
【0008】
一態様では、本開示は、スケジューリングエンティティが時分割複信(TDD)キャリアを利用して1つまたは複数の下位エンティティのセットと通信するための、ワイヤレス通信ネットワーク内のワイヤレス通信の方法を提供し、TDDキャリアは、各々はTDDサブフレーム構造を有する複数のサブフレームを含む。この方法は、制御情報、データ情報、およびデータ情報に対応する確認応答情報が単一のサブフレーム内に含まれるシングルインターレース動作モードを提供するステップと、制御情報、データ情報、またはデータ情報に対応する確認応答情報のうちの少なくとも1つが、制御情報、データ情報、およびデータ情報に対応する確認応答情報の他のサブフレームとは異なるサブフレーム内に含まれる、マルチインターレース動作モードを提供するステップと、下位エンティティのセット内の各下位エンティティに関するそれぞれのスケジューリングモードを決定するステップであって、それぞれのスケジューリングモードが、シングルインターレース動作モードまたはマルチインターレース動作モードを含む、決定するステップと、下位エンティティのセットの各下位エンティティのそれぞれのスケジューリングモードをTDDサブフレーム構造内で多重化することによって、スケジューリングエンティティと下位エンティティのセットとの間の送信をスケジュールするステップとを含む。
【0009】
本開示の別の態様は、ワイヤレス通信ネットワークにおけるスケジューリングエンティティを提供する。スケジューリングエンティティは、制御情報、データ情報、およびデータ情報に対応する確認応答情報が時分割複信(TDD)サブフレーム構造を利用したTDDキャリアの単一のサブフレーム内に含まれる、シングルインターレース動作モードを提供するように構成された処理システムを含む。この処理システムは、制御情報、データ情報、またはデータ情報に対応する確認応答情報のうちの少なくとも1つが、制御情報、データ情報、およびデータ情報に対応する確認応答情報の他のサブフレームとは異なるサブフレーム内に含まれる、マルチインターレース動作モードを提供するようにさらに構成される。この処理システムは、下位エンティティのセット内の各下位エンティティに関するそれぞれのスケジューリングモードを決定することであって、それぞれのスケジューリングモードが、シングルインターレース動作モードまたはマルチインターレース動作モードを含む、決定することと、下位エンティティのセットの各下位エンティティのそれぞれのスケジューリングモードをTDDサブフレーム構造内で多重化することによって、スケジューリングエンティティと下位エンティティのセットとの間の送信をスケジュールすることとを行うようにさらに構成される。
【0010】
本開示の別の態様は、ワイヤレス通信ネットワークにおけるスケジューリングエンティティ装置を提供する。このスケジューリングエンティティ装置は、制御情報、データ情報、およびデータ情報に対応する確認応答情報が時分割複信(TDD)サブフレーム構造を利用したTDDキャリアの単一のサブフレーム内に含まれる、シングルインターレース動作モードを提供するための手段と、制御情報、データ情報、またはデータ情報に対応する確認応答情報のうちの少なくとも1つが、制御情報、データ情報、およびデータ情報に対応する確認応答情報の他のサブフレームとは異なるサブフレーム内に含まれる、マルチインターレース動作モードを提供するための手段と、下位エンティティのセット内の各下位エンティティに関するそれぞれのスケジューリングモードを決定するための手段であって、それぞれのスケジューリングモードが、シングルインターレース動作モードまたはマルチインターレース動作モードを含む、決定するための手段と、下位エンティティのセットの各下位エンティティのそれぞれのスケジューリングモードをTDDサブフレーム構造内で多重化することによって、スケジューリングエンティティと下位エンティティのセットとの間の送信をスケジュールするための手段とを含む。
【0011】
本開示の別の態様は、制御情報、データ情報、およびデータ情報に対応する確認応答情報が時分割複信(TDD)サブフレーム構造を利用したTDDキャリアの単一のサブフレーム内に含まれる、シングルインターレース動作モードを提供するためのコードと、制御情報、データ情報、またはデータ情報に対応する確認応答情報のうちの少なくとも1つが、制御情報、データ情報、およびデータ情報に対応する確認応答情報の他のサブフレームとは異なるサブフレーム内に含まれる、マルチインターレース動作モードを提供するためのコードと、下位エンティティのセット内の各下位エンティティに関するそれぞれのスケジューリングモードを決定するためのコードであって、それぞれのスケジューリングモードが、シングルインターレース動作モードまたはマルチインターレース動作モードを含む、決定するためのコードと、下位エンティティのセットの各下位エンティティのそれぞれのスケジューリングモードをTDDサブフレーム構造内で多重化することによって、スケジューリングエンティティと下位エンティティのセットとの間の送信をスケジュールするためのコードとを含む、非一時的コンピュータ可読媒体を提供する。
【0012】
本開示の追加の態様の例が以下に続く。いくつかの多様では、TDDサブフレーム構造は、少なくとも制御部分、データ部分、および確認応答部分を含む。いくつかの態様では、マルチインターレース動作モードにおいて、この方法は、制御情報を第1のサブフレームの制御部分内で送信するステップと、制御情報に対応するデータ情報を第1のサブフレームのデータ部分内で送信するステップと、データ情報に対応する確認応答情報を第1のサブフレームの確認応答部分内で受信するステップと、データ情報の少なくとも一部分を第1のサブフレームの後の追加のサブフレームのデータ部分内で再送信するステップであって、第1のサブフレームおよび追加のサブフレームが少なくとも1つの中間サブフレームによって時間的に分離される、再送信するステップとをさらに含む。
【0013】
いくつかの態様では、マルチインターレース動作モードにおいて、この方法は、制御情報を第1のサブフレームの制御部分内で送信するステップと、制御情報に対応するデータ情報を第1のサブフレームのデータ部分内で送信するステップと、データ情報に対応する確認応答情報を第1のサブフレームの後の第2のサブフレームの確認応答部分内で受信するステップとをさらに含む。いくつかの態様では、マルチインターレース動作モードにおいて、この方法は、データ情報の少なくとも一部分を第2のサブフレームの後の第3のサブフレームのデータ部分内で再送信するステップをさらに含む。いくつかの態様では、第3のサブフレームおよび第2のサブフレームは、少なくとも1つの中間サブフレームによって時間的に分離される。
【0014】
いくつかの態様では、マルチインターレース動作モードにおいて、この方法は、制御情報を第1のサブフレームの制御部分内で送信するステップと、制御情報に対応するデータ情報を第1のサブフレームの後の第2のサブフレームのデータ部分内で送信するステップと、データ情報に対応する確認応答情報を第2のサブフレームの確認応答部分内で受信するステップとをさらに含む。いくつかの態様では、制御情報を送信するステップは、制御情報を第1のサブフレームの制御部分とデータ部分の両方の中で送信するステップをさらに含む。
【0015】
いくつかの態様では、マルチインターレース動作モードにおいて、この方法は、制御情報を第1のサブフレームの制御部分内で送信するステップと、制御情報に対応するデータ情報を第1のサブフレームのデータ部分内で送信するステップと、データ情報に対応する確認応答情報を第1のサブフレームおよび第1のサブフレームの後の少なくとも1つの追加のサブフレームの確認応答部分内で受信するステップとをさらに含む。いくつかの態様では、マルチインターレース動作モードにおいて、この方法は制御情報をダウンリンクセントリックサブフレーム(downlink-centric subframe)の制御部分内で送信するステップと、制御情報に対応するデータ情報をダウンリンクセントリックサブフレームのデータ部分内で送信するステップと、データ情報に対応する確認応答情報をダウンリンクセントリックサブフレームの後のアップリンクセントリックサブフレーム(uplink-centric subframe)のデータ部分内で受信するステップとをさらに含む。いくつかの態様では、確認応答情報を受信するステップは、追加のデータ情報に対応する追加の確認応答情報をアップリンクセントリックサブフレームのデータ部分内で受信するステップをさらに含む。いくつかの態様では、マルチインターレース動作モードにおいて、この方法は、1つまたは複数のサブフレームにわたってデータ情報に対応する確認応答情報を提供するためのコーディングを利用するステップをさらに含む。
【0016】
以下の詳細な説明を検討するとき、本発明のこれらおよび他の態様をより完全に理解されよう。本発明の特定の例示的実施形態の以下の説明を添付の図とともに検討するとき、本発明の他の態様、特徴、および実施形態が当業者には明らかとなるであろう。本発明の特徴について、以下のいくつかの実施形態および図に対して説明する場合があるが、本発明のすべての実施形態は、本明細書で説明する有利な特徴のうちの1つまたは複数を含むことができる。言い換えれば、1つまたは複数の実施形態がいくつかの有利な特徴を有するものとして論じられ得るが、そのような特徴のうちの1つまたは複数はまた、本明細書で論じる本発明の様々な実施形態に従って使用され得る。同様に、例示的実施形態がデバイス実施形態、システム実施形態、または方法実施形態として以下で論じられ得るが、そのような例示的実施形態は、様々なデバイス、システム、および方法として実装され得ることを理解されたい。
【図面の簡単な説明】
【0017】
図1】ワイヤレス通信ネットワークアーキテクチャの一例を示す図である。
図2】いくつかの実施形態による、スケジューリングエンティティが1つまたは複数の下位エンティティと通信している一例を概念的に示すブロック図である。
図3】いくつかの実施形態による、処理システムを採用するスケジューリングエンティティのためのハードウェア実装形態の一例を示すブロック図である。
図4】いくつかの実施形態による、処理システムを採用する下位エンティティのためのハードウェア実装形態の一例を示すブロック図である。
図5】いくつかのワイヤレス通信ネットワーク内で使用され得るアップリンク(UL)セントリックTDDサブフレームおよびダウンリンク(DK)セントリックTDDサブフレームの構造を示す図である。
図6】シングルインターレースモードを実装するDLセントリックTDDサブフレーム構造を示す図である。
図7】マルチインターレースモードを実装するDLセントリックTDDサブフレーム構造の一例を示す図である。
図8】マルチインターレースモードを実装するDLセントリックTDDサブフレーム構造の一例を示す図である。
図9】マルチインターレースモードを実装するDLセントリックTDDサブフレーム構造の一例を示す図である。
図10】マルチインターレースモードを実装するDLセントリックTDDサブフレーム構造の一例を示す図である。
図11】マルチインターレースモードを実装するULセントリックTDDサブフレーム構造およびDLセントリックサブフレーム構造の一例を示す図である。
図12】マルチインターレースモードを実装するULセントリックTDDサブフレーム構造の一例を示す図である。
図13】マルチインターレースモードを実装するULセントリックTDDサブフレーム構造の一例を示す図である。
図14】マルチインターレースモードを実装するULセントリックTDDサブフレーム構造の一例を示す図である。
図15】TDDサブフレーム構造を利用するワイヤレス通信の方法のフローチャートである。
図16】シングルインターレース動作モードにおいてTDDサブフレーム構造を利用するワイヤレス通信の方法のフローチャートである。
図17】マルチインターレース動作モードにおいてTDDサブフレーム構造を利用するワイヤレス通信の方法のフローチャートである。
図18】マルチインターレース動作モードにおいてTDDサブフレーム構造を利用するワイヤレス通信の方法のフローチャートである。
図19】マルチインターレース動作モードにおいてTDDサブフレーム構造を利用するワイヤレス通信の方法のフローチャートである。
図20】マルチインターレース動作モードにおいてTDDサブフレーム構造を利用するワイヤレス通信の方法のフローチャートである。
【発明を実施するための形態】
【0018】
添付の図面に関して以下に記載する発明を実施するための形態は、様々な構成を説明するものであり、本明細書で説明する概念が実施され得る構成のみを表すものではない。詳細な説明は、様々な概念の十分な理解を提供するために、具体的な詳細を含んでいる。しかし、当業者であれば、これらの概念は、これらの具体的な詳細なしでも実施できることは明らかであろう。いくつかの例では、よく知られている構造および構成要素は、そのような概念を不明瞭にすることを避けるために、ブロック図形式で示されている。
【0019】
本開示全体にわたって提示される種々の概念は、幅広い種類の電気通信システム、ネットワークアーキテクチャ、および通信規格の全体にわたって実装されてもよい。本開示を通して説明するエンティティまたはデバイスのうちのいくつかを示すために、図1はワイヤレス通信ネットワーク100の一般例を示す図である。この例では、ワイヤレス通信ネットワーク100が、いくつかのセルラー領域(セル)102に分割される。多元接続ネットワークの文脈で、チャネルリソースを一般にスケジュールすることができ、各エンティティは同期型であり得る。すなわち、ネットワークを利用する各ノードは、フレームの割り振られた部分中にだけ送信が行われ、各割り振られた部分の時間は様々なノード間で同期されるように、リソースのその使用を調整することができる。各セルラー領域102/110内の1つのノードはスケジューリングエンティティとして機能する。
【0020】
各スケジューリングエンティティ104/108は、デバイス間(D2D)ネットワークおよび/またはメッシュネットワーク内の基地局もしくはアクセスポイント、またはユーザ機器(UE)106であってよい。スケジューリングエンティティ104/108は、キャリア上のリソースを管理して、セルラーネットワーク100内の1つまたは複数のUE106など、下位エンティティを含めて、チャネルの他のユーザにリソースを割り当てる。スケジューリングエンティティ104は、無線ベアラ制御と、受付制御と、モビリティ制御と、スケジューリングと、セキュリティと、集中型コントローラおよび/またはゲートウェイへの接続性とを含むすべての無線関連機能を担当する。ネットワーク100のこの例には、集中コントローラは存在しないが、代替構成では、集中コントローラが使用されてもよい。
【0021】
1つまたは複数の低電力クラススケジューリングエンティティ108が、1つまたは複数の他のセルラー領域(セル)102と重なり合うセルラー領域110を有する場合がある。低電力クラススケジューリングエンティティ108は、フェムトセル、ピコセル、マイクロセル、リモートラジオヘッド、または場合によっては、別のUE106とすることができる。マクロスケジューリングエンティティ104は各々、それぞれのセル102に割り当てられ、セル102内のUE106のすべてに対して、コアネットワークへのアクセスポイントを提供するように構成される。
【0022】
ネットワーク100によって採用される変調方式および多元接続方式は、展開されている特定の電気通信規格に応じて変わる場合がある。LTE規格において定義される無線アクセスネットワークなど、いくつかの無線アクセスネットワークでは、周波数分割複信(FDD)と時分割複信(TDD)の両方をサポートするために、ダウンリンク(DL)上で直交周波数分割多重化(OFDM)が使用され、アップリンク(UL)上でシングルキャリア周波数分割多元接続(SC-FDMA)が使用される。当業者であれば、以下の詳細な説明から容易に理解できるように、本明細書で提示される様々な概念は、他の変調技法および多元接続技法を採用する電気通信規格を含む様々な適用例によく適している。例として、これらの概念は、5G、LTE、エボリューションデータオプティマイズド(EV-DO)において採用することもできる。EV-DOは、CDMA2000規格ファミリの一部として第3世代パートナーシッププロジェクト2(3GPP2)によって公表されたエアインターフェース規格であり、移動局にブロードバンドインターネットアクセスを提供するために、CDMAを採用する。これらの概念はまた、広帯域CDMA(W-CDMA)およびTD-SCDMAなどのCDMAの他の変形形態を採用するユニバーサル地上無線アクセス(UTRA)、TDMAを採用するモバイル通信用グローバスシステム(GSM(登録商標))、ならびにOFDMAを採用する発展型UTRA(E-UTRA)、IEEE 802.11(Wi-Fi)、IEEE 802.16(WiMAX)、IEEE 802.20、およびFlash-OFDMに拡張されてもよい。UTRA、E-UTRA、UMTS、LTEおよびGSM(登録商標)は、3GPP団体による文書に記載されている。CDMA2000は3GPP2団体からの文書に記載されている。採用される実際のワイヤレス通信規格および多元接続技術は、具体的な適用例およびシステムに課された全体的な設計制約によって決まる。
【0023】
スケジューリングエンティティ104は、MIMO技術をサポートする複数のアンテナを有してもよい。MIMO技術の使用により、スケジューリングエンティティ104は空間領域を活用して、空間多重化、ビームフォーミング、および送信ダイバーシティをサポートすることが可能になる。空間多重化を用いて、同じ周波数上で異なるデータストリームを同時に送信することができる。データストリームは、データレートを増加させるために単一のUE106に送信されてもよく、全体のシステム容量を増加させるために複数のUE106に送信されてもよい。これは、各データストリームを空間的にプリコーディングし(すなわち、振幅および位相のスケーリングを適用し)、その後、空間的にプリコーディングされた各ストリームを、複数の送信アンテナを通してダウンリンク(DL)上で送信することによって達成される。空間的にプリコーディングされたデータストリームは、異なる空間シグネチャとともにUE106に到達し、これにより、UE106の各々は、そのUE106に向けられた1つまたは複数のデータストリームを復元することができる。アップリンク(UL)上では、各UE106は、空間的にプリコーディングされたデータストリームを送信し、これにより、スケジューリングエンティティ104は、空間的にプリコーディングされた各データストリームのソースを識別することが可能になる。
【0024】
空間的な多重化は、一般に、チャネル状態が良好であるときに使用される。チャネル状態があまり好ましくない場合、1つまたは複数の方向に送信エネルギーを集中させるためにビームフォーミングが使用され得る。このことは、複数のアンテナを通じた送信向けにデータを空間的にプリコーディングすることによって実現され得る。セルのエッジにおいて良好なカバレッジを実現するために、送信ダイバーシティと組み合わせて単一のストリームビームフォーミング送信が使用され得る。
【0025】
本明細書で説明するワイヤレス通信ネットワークの特定の態様は、DL上でOFDMをサポートするシステムに関連する場合がある。OFDMは、OFDMシンボル内のいくつかのサブキャリアにわたってデータを変調するスペクトラム拡散技法である。サブキャリアは、正確な周波数で離間されている。離間は、レシーバがサブキャリアからデータを復元できるようにする直交性を実現する。時間領域では、OFDMシンボル間干渉をなくすために、各OFDMシンボルにガードインターバル(たとえば、サイクリックプレフィックス)が追加されてもよい。いくつかの例では、ULは、高いピーク対平均電力比(PAPR)を補償するために、離散フーリエ変換(DFT)拡散OFDM信号の形態でSC-FDMAを使用し得る。しかしながら、アップリンク通信およびダウンリンク通信のために任意の適切な変調および多元接続方式を利用することができることを当業者は認識されよう。
【0026】
次に図2を参照すると、ブロック図は、例示的なスケジューリングエンティティ202が複数の下位エンティティ204とワイヤレス通信していることを示す。スケジューリングエンティティ202は、ダウンリンクデータチャネル206およびダウンリンク制御チャネル208を送信し、下位エンティティ204は、アップリンクデータチャネル210およびアップリンク制御チャネル212を送信する。当然、図2に示すチャネルは、必ずしも、スケジューリングエンティティ202と下位エンティティ204との間で利用され得るチャネルのすべてであるとは限らず、他の制御チャネルおよびフィードバックチャネルなどの他のチャネルが図示されたチャネルに加えて利用され得ることを、当業者なら認識されよう。
【0027】
本開示の態様によれば、ダウンリンク(DL)という用語は、スケジューリングエンティティ202において発するポイントツーマルチポイント送信を指す場合がある。さらに、アップリンク(UL)という用語は、下位エンティティ204において発するポイントツーポイント送信を指す場合がある。
【0028】
大まかに、スケジューリングエンティティ202は、ダウンリンク送信、およびいくつかの例では、1つまたは複数の下位エンティティ204からスケジューリングエンティティ202へのアップリンクデータ210を含む、ワイヤレス通信ネットワーク内のトラフィックをスケジューリングすることを担当するノードまたはデバイスである。スケジューリングエンティティ202は、基地局、ネットワークノード、ユーザ機器(UE)、アクセス端末、またはワイヤレス通信ネットワーク内の任意の適切なノードまたはピアとすることができ、あるいはそれらの中に存在することができる。
【0029】
大まかに、下位エンティティ204は、限定はしないが、スケジューリング認可、同期情報もしくはタイミング情報、またはスケジューリングエンティティ202などのワイヤレス通信ネットワーク内の別のエンティティからの他の制御情報を含むスケジューリング制御情報を受信するノードまたはデバイスである。下位エンティティは、基地局、ネットワークノード、UE、アクセス端末、またはワイヤレス通信ネットワーク内の任意の適切なノードまたはピアとすることができ、あるいはそれらの中に存在することができる。
【0030】
図2内に示すように、スケジューリングエンティティ202は、1つまたは複数の下位エンティティ204にダウンリンクデータ206を送信することができる。さらに、下位エンティティ204は、スケジューリングエンティティ202にアップリンクデータ210を送信することができる。本開示の態様によれば、アップリンクデータ210および/またはダウンリンクデータ206は、送信時間間隔(TTI)内で送信され得る。本明細書で使用されるTTIという用語は、メディアアクセス制御(MAC)レイヤ以上において処理されるシンボルの最小収集に対応するデータのブロックが無線インターフェース上に物理レイヤによって転送される期間を指す。本開示の態様によれば、TTIはサブフレームの持続時間に等しい。したがって、本明細書でさらに使用されるサブフレームという用語は、独立して復号されることが可能な単一のTTI内で送られる情報のカプセル化されたセットを指す。様々な態様では、複数のサブフレームが一緒にグループ化されて単一のフレームを形成する。たとえば、LTEにおいて、TTI(サブフレーム持続時間)は1msに設定されるが、フレーム持続時間は、10個のサブフレームに対応する10msに設定される。しかしながら、本開示の範囲内で、サブフレームは、250μs、500μs、1ms、または任意の適切な持続時間を有してよい。同様に、任意の適切な数のサブフレームがフレームを占有してよい。フレームは、一般に、同期および他の目的で、上位開放型システム間相互接続(OSI:Open Systems Interconnection)レイヤによって利用される。
【0031】
一例では、スケジューリングエンティティ202は、下位エンティティのセット(すなわち、2つ以上の下位エンティティ)に対してダウンリンクデータを単一のサブフレーム内で多重化することができる。たとえば、スケジューリングエンティティ202は、時分割多重化、周波数分割多重化(たとえば、OFDM)、符号分割多重化、および/または当業者に知られている任意の適切な多重化方式を使用して、下位エンティティのセットに対してダウンリンクデータを多重化することができる。同様に、任意の適切な多元接続方式を利用して、単一のサブフレーム内で複数の下位エンティティ204からのアップリンクデータを組み合わせることができる。
【0032】
スケジューリングエンティティ202は、ダウンリンク制御チャネル208を1つまたは複数の下位エンティティ204にさらにブロードキャストすることができる。ダウンリンク制御チャネル208は、いくつかの例では、物理ダウンリンク制御チャネル(PDCCH)、物理ダウンリンク共有チャネル(PDSCH)、および/または、チャネル状態情報基準信号(CSI-RS)パイロットなど、任意の他の制御チャネルもしくはパイロットを含み得る。なお、さらなる例では、ダウンリンク制御チャネル208は、1つまたは複数のサブフレーム内のアップリンクデータ210がスケジューリングエンティティ202において正確に受信されたかどうかを示す確認応答情報(たとえば、肯定確認応答(ACK)/否定確認応答(NACK)パケット)を含み得る。たとえば、データパケットは、チェックサムおよび/または巡回冗長検査(CRC)など、確認ビットを含み得る。したがって、データパケットを受信するデバイスは、データパケットを受信および復号し、確認ビットに従って、受信および復号されたパケットの完全性を確認することができる。確認が成功するとき、肯定確認応答(ACK)が送信されてよいが、確認が失敗するとき、否定確認応答(NACK)が送信されてよい。
【0033】
さらに、下位エンティティ204は各々、アップリンク制御チャネル212をスケジューリングエンティティ202に送信することができる。アップリンク制御チャネル212は、いくつかの例では、物理アップリンク制御チャネル(PUCCH)、ランダムアクセスチャネル(RACH)、スケジューリング要求(SR)、サウンディング基準信号(SRS)、チャネル品質インジケータ(CQI)、チャネル状態フィードバック情報、バッファ状態情報、任意の他の適切な情報またはシグナリングを含み得る。本開示の態様では、アップリンク制御チャネル212は、スケジューリングエンティティ202にアップリンク送信をスケジュールさせるための要求を含み得る。ここでは、アップリンク制御チャネル212上で送信された要求に応答して、スケジューリングエンティティ202は、ダウンリンク制御チャネル208において、TTIをアップリンクパケットでスケジュールすることができる情報を送信することができる。なおさらなる例では、アップリンク制御チャネル212は、1つまたは複数のサブフレーム内のダウンリンクデータ206が下位エンティティ204において正確に受信されたかどうかを示す確認応答情報(たとえば、肯定確認応答(ACK)/否定確認応答(NACK)パケット)を含み得る。
【0034】
図3は、処理システム314を採用するスケジューリングエンティティ202のためのハードウェア実装形態の一例を示す概念図である。本開示の種々の態様によれば、要素、もしくは要素の任意の部分、または要素の任意の組合せを、1つまたは複数のプロセッサ304を含む処理システム314を用いて実装することができる。
【0035】
本開示の様々な態様では、スケジューリングエンティティ202は任意の適切な無線トランシーバ装置であり得、いくつかの例では、基地局(BS)、基地トランシーバ局(BTS)、無線基地局、無線トランシーバ、トランシーバ機能、基本サービスセット(BSS)、拡張サービスセット(ESS)、アクセスポイント(AP)、Node B、eNode B(eNB)、メッシュノード、中継局、または何らかの他の適切な用語で実施され得る。本明細書において、基地局は、スケジューリングエンティティと呼ばれる場合があり、これは、基地局が、1つまたは複数の下位エンティティにスケジューリング情報を提供することを示す。そのような基地局は、ワイヤレスアクセスポイントを任意の数の下位エンティティのためのコアネットワークに提供することができる。
【0036】
他の例では、スケジューリングエンティティ202は、ワイヤレスユーザ機器(UE)によって実施することができる。UEの例には、セルラーフォン、スマートフォン、セッション開始プロトコル(SIP)電話、ラップトップ、ノートブック、ネットブック、スマートブック、携帯情報端末(PDA)、衛星ラジオ、全地球測位システム(GPS)デバイス、マルチメディアデバイス、ビデオデバイス、デジタルオーディオプレーヤ(たとえば、MP3プレーヤ)、カメラ、ゲームコンソール、エンターテインメントデバイス、自動車コンポーネント、ウェアラブルコンピューティングデバイス(たとえば、スマートウォッチ、ヘルストラッカもしくはフィットネストラッカなど)、アプライアンス、センサ、自動販売機、または任意の他の同様の機能デバイスが含まれる。UEは、当業者により、移動局(MS)、加入者局、モバイルユニット、加入者ユニット、ワイヤレスユニット、リモートユニット、モバイルデバイス、ワイヤレスデバイス、ワイヤレス通信デバイス、リモートデバイス、モバイル加入者局、アクセス端末(AT)、モバイル端末、ワイヤレス端末、リモート端末、ハンドセット、端末、ユーザエージェント、モバイルクライアント、クライアント、または他の任意の適切な用語で呼ばれる場合もある。本明細書において、UEは、スケジューリングエンティティ、または下位エンティティと呼ばれる場合がある。すなわち、本開示の様々な態様において、ワイヤレスUEは、1つまたは複数の下位エンティティにスケジューリング情報を提供するスケジューリングエンティティとして動作してもよく、またはスケジューリングエンティティによって提供されるスケジューリング情報に従って動作する下位エンティティとして動作してもよい。
【0037】
プロセッサ304の例には、マイクロプロセッサ、マイクロコントローラ、デジタル信号プロセッサ(DSP)、フィールドプログラマブルゲートアレイ(FPGA)、プログラマブル論理デバイス(PLD)、状態機械、ゲート論理、個別ハードウェア回路、および本開示全体にわたって説明する様々な機能を実行するように構成された他の適切なハードウェアがある。すなわち、プロセッサ304は、スケジューリングエンティティ202内で利用されるとき、以下で説明するプロセスのうちの任意の1つまたは複数を実装するために使用され得る。
【0038】
この例において、処理システム314は、バス302によって概略的に表されるバスアーキテクチャを用いて実装することができる。バス302は、処理システム314の具体的な適用例、および全体的な設計制約に応じて、任意の数の相互接続するバスおよびブリッジを含む場合がある。バス302は、(プロセッサ304によって概略的に表される)1つまたは複数のプロセッサ、メモリ305、および(コンピュータ可読媒体306によって概略的に表される)コンピュータ可読媒体を含む様々な回路を互いにリンクさせる。バス302はまた、タイミングソース、周辺機器、電圧調整器、電力管理回路などの様々な他の回路をリンクし得、それらは当技術分野で周知であり、したがってさらには説明されない。バスインターフェース308は、バス302とトランシーバ310との間にインターフェースを提供する。トランシーバ310は、送信媒体上の様々な他の装置と通信するための手段を提供する。また、装置の性質に応じて、ユーザインターフェース312(たとえば、キーパッド、ディスプレイ、スピーカー、マイクロフォン、ジョイスティックなど)が設けられていてもよい。
【0039】
プロセッサ304は、バス302を管理すること、およびコンピュータ可読媒体306上に記憶されたソフトウェアの実行を含む全般的な処理を担当する。ソフトウェアは、プロセッサ304によって実行されるとき、処理システム314に、任意の特定の装置のための以下に説明する種々の機能を実行させる。コンピュータ可読媒体306は、ソフトウェアを実行するとき、プロセッサ304によって操作されるデータを記憶するために使用されてもよい。
【0040】
本開示のいくつかの態様では、プロセッサ304は、時間周波数リソースのリソース割当てまたは認可を生成、スケジュール、および修正するように構成された、リソース割当ておよびサブフレーム生成回路341を含み得る。たとえば、リソース割当ておよびサブフレーム生成回路341は、各々が複数の下位エンティティとの間でデータおよび/または制御情報を搬送するために割り当てられた時間周波数リソースを含む、1つまたは複数の時分割複信(TDD)サブフレームを生成することができる。リソース割当ておよびサブフレーム生成回路341は、リソース割当ておよびサブフレーム生成ソフトウェア351と協働することができる。
【0041】
プロセッサ304はダウンリンクデータおよび制御チャネルを生成して、送信するように構成されたダウンリンク(DL)データおよび制御チャネル生成および送信回路342をさらに含み得る。DLデータおよび制御チャネル生成および送信回路342は、リソース割当ておよびサブフレーム生成回路341と協働して、DLデータおよび/または制御情報をスケジュールし、DLデータおよび/または制御情報をDLデータおよび/または制御情報に割り当てられたリソースに従って、リソース割当ておよびサブフレーム生成回路341によって生成された1つまたは複数のサブフレーム内で時分割複信(TDD)キャリアに入れることができる。DLデータおよび制御チャネル生成および送信回路342は、DLデータおよび制御チャネル生成および送信ソフトウェア352とさらに協働することができる。
【0042】
プロセッサ304は、1つまたは複数の下位エンティティから、アップリンク制御チャネルおよびアップリンクデータチャネルを受信および処理するように構成されたアップリンク(UL)データおよび制御チャネル受信および処理回路343をさらに含み得る。いくつかの例では、ULデータおよび制御チャネル受信および処理回路343は、1つまたは複数の下位エンティティからスケジューリング要求を受信するように構成可能であり、スケジューリング要求は、アップリンクユーザデータ送信のために時間周波数リソースの認可を要求するように構成される。他の例では、ULデータおよび制御チャネル受信および処理回路343は、1つまたは複数の下位エンティティから確認応答情報(たとえば、肯定確認応答/否定確認応答パケット)を受信および処理するように構成され得る。ULデータおよび制御チャネル受信および処理回路343は、リソース割当ておよびサブフレーム生成回路341と協働して、受信されたUL制御チャネル情報に従って、ULデータ送信、DLデータ送信、および/またはDLデータ再送信をスケジュールすることができる。ULデータおよび制御チャネル受信および処理回路343は、ULデータおよび制御チャネル受信および処理ソフトウェア353とさらに協働することができる。
【0043】
プロセッサ304は、制御情報、データ情報、および確認応答情報が単一のTTI(または、TDDサブフレーム)内で自己完結するシングルインターレース動作モード、および制御情報、データ情報、および確認応答情報がインターレースされた方法で2つ以上のTTI(または、TDDサブフレーム)内に含まれるマルチインターレース動作モードを少なくとも提供するように構成されたインターレースモード構成回路344をさらに含み得る。
【0044】
シングルインターレース動作モードにおいて、1つまたは複数の自己完結型サブフレームを生成するために、リソース割当ておよびサブフレーム生成回路341によって自己完結型TDDサブフレーム構造が利用される。各自己完結型サブフレーム内で、制御/スケジューリング情報は、サブフレーム内のデータパケットのすべてに対する制御/スケジューリングを提供し、確認応答情報は、サブフレーム内のデータパケットのすべてに関する肯定確認応答/否定確認応答(ACK/NACK)信号を含む。したがって、自己完結型サブフレーム構造は、アップリンク方向とダウンリンク方向の両方の送信を含み得る。
【0045】
いくつかの例では、自己完結型TDDサブフレーム構造は、DL制御(スケジューリング)情報と、スケジューリング情報に対応するDLデータ情報と、データ情報に対応するUL確認応答情報とを含む。他の例では、自己完結型サブフレーム構造は、DL制御(スケジューリング)情報と、スケジューリング情報に対応するULデータ情報と、データ情報に対応するDL確認応答情報とを含む。
【0046】
本開示の態様では、不正確に受信されたデータを再送信するために、ハイブリッド自動再送要求(HARQ)再送信方式が使用される。シングルインターレースモードは、下位エンティティのスループットがピークにないとき、かつ/または制限されたリンクバジェットが存在するとき、合理的なHARQバッファコストで、極端な帯域幅の事例において高データレートを可能にするために物理層におけるシングルHARQインターレース処理をサポートするが、処理タイムラインは、下位エンティティが同じ自己完結型サブフレーム内でHARQを好転させるには厳しすぎる場合がある。たとえば、下位エンティティがセルのエッジに位置する場合、ダウンリンク上の制限された帯域幅とアップリンクおよびダウンリンク上の制限されたシンボル持続時間とにより、制限されたダウンリンク制御およびアップリンクACKリンクバジェットが存在し得る。これらのリンクバジェット制限は、下位エンティティがデータ受信と同じサブフレーム内でACK/NACKを返すことを妨げる場合がある。
【0047】
スケジューリングエンティティにおける処理および/または電力制約も、スケジューリングエンティティが次のサブフレーム内で1つまたは複数の下位エンティティに対する再送信を完了することを妨げる場合がある。たとえば、現在のサブフレーム内で受信されたACK/NACKシグナルに基づいて、次のサブフレームに関する更新をスケジュールすることは、スケジューリングエンティティにおいてより高速な処理を必要とし得る。次のサブフレームの前にACK/NACK信号のすべてを復号するための十分な時間が存在しない場合、スケジューリングエンティティは、次のサブフレーム内で必要な再送信のすべてをスケジュールすることができない可能性がある。
【0048】
したがって、スケジューリングエンティティおよび/または下位エンティティにおいてより長い処理時間を可能にするために、インターレースモード構成回路344はマルチインターレース動作モードをさらに提供することができる。マルチインターレース動作モードにおいて、制御情報、データ(または、再送信されたデータ)情報、および確認応答情報を送信するために、リソース割当ておよびサブフレーム生成回路341によって2つ以上のTDDサブフレームが利用される。本開示の様々な態様では、マルチインターレースモードは、制御情報、データ情報、またはACK情報のうちの少なくとも1つが2つ以上のTDDサブフレーム間でインターレースされた方法で送信されることを可能にする。いくつかの例では、マルチインターレース動作モードで利用されるTDDサブフレーム構造は、シングルインターレース動作モードにおいて利用される同じTDDサブフレーム構造であり得る。しかしながら、TDDサブフレーム構造は、制御情報、データ情報、またはACK情報のうちの1つまたは複数が異なるサブフレーム内で送信され得るように、完全に自己完結型でなくてよい。
【0049】
いくつかの例では、マルチインターレース動作モードは、データ再送信が1つまたは複数のサブフレーム遅延されることを可能にする。したがって、連続サブフレーム内で再送信をスケジュールする代わりに、後続のサブフレーム内で再送信をスケジュールすることができる(たとえば、1つおきのサブフレームまたは任意の他の遅延されたスケジューリング構成)。他の例では、ACK/NACK情報は、1つまたは複数のサブフレーム遅延され得る(たとえば、特定のサブフレーム内のACK/NACK部分は前のサブフレーム内で送信されたデータに対応し得る)。さらに他の例では、特定のサブフレームの制御部分が後続のサブフレーム内で送信されるデータに対応し得るように、制御情報を事前スケジュールすることができる。ULデータ送信および再送信のために、同様のマルチインターレースモード構成が実装され得る。インターレースモード構成回路344は、インターレースモード構成ソフトウェア354と協働することができる。
【0050】
プロセッサ304は、シングルインターレースモードおよびマルチインターレースモードから選択されたスケジューリングモードを各下位エンティティに割り当てるように構成されたインターレースモード割当て回路345をさらに含み得る。特定の下位エンティティに割り当てられたスケジューリングモードは、スループット、バッファ(たとえば、ハイブリッド自動再送要求(HARQ)バッファサイズ)、および/または下位エンティティのレイテンシ要件、スケジューリングエンティティおよび/または下位エンティティの電力消費および/または処理速度、ならびにアップリンク/ダウンリンクのリンクバジェットなど、様々な要因に依存し得る。インターレースモード割当て回路345は、インターレースモード割当てソフトウェア355と協働することができる。
【0051】
例示的な動作において、インターレースモード割当て回路345は、スケジューリングエンティティおよび/または下位エンティティの処理リソースおよび/または制約に基づいて、シングルインターレース動作モードまたはマルチインターレース動作モードを現在のフレームに関する各下位エンティティに割り当てて、インターレースモード構成回路344と協働して、割り当てられた動作モードを定義するパラメータを、現在のサブフレームの生成のために、リソース割当ておよびサブフレーム生成回路341に提供することができる。リソース割当ておよびサブフレーム生成回路341は、シングルインターレース下位エンティティとマルチインターレース下位エンティティの両方を現在のTDDサブフレーム内で多重化することができる。
【0052】
リソース割当ておよびサブフレーム生成回路341はさらに、現在のサブフレームに関するTDDサブフレーム構造を決定することができる。いくつかの例では、リソース割当ておよびサブフレーム生成回路341は、現在のサブフレームが主にアップリンク(UL)データ情報を含めるべきか、または主にダウンリンク(DL)データ情報を含めるべきかを決定することができる。リソース割当ておよびサブフレーム生成回路341が、現在のサブフレームは主にDLデータ情報を含めるべきであると決定したとき、リソース割当ておよびサブフレーム生成回路341は、DL制御(スケジューリング)部分と、DLデータ部分と、UL確認応答部分とを含むTDDサブフレーム構造を提供する。リソース割当ておよびサブフレーム生成回路341が、現在のサブフレームは主にULデータ情報を含めるべきであると決定したとき、リソース割当ておよびサブフレーム生成回路341は、DL制御(スケジューリング)部分と、ULデータ部分と、DL確認応答部分とを含むTDDサブフレーム構造を提供する。シングルインターレース動作モードにおいて、TDDサブフレーム構造は自己完結型である。しかしながら、マルチインターレース動作モードにおいて、TDDサブフレーム構造は、制御情報、データ情報、またはACK情報のうちの少なくとも1つが2つ以上のTDDサブフレーム間でインターレースされた方法で送信されることを可能にする。
【0053】
サブフレーム構造および現在のサブフレームに関する各下位エンティティに関して選択された動作モードに基づいて、DLデータおよび制御チャネル生成および送信回路342は、メモリ305内で制御および/またはデータ情報を準備して、各下位エンティティのサブフレーム構造およびそれぞれのインターレースモードに従って送信するために、リソース割当ておよびサブフレーム生成回路341を介して制御および/またはデータ情報をスケジュールすることによって、現在のサブフレームを制御および/またはデータでポピュレートすることができる。DLデータおよび制御チャネル生成および送信回路342は、下記で説明するように、ULデータおよび制御受信および処理回路343とさらに協働して、現在のサブフレームを生成することができる。
【0054】
本開示の一態様では、サブフレーム構造がDLデータ部分を含むとき、DLデータおよび制御チャネル生成および送信回路342はDL制御(スケジューリング)情報を制御部分内に含め、DLデータ情報をサブフレームのデータ部分内に含めることができる。たとえば、DLデータおよび制御チャネル生成および送信回路342は、メモリ305内に制御(スケジューリング)情報を準備して、メモリ305からサブフレームのDL制御部分内に制御(スケジューリング)情報をロードすることによって、DL制御(スケジューリング)情報を含めることができる。DLデータおよび制御チャネル生成および送信回路342は、メモリ305内にDLデータ情報を準備して、メモリ305からサブフレームのDLデータ部分内にDLデータ情報をロードすることによって、現在のサブフレーム内に(たとえば、シングルインターレース動作モードで)または前のサブフレーム内に(たとえば、マルチインターレース動作モードで)含まれた制御情報に対応するDLデータ情報をさらに含めることができる。制御(スケジューリング)情報は、新しいDLデータパケットおよび再送信されたDLデータパケットに関する制御(スケジューリング)情報を含み得る。一例として、DLデータおよび制御チャネル生成および送信回路342はさらに、メモリ305内にHARQ構成情報を準備して、メモリ305から現在フレームのDL制御部分内にHARQ構成情報をロードすることによって、再送信されたDLデータパケットに関する制御(スケジューリング)情報内でハイブリッド自動再送要求(HARQ)構成情報を搬送することができる。ULデータおよび制御チャネル受信および処理回路343は、次いで、現在のサブフレーム内の1つまたは複数の下位エンティティから送られたACK/NACKパケットを受信および処理することによって、確認応答情報を現在のサブフレームの確認応答部分内に含めることができる。ACK/NACKパケットは、現在のサブフレーム内に(たとえば、シングルインターレース動作モードで)または前のサブフレーム内に(たとえば、マルチインターレース動作モードで)含まれたDLデータパケットに対応し得る。
【0055】
サブフレーム構造がULデータ部分を含む本開示の一態様では、DLデータおよび制御チャネル生成および送信回路342は、メモリ305内にDL制御(スケジューリング)情報を準備し、メモリ305からDL制御部分内に制御(スケジューリング)情報をロードすることによって、DL制御(スケジューリング)情報を現在のサブフレームの制御部分内に含めることができる。ULデータおよび制御チャネル受信および処理回路343は、次いで、1つまたは複数の下位エンティティから送られたULデータ情報を受信および処理することによって、ULデータ情報を現在のサブフレームのデータ部分内に含めることができる。ULデータ情報は、現在のサブフレーム内に(たとえば、シングルインターレース動作モードで)または前のサブフレーム内に(たとえば、マルチインターレース動作モードで)含まれた制御情報に対応し得る。DLデータおよび制御チャネル生成および送信回路342は、さらに、メモリ305内に確認応答情報(ACK/NACK)を準備して、メモリ305から現在のサブフレームの確認応答部分内にACK/NACKパケットをロードすることによって、現在のサブフレーム内で(たとえば、シングルインターレース動作モードで)または前のサブフレーム内で(たとえば、マルチインターレース動作モードで)受信されたULデータ情報に対応する確認応答情報を含み得る。
【0056】
プロセッサ304は、ダウンリンク送信に利用する変調およびコーディング方式(MCS)ならびに/または下位エンティティがアップリンク送信に利用するMCSを決定するように構成された変調およびコーディング構成回路346をさらに含み得る。変調およびコーディング構成回路346は、変調およびコーディング構成ソフトウェア356と協調して動作することができる。
【0057】
処理システム内の1つまたは複数のプロセッサ304は、ソフトウェアを実行する場合がある。ソフトウェアは、ソフトウェア、ファームウェア、ミドルウェア、マイクロコード、ハードウェア記述言語と呼ばれるか、または他の名称で呼ばれるかどうかにかかわらず、命令、命令セット、コード、コードセグメント、プログラムコード、プログラム、サブプログラム、ソフトウェアモジュール、アプリケーション、ソフトウェアアプリケーション、ソフトウェアパッケージ、ルーチン、サブルーチン、オブジェクト、実行可能ファイル、実行スレッド、手順、関数などを意味するように広く解釈されるべきである。ソフトウェアは、コンピュータ可読媒体306上に存在する場合がある。コンピュータ可読媒体306は、非一時的コンピュータ可読媒体であってもよい。非一時的コンピュータ可読媒体には、例として、磁気ストレージデバイス(たとえば、ハードディスク、フロッピーディスク、磁気ストリップ)、光ディスク(たとえば、コンパクトディスク(CD)またはデジタル多用途ディスク(DVD))、スマートカード、フラッシュメモリデバイス(たとえば、カード、スティック、またはキードライブ)、ランダムアクセスメモリ(RAM)、読取り専用メモリ(ROM)、プログラマブルROM(PROM)、消去可能PROM(EPROM)、電気的消去可能PROM(EEPROM)、レジスタ、リムーバブルディスク、ならびにコンピュータによってアクセスされ、読み取られる場合があるソフトウェアおよび/または命令を記憶するための任意の他の適切な媒体が含まれる。コンピュータ可読媒体には、例として、搬送波、伝送線路、ならびにコンピュータによってアクセスされ、読み取られる場合があるソフトウェアおよび/または命令を送信するための任意の他の適切な媒体も含まれてよい。コンピュータ可読媒体306は、処理システム314内、処理システム314の外部に常駐し、または処理システム314を含む複数のエンティティにわたって分散し得る。コンピュータ可読媒体306はコンピュータプログラム製品で実施され得る。例として、コンピュータプログラム製品は、パッケージング材料内にコンピュータ可読媒体を含み得る。特定の適用例、およびシステム全体に課される全体の設計制約に応じて、本開示全体にわたって提示される記載の機能をどのように最良に実装するかを当業者は理解されよう。
【0058】
図4は、例示的な下位エンティティ204が処理システム414を採用するためのハードウェア実装形態の一例を示す概念図である。本開示の様々な態様によれば、要素、もしくは要素の任意の一部分、または要素の任意の組合せは、1つまたは複数のプロセッサ404を含む処理システム414を用いて実装され得る。
【0059】
処理システム414は、図3に示した処理システム314と実質的に同じとすることができ、バスインターフェース408と、バス402と、メモリ405と、プロセッサ404と、コンピュータ可読媒体406とを含む。さらに、下位エンティティ204は、図3において上述されたものと実質的に同様のユーザインターフェース412とトランシーバ410とを含む場合がある。下位エンティティ204内で利用されるようなプロセッサ404は、以下で説明するプロセスのうちのいずれか1つまたは複数を実装するために使用され得る。
【0060】
本開示のいくつかの態様では、プロセッサ404は、ULデータチャネル上でアップリンクデータを生成および送信し、UL制御チャネル上でアップリンク制御/フィードバック/確認応答情報を生成および送信するように構成された、アップリンク(UL)データおよび制御チャネル生成および送信回路442を含み得る。ULデータおよび制御チャネル生成および送信回路442は、ULデータおよび制御チャネル生成および送信ソフトウェア452と協働することができる。プロセッサ404は、データチャネル上でダウンリンクデータを受信および処理し、1つまたは複数のダウンリンク制御チャネル上で制御情報を受信および処理するように構成された、ダウンリンク(DL)データおよび制御チャネル受信および処理回路444をさらに含み得る。いくつかの例では、受信されたダウンリンクデータおよび/または制御情報は、メモリ405内のデータバッファ415内に一時的に記憶することができる。DLデータおよび制御チャネル生成および送信回路444は、DLデータおよび制御チャネル生成および送信ソフトウェア454と協働することができる。
【0061】
プロセッサ404は、下位エンティティに割り当てられたインターレースモードを要求および/または決定するように構成されたインターレースモード決定回路446をさらに含み得る。本開示の態様では、インターレースモード決定回路446は、下位エンティティのスループットがピークにないとき、および/または制限されたリンクバジェットが存在するとき、マルチインターレース動作モードを要求することができる。インターレースモード決定回路446は、インターレースモード決定ソフトウェア456と協働することができる。
【0062】
図5は、TDDサブフレーム500および510の例示的な構造を示す。TDDサブフレーム500および510は、固定持続時間(t)を有してよいが、ネットワーク展開中に構成可能であってよく、また決定されてよく、かつ/または制御メッセージまたはシステムメッセージを通して更新されてよい。一例では、TDDサブフレーム500の持続時間は500μsであり得る。当然、本開示の範囲内で、任意の適切なサブフレーム持続時間が利用され得る。
【0063】
本明細書でダウンリンクTTIサブフレームまたはDLセントリックサブフレーム500と呼ばれる送信機スケジュールされたサブフレーム(transmitter-scheduled subframe)は、ダウンリンク制御情報およびデータ情報を、たとえば、UEであってよい、1つまたは複数の下位エンティティに搬送するため、かつ1つまたは複数の下位エンティティから確認応答情報(たとえば、ACK/NACK信号)を受信するために使用され得る。したがって、各DLセントリックサブフレームは、DL送信とUL送信の両方を含み、時間(t)に対してDL送信部分とUL送信部分とに分割され得る。本明細書でアップリンクTTIサブフレームまたはULセントリックサブフレーム510と呼ばれる受信機スケジュールされたサブフレーム(receiver-scheduled subframe)510は、スケジューリングエンティティからダウンリンク制御情報を受信し、アップリンクデータをスケジューリングエンティティに送信し、スケジューリングエンティティから送信されたデータに関するダウンリンクACK/NACK信号を受信するために使用され得る。したがって、各ULセントリックサブフレーム510は、DL送信とUL送信の両方をやはり含み、時間(t)に対してDL送信部分とUL送信部分とに分割され得る。
【0064】
図5に示すDLセントリックサブフレーム500の例では、DL送信部分は制御部分502とデータ部分504とを含み、UL送信部分は確認応答(ACK/NACK)部分508を含む。したがって、図5のサブフレーム構造内で、スケジューリングエンティティは、まず、制御部分502内で制御/スケジューリング情報を送信する機会を有し、次いで、DLデータ部分504内でデータを送信する機会を有する。ガード期間(GP)部分506に続いて、スケジューリングエンティティは、キャリアを使用して下位エンティティから肯定確認応答された(ACK)/否定確認応答された(NACK)信号(ACK/NACKパケット)を受信する機会を有する。このフレーム構造はダウンリンクセントリックであるが、これは、アップリンク方向の送信(たとえば、下位エンティティからの送信)に対してよりも、ダウンリンク方向の送信(たとえば、スケジューリングエンティティからの送信)のためにより多くのリソースが割り振られるためである。
【0065】
一例では、制御部分502を使用して、現在のサブフレーム500および/または後続のサブフレーム内の1つまたは複数の下位エンティティ向けのデータパケットの時間周波数割当てを示す物理ダウンリンク制御チャネル(PDCCH)を送信することができ、DLデータ部分504を使用して、現在のサブフレーム500および/または後続のサブフレームの割り当てられた時間周波数スロット内の1つまたは複数の下位エンティティ向けのデータパケットを含むデータペイロードを送信することができる。したがって、現在のサブフレーム500のデータ部分504内でデータを受信することになる各下位エンティティは、下位エンティティが正確なダウンリンクデータパケットを受信および処理することができるように、現在のサブフレーム500および/または前のサブフレームの制御部分502内でそれぞれアドレス指定されてよい。GP部分506に続いて、スケジューリングエンティティは、データパケットが成功裏に受信されたかどうかを示すために、現在のサブフレームおよび/または前のサブフレームのデータ部分504中にデータパケットを受信した各下位エンティティからACK/NACK部分508中にACK信号(または、NACK信号)を受信することができる。
【0066】
他の例では、制御部分502を使用して、チャネル状態情報基準信号(CSI-RS)など、他のダウンリンク制御チャネルおよび/または他のダウンリンクパイロットを送信することができる。これらの追加のダウンリンクチャネルおよび/またはパイロットは、任意の他のダウンリンク制御情報とともに、制御部分502内でPDCCHとともに送信され得る。大まかに、DL方向の任意の適切な送信は、制御部分502内で、上記で説明した制御情報を補足して行われ得る。さらに、ACK/NACK部分508は、物理アップリンク制御チャネル(PUCCH)、ランダムアクセスチャネル(RACH)、スケジューリング要求(SR)、サウンディング基準信号(SRS)、チャネル品質インジケータ(CQI)、チャネル状態フィードバック情報およびバッファ状態など、他のアップリンク制御チャネルおよび情報の送信のために使用されてもよい。大まかに、UL方向の任意の適切な送信は、ACK/NACK部分508内で、上記で説明したACK/NACKおよび他の情報を補足して行われ得る。
【0067】
本開示の一態様では、データ部分504は、サブフレーム500内の下位エンティティのセット(すなわち、2つ以上の下位エンティティ)へのDLデータ送信を多重化するために使用され得る。たとえば、スケジューリングエンティティは、時分割多重化(TDM)、周波数分割多重化(FDM)(すなわち、OFDM)、符号分割多重化(CDM)、および/または当業者に知られている任意の適切な多重化方式を使用して、下位エンティティのセットに対してダウンリンクデータを多重化することができる。したがって、DLデータ部分504は、複数のユーザに関するデータを高次のマルチユーザMIMOまで含み得る。さらに、制御部分502およびACK/NACK部分508を使用して、TDM、FDM、CDM、および/または他の適切な方法で、下位エンティティのセット間で制御情報を多重化することもできる。
【0068】
GP部分506は、ULおよびDLのタイミングの変動に適応するようにスケジュールされ得る。たとえば、(たとえば、DLからULへの)RFアンテナ方向切替えおよびRF設定(たとえば、位相ロックループの設定、フィルタ、および電力増幅器)によるレイテンシは、送信経路レイテンシとともに、下位エンティティにDLタイミングと一致するように、UL上で早期に送信させる場合がある。そのような早期送信はスケジューリングエンティティから受信されるシンボルに干渉する場合がある。したがって、GP部分506は、DLデータ部分504の後の時間量が干渉を防ぐことを可能にすることができ、その場合、GP部分506は、スケジューリングエンティティが、オーバージエア(OTA)送信時間のために、そのRFアンテナ方向を切り替えるための適切な時間量、および下位エンティティによるACK処理のための時間を提供することができる。GP部分506は、下位エンティティが、データペイロードを処理するために、かつオーバージエア(OTA)送信時間のために、(たとえば、DLからULへの)そのRFアンテナ方向を切り替えるための適切な時間量をさらに提供することができる。
【0069】
GP部分506の持続時間は、たとえば、セルサイズおよび/または処理時間要件に基づいて構成可能であり得る。たとえば、GP部分506は、1つのシンボル期間(たとえば、31.25μs)の持続時間を有し得る。しかしながら、本開示の態様によれば、DL送信からUL送信への切替え点はネットワークを通して決定性であり得る。したがって、GP部分506の始点は可変かつ構成可能であり得るが、DL送信からUL送信への切替え点に対応するGP部分506の終点は、DL送信とUL送信との間の干渉を管理するためにネットワークによって固定され得る。本開示の一態様では、切替え点は、半静的な方法でネットワークによって更新され、PDCCH内に示されてよい。さらに、GP部分506のGP持続時間および/または始点もPDCCH内に示されてよい。
【0070】
図5に示すULセントリックサブフレーム510の例では、DL送信部分は制御部分512と確認応答部分520とを含み、UL送信部分はデータ部分516を含む。したがって、図5に示すULセントリックサブフレーム構造内で、下位エンティティはまず、制御部分512内で制御情報を受信する機会を有する。GP部分514に続いて、下位エンティティは、ULデータ部分516内でデータを送信し、別のGP部分518に続いて、たとえば、ACK/NACK部分520内で確認応答情報(ACK/NACK信号)を受信する機会を有する。このフレーム構造はアップリンクセントリックであるが、これは、ダウンリンク方向の送信(たとえば、スケジューリングエンティティからの送信)に対してよりも、アップリンク方向の送信(たとえば、下位エンティティからの送信)のためにより多くのリソースが割り振られるためである。
【0071】
一例では、制御部分512を使用して、現在のサブフレーム510および/または後続のサブフレーム内で1つまたは複数の下位エンティティによって送信されるべきデータパケットの時間周波数割当てを示す物理ダウンリンク制御チャネル(PDCCH)を送信することができ、下位エンティティによってデータ部分516を使用して、現在のサブフレーム510および/または後続のサブフレーム内の割り当てられた時間周波数スロット内でそれらのデータパケットをスケジューリングエンティティに送信することができる。データ部分516内でデータを送信した各下位エンティティは、次いで、データパケットがスケジューリングエンティティにおいて成功裏に受信されたかどうかを示すために、スケジューリングエンティティから現在のサブフレーム510および/または後続のサブフレームのACK/NACK部分520中にACK信号(または、NACK信号)を受信することができる。
【0072】
他の例では、制御部分512および/またはACK/NACK部分520を使用して、他のダウンリンク制御チャネルおよび情報ならびに/またはデータを他のレイヤから送信することができる。さらに、データ部分516を使用して、アップリンク制御チャネルおよび情報を送信することもできる。たとえば、サブフレーム510の制御部分512は、前のサブフレームからのアプリケーションレイヤ(または、物理レイヤ以外のレイヤ)ACKなど、下位エンティティへのデータ送信(たとえば、データの小さいペイロード)を搬送することができる。下位エンティティは、次いで、同じサブフレーム510および/または後続のサブフレームのデータ部分516内でデータ送信に確認応答することができる。
【0073】
本開示の一態様では、ULデータ部分516を使用して、TDMA、FDMA、CDMA、または任意の他の適切な多元接続方式のうちの1つまたは複数を使用して、サブフレーム510内で下位エンティティのセット(すなわち、2つ以上の下位エンティティ)からデータ送信を搬送することができる。したがって、ULデータ部分516は、複数のユーザからのパケットを高次のマルチユーザMIMOまで含み得る。さらに、制御部分512およびACK/NACK部分520を使用して、TDMA、FDMA、CDMA、または他の適切な多元接続方法で、制御情報をエンティティのセットに搬送することもできる。本開示の態様では、スケジューリングエンティティにおけるULデータ処理はTTI全体にわたって償還され得る。たとえば、制御部分512、ACK/NACK部分520、およびGP部分514の一部分はすべて、データ部分516内のULデータを復号するために使用され得る。
【0074】
図6は、シングルインターレースモードを実装するDLセントリックTDDサブフレーム構造600を示す図である。シングルインターレースモードにおいて、ダウンリンク(DL)セントリックサブフレーム601および603は各々自己完結型であり、それにより、制御情報、制御情報に対応するデータ情報、およびデータ情報に対応するACK情報はすべて単一のDLセントリックサブフレーム601または603内に含まれる。たとえば、制御情報は、第1のDLセントリックサブフレーム601の制御情報部分602内でスケジューリングエンティティによって送信されてよく、制御情報に対応するデータ情報(制御部分602からデータ部分604を指す矢印によって示す)は、第1のDLセントリックサブフレーム601のデータ部分604内でスケジューリングエンティティによって送信されてよく、データ情報に対応する確認応答情報(データ部分604からACK/NACK部分606を指す矢印によって示す)は、第1のDLセントリックサブフレーム601のACK/NACK部分606内で下位エンティティからスケジューリングエンティティによって受信されてよい。
【0075】
第1のDLセントリックサブフレーム601のACK/NACK部分606内で受信されたACK/NACK情報に基づいて、スケジューリングエンティティは、次の(第2の)DLセントリックサブフレーム603の制御部分608に関する制御情報を生成する(ACK/NACK部分606から制御部分608を指す矢印によって示す)。たとえば、ACK/NACK情報がNACK信号を含む場合、第1のDLセントリックサブフレーム601のデータ部分604内で送信されるデータ情報のコーディングされたビットの少なくとも一部は、第2のDLセントリックサブフレーム603のデータ部分610内で再送信され得る。
【0076】
図7は、HARQ再送信を1つまたは複数のサブフレーム遅延させることによって、スケジューリングエンティティ内に追加の処理時間を提供するマルチインターレースモードを実装するDLセントリックTDDサブフレーム構造700を示す図である。図7では、各DLセントリックTDDサブフレーム701、703、および705は自己完結型であり得る。しかしながら、再送信は連続サブフレーム内でスケジュールされない。代わりに、後続のサブフレーム内で再送信をスケジュールすることができる(たとえば、1つおきのサブフレームまたは任意の他の遅延されたスケジューリング構成)。
【0077】
たとえば、第1のDLセントリックサブフレーム701は自己完結型であり得、それにより、制御情報部分702内の制御情報、制御情報に対応するデータ情報(制御部分702からデータ部分704を指す矢印によって示す)、およびデータ情報に対応する確認応答情報(データ部分704からACK/NACK部分706を指す矢印によって示す)は第1のDLセントリックサブフレーム701内に含まれてよい。しかしながら、スケジューリングエンティティ内の追加のACK/NACK処理時間を可能にするために、次のDLセントリックサブフレーム703内でHARQ再送信をスケジュールする代わりに、スケジューリングエンティティは、1つまたは複数の下位エンティティに関するDLセントリックサブフレーム705まで再送信を遅延させることができる。たとえば、第1のDLセントリックサブフレーム701のACK/NACK部分706内で1つまたは複数の下位エンティティから受信されたACK/NACK情報に基づいて、スケジューリングエンティティは、DLセントリックサブフレーム705内でそれらの1つまたは複数の下位エンティティに関する次の送信をスケジュールすることができる(ACK/NACK部分706からDLセントリックサブフレーム705の制御部分708を指す矢印によって示す)。
【0078】
本開示の一態様では、スケジューリングエンティティは、シングルインターレース下位エンティティとマルチインターレース下位エンティティの両方をTDDサブフレーム701、703、および705内で多重化することができる。たとえば、スケジューリングエンティティは、シングルインターレースモードにおいて高スループット下位エンティティを、マルチインターレースモードにおいて低スループット下位エンティティをスケジュールすることができる。高スループット下位エンティティは、たとえば、DLセントリックフレーム701、703、および705内でスケジュールされ得、低スループット下位エンティティは、DLセントリックフレーム701および705内でスケジュールされ得る。追加の態様では、シングルインターレース下位エンティティのうちの1つまたは複数に関して、スケジューリングエンティティは、HARQ再送信および/または新しい送信に関して事前生成された波形を利用して、スケジューリングエンティティがシングルインターレースモード下位エンティティに関するスケジューリングタイミング要件を満たすことを確実にする。
【0079】
図8は、ACK/NACK情報を1つまたは複数のサブフレーム遅延させることによって、下位エンティティ内に追加の処理時間を提供するマルチインターレースモードを実装するTDDサブフレーム構造800を示す図である。図8では、DLセントリックTDDサブフレーム構造は同じ状態のままであるが、各DLセントリックサブフレーム801、803、および805は自己完結型でなくてよい。代わりに、特定のサブフレーム内のACK/NACK部分は、前のサブフレーム内で送信されるデータに対応し得る。
【0080】
たとえば、第1のDLセントリックサブフレーム801内で、データ部分804内のデータ情報は、制御部分802内の制御情報に対応する(制御部分802からデータ部分804を指す矢印によって示す)。しかしながら、1つまたは複数の下位エンティティにおける追加のデータ処理時間を可能にするために、それらの1つまたは複数の下位エンティティに関するACK/NACK信号を第1のDLセントリックサブフレーム801内でスケジューリングする代わりに、スケジューリングエンティティは、次のDLセントリックサブフレーム803内または任意の他の後続のDLセントリックサブフレーム内でACK/NACK信号をスケジュールすることができる。図8に示す例では、1つまたは複数の下位エンティティからのACK/NACK信号は、第2のDLセントリックサブフレーム803の確認応答部分806内でスケジューリングエンティティによって受信され得る。次いで、第2のDLセントリックサブフレーム803のACK/NACK部分806内で受信されたACK/NACK情報に基づいて、スケジューリングエンティティは、それらの1つまたは複数の下位エンティティに関する次の送信(ACK/NACK部分806からDLセントリックサブフレーム805の制御部分808指す矢印によって示す)をDLセントリックサブフレーム805内で、または任意の他の後続のDKセントリックサブフレーム内でスケジュールすることができる。
【0081】
本開示の一態様では、スケジューリングエンティティは、シングルインターレース下位エンティティとマルチインターレース下位エンティティの両方をTDDサブフレーム801、803、および805内で多重化することができる。たとえば、スケジューリングエンティティは、シングルインターレースモードにおいて高スループット下位エンティティを、マルチインターレースモードにおいて低スループット下位エンティティをスケジュールすることができる。高スループット下位エンティティは、ACK/NACKをTDDサブフレーム801、803、および805内で送信するようにスケジュールされ得、低スループット下位エンティティは、ACK/NACKをTDDサブフレーム803内で送信するようにスケジュールされ得る。追加の態様では、スケジューリングエンティティは、シングルインターレース、ACK遅延されたマルチインターレース、および制御遅延されたマルチインターレースの下位エンティティをTDDサブフレーム801、803、および805内で多重化することができる。スケジューリングエンティティは、1つまたは複数の下位エンティティに関する制御とACKの両方をさらに遅延させて、そのような制御/ACK遅延されたマルチインターレース下位エンティティをシングルインターレース下位エンティティおよび他のタイプのマルチインターレース下位エンティティ(ACK遅延されたかつ/または制御遅延された)と多重化することができる。
【0082】
図9は、制御情報が事前スケジュールされるマルチインターレースモードを実装するDLセントリックTDDサブフレーム構造900を示す図である。図9では、DLセントリックTDDサブフレーム構造は同じ状態のままであるが、各DLセントリックサブフレーム901および903は自己完結型でなくてよい。代わりに、特定のサブフレーム内の制御部分は、後続のサブフレーム内で送信されるデータに対応し得る。
【0083】
たとえば、第1のDLセントリックサブフレーム901の制御部分902内の制御情報は、第2のDLセントリックサブフレーム903のデータ部分904内のデータ情報に対応し得る(制御部分902からデータ部分904を指す矢印によって示す)。データ情報に対応する確認応答情報は、第2のDLセントリックサブフレーム903の確認応答部分906内に含まれてよいか(データ部分904から確認応答部分906を指す矢印によって示す)、または下位エンティティの処理時間を延長するために下位サブフレーム内に含まれてもよい。さらに、示さないが、再送信および/または新しい送信は、第2のDLセントリックサブフレーム903の後に次のDLセントリックサブフレーム内で、またはスケジューリングエンティティの処理時間を延長するために任意の後続のDLセントリックサブフレーム内でスケジュールされ得る。
【0084】
本開示の一態様では、制御情報を事前スケジュールすることは、制御情報とデータ情報との間に遅延を与えることによって、効率的なマイクロスリープおよび動的帯域切替えをサポートし得る。この遅延は、下位エンティティがウェイクアップし、データの受信の前に、より大きい帯域幅の受信機をオープンすることを可能にする。下位エンティティは、制御チャネルを監視して、何の制御許可も検出されないとき、マイクロスリープ状態に入ることができる。
【0085】
図10は、拡張物理ダウンリンク制御チャネル(ePDCCH)1002をサポートする制御事前スケジュールされたマルチインターレースモードを実装するDLセントリックTDDサブフレーム構造1000を示す図である。ePDCCHを用いて、制御情報は、たとえば、サブフレーム全体を介して拡張され、ダウンリンク制御チャネルリンクバジェットをブーストし得る。たとえば、ePDCCH1002に対応する制御情報は、第1のDLセントリックサブフレーム1001の制御部分1004とデータ部分1006の両方を時間的に重ね合せることができる。図10に示すような一例では、ePDCCH1002内の制御情報は、制御部分およびデータ部分に対して周波数分割多重(FDM)を使用して、それぞれ、制御部分1004およびデータ部分1006と多重化され得る。他の例では、ePDCCH1002内の制御情報は、符号分割多重(CDM)を使用してスクランブリングコードによって制御部分1004およびデータ部分1006と多重化され得るか、またはePDCCH1002内の制御情報は、時分割多重(TDM)を使用して、それぞれ、制御部分1004およびデータ部1006と多重化され得る。
【0086】
制御情報に対応するデータ情報は、その場合、次の(第2の)DLセントリックサブフレーム1003のデータ部分1008内に含まれてよい(制御部分1004/1006からデータ部分1008を指す矢印によって示す)。データ情報に対応する確認応答情報は、第2のDLセントリックサブフレーム1003の確認応答部分1010内に含まれてよいか(データ部分1008から確認応答部分1010を指す矢印によって示す)、または下位エンティティの処理時間を延長するために下位サブフレーム内に含まれてもよい。さらに、示さないが、再送信および/または新しい送信は、第2のDLセントリックサブフレーム1003の後に次のDLセントリックサブフレーム内で、またはスケジューリングエンティティの処理時間を延長するために任意の後続のDLセントリックサブフレーム内でスケジュールされ得る。
【0087】
本開示の一態様では、スケジューリングエンティティは、制御事前スケジュールされたマルチインターレース下位エンティティをシングルインターレース下位エンティティおよび同じTDDサブフレーム構造内の他のタイプのマルチインターレース下位エンティティと多重化することができる。たとえば、スケジューリングエンティティは、シングルインターレースモードにおいて高スループット下位エンティティを、制御事前スケジュールされたかつ/または制御/ACK遅延されたマルチインターレースモードにおいて低スループット下位エンティティをスケジュールすることができる。
【0088】
図11は、UL ACKがULセントリックサブフレーム1107内でチャネル化されるマルチインターレースモードを実装するULセントリックTDDサブフレーム構造1100を示す図である。たとえば、1つまたは複数のDLセントリックサブフレーム1101、1103、および1105からのACKは、一緒にグループ化されて、ULセントリックサブフレーム1107のデータ部分1111内で送信され得る。本開示の一態様では、ULセントリックサブフレー1107のうちのいくつかの中でACKをチャネル化することは、ACKシンボルの持続時間および/または数の増大を可能にすることによって、ACKリンクバジェットをブーストし得る。他の態様では、ACKはマルチDLセントリック/ULセントリックサブフレームを介してバンドルされ得る。たとえば、ACKの効率をさらに改善するために、システマティックACKは、各DLセントリックサブフレーム内で送られてよく、パリティACK(たとえば、システマティックACKの冗長バージョン)は、いくつかのDLセントリックサブフレームおよび/またはULセントリックサブフレーム内で送られてよい。これらのACKにわたってコーディングを使用して、ACKの信頼性を改善することもできる。
【0089】
同様に、1つまたは複数のULセントリックサブフレームからのDL ACKは、一緒にグループ化されて、DLセントリックサブフレームの制御部分、データ部分、および/またはACK部分内で送信され得る。たとえば、ULセントリックサブフレーム1107からのDL ACKは、DLセントリックサブフレーム1109の制御部分、データ部分、および/またはACK部分内で送信され得る。
【0090】
確認応答情報に加えて、データおよび/またはスケジューリング情報をULセントリックサブフレームとDLセントリックサブフレームとの間で送信することもできる。一例では、DLセントリックサブフレームのACK部分内のNACKに対応するDLデータ再送信は、ULセントリックサブフレーム内に含まれてよい。同様に、ULセントリックサブフレームのACK部分内のNACKに対応するULデータ再送信は、DLセントリックサブフレーム内に含まれてよい。別の例では、DLセントリックサブフレーム内で送信されるべきデータに関するスケジューリング情報は、前のULセントリックサブフレーム内に含まれてよい(また、その逆も同様である)。
【0091】
図12は、DL ACK/NACKを1つまたは複数のサブフレーム遅延させることによって、スケジューリングエンティティ内に追加の処理時間を提供するマルチインターレースモードを実装するULセントリックTDDサブフレーム構造1200を示す図である。図12では、ULセントリックTDDサブフレーム構造は同じ状態のままであるが、各ULセントリックサブフレーム1201および1203は自己完結型でなくてよい。代わりに、特定のULセントリックサブフレーム内のDL ACK/NACK部分は、前のULセントリックサブフレーム内で送信されるデータに対応し得る。
【0092】
たとえば、第1のULセントリックサブフレーム1201内で、データ部分1204内で下位エンティティによって送信されるデータ情報は、制御部分1202内でスケジューリングエンティティによって送信される制御情報に対応する(制御部分1202からデータ部分1204を指す矢印によって示す)。しかしながら、スケジューリングエンティティによる追加のデータ処理時間を可能にするために、第1のサブフレーム1201内でスケジューリングエンティティによって送信されるDL ACK/NACK信号をスケジュールする代わりに、スケジューリングエンティティは、ACK/NACK信号を次のULセントリックサブフレーム1203内でスケジュールすることができる。このようにして、ACK/NACK信号は、第2のULセントリックサブフレーム1203の確認応答部分1206内で下位エンティティに送られ得る(データ部分1204から確認応答部分1206を指す矢印によって示す)。
【0093】
図13は、UL再送信を1つまたは複数のサブフレーム遅延させることによって、下位エンティティ内に追加の処理時間を、かつスケジューリングエンティティ内に穏やかなスケジューリングを提供するマルチインターレースモードを実装するULセントリックTDDサブフレーム構造1300を示す図である。図13では、ULセントリックTDDサブフレーム構造は同じ状態のままであるが、各ULセントリックTDDサブフレーム1301、1303、および1305は自己完結型でなくてよい。代わりに、後続のULセントリックサブフレーム内でUL再送信をスケジュールすることができる(たとえば、1つおきのULセントリックサブフレームまたは任意の他の遅延されたスケジューリング構成)。
【0094】
たとえば、第1のULセントリックサブフレーム1301内で、データ部分1304内で下位エンティティによって送信されるデータ情報は、制御部分1302内でスケジューリングエンティティによって送信される制御情報に対応する(制御部分1302からデータ部分1304を指す矢印によって示す)。さらに、スケジューリングエンティティによって送信され、データ情報に対応する確認応答情報は、第1のULセントリックサブフレーム1301の確認応答(ACK/NACK)部分1306内に含まれてよい(データ部分1304からACK/NACK部分1306を指す矢印によって示す)。しかしながら、下位エンティティにおいて追加のACK/NACK処理時間を可能にするために、次のTDDサブフレーム1303内でHARQ再送信をスケジュールする代わりに、スケジューリングエンティティは、1つまたは複数の下位エンティティに関するULセントリックTDDサブフレーム1305まで再送信を遅延させることができる(ACK/NACK部分1306からULセントリックサブフレーム1305の制御部分1308を指す矢印によって示す)。
【0095】
本開示の一態様では、スケジューリングエンティティは、シングルインターレース下位エンティティとマルチインターレース下位エンティティの両方をULセントリックTDDサブフレーム内で多重化することができる。たとえば、スケジューリングエンティティは、シングルインターレースモードにおいて高スループット下位エンティティを、マルチインターレースモードにおいて低スループット下位エンティティをスケジュールすることができる。高スループット下位エンティティは、データをULセントリックサブフレーム1301、1303、および1305内で送信するようにスケジュールされ得、低スループット下位エンティティは、データをULセントリックサブフレーム1301および1303内で送信するようにスケジュールされ得る。追加の態様では、スケジューリングエンティティは、シングルインターレース、ACK遅延されたマルチインターレース、および制御遅延されたマルチインターレースの下位エンティティをULセントリックサブフレーム1301、1303、および1305内で多重化することができる。スケジューリングエンティティは、1つまたは複数の下位エンティティに関するDL制御とDL ACKの両方をさらに遅延させて、そのような制御/ACK遅延されたマルチインターレース下位エンティティをシングルインターレース下位エンティティおよび他のタイプのマルチインターレース下位エンティティ(ACK遅延されたかつ/または制御遅延された)と多重化することができる。
【0096】
図14は、下位エンティティにおける制御/データ処理タイムラインを緩和するために制御情報が事前スケジュールされるマルチインターレースモードを実装するULセントリックTDDサブフレーム構造1400を示す図である。図14では、ULセントリックTDDサブフレーム構造は同じ状態のままであるが、各ULセントリックTDDサブフレーム1401および1403は自己完結型でなくてよい。代わりに、特定のULセントリックサブフレーム内の制御部分は、後続のULセントリックサブフレーム内で1つまたは複数の下位エンティティによって送信されるデータに対応し得る。
【0097】
たとえば、第1のULセントリックサブフレーム1401の制御部分1402内でスケジューリングエンティティによって送信される制御情報は、第2のULセントリックサブフレーム1403のデータ部分1404内で1つまたは複数の下位エンティティによって送信されるデータ情報に対応し得る(制御部分1402からデータ部分1404を指す矢印によって示す)。スケジューリングエンティティによって送信され、データ情報に対応する確認応答情報は、第2のULセントリックサブフレーム1403の確認応答部分1406内に含まれてよいか、またはスケジューリングエンティティの処理時間を延長するために、後続のULセントリックサブフレーム内に含まれてよい。さらに、示さないが、下位エンティティによる再送信および/または新しい送信は、第2のULセントリックサブフレーム1403の後に次のULセントリックサブフレーム内で、またはスケジューリングエンティティの処理時間を延長するために、後続のULセントリックサブフレーム内でスケジュールされ得る。
【0098】
図15は、TDDサブフレーム構造を利用するワイヤレス通信の方法のフローチャート1500である。この方法は、上記で説明し、図2および図3に示したスケジューリングエンティティによって、プロセッサもしくは処理システムによって、または説明した機能を実行するための任意の適切な手段によって実行され得る。
【0099】
ブロック1502において、スケジューリングエンティティは、シングルインターレース動作モードを提供する。たとえば、図5図6を参照すると、シングルインターレース動作モードは、制御情報、制御情報に対応するデータ情報、およびデータ情報に対応する確認応答情報がシングルTDDサブフレーム内で送信される自己完結型ULセントリックおよび/またはDLセントリックTDDサブフレーム構造を含み得る。
【0100】
ブロック1504において、スケジューリングエンティティは、マルチインターレース動作モードを提供する。様々な態様では、図7図14を参照すると、マルチインターレース動作モードは、シングルインターレースモードと同じ基本的なULセントリックおよび/またはDLセントリックTDDサブフレーム構造を含み得るが、制御情報、データ情報、または確認応答情報のうちの1つまたは複数は別個のULセントリックTDDサブフレームまたはDLセントリックTDDサブフレーム内で送信される。
【0101】
ブロック1506において、スケジューリングエンティティは、シングルインターレースモードおよびマルチインターレースモードから各下位エンティティに関するそれぞれのスケジューリングモードを決定する。本開示の一態様では、スケジューリングエンティティは、下位エンティティに特定のスケジューリングモードを割り当てるとき、1つまたは複数の要因を考慮することができる。要因の例は、スループット要件、HARQバッファ要件、レイテンシ要件、下位エンティティとスケジューリングエンティティの両方の処理速度、下位エンティティとスケジューリングエンティティの両方の電力消費、下位エンティティがマクロスリープモードに入ったかどうか、およびアップリンクおよびダウンリンクのリンクバジェットを含み得るが、これらに限定されない。スケジューリングモードは、静的に決定され得るか、もしくはスケジューリングエンティティのスケジューリング要件に基づいて周期的に、または下位エンティティからの要求時に、動的に更新され得る。
【0102】
ブロック1508において、スケジューリングエンティティは、下位エンティティに割り当てられたスケジューリングモードをTDDサブフレーム構造内で多重化することによって、下位エンティティに対する送信をスケジュールする。たとえば、シングルインターレース下位エンティティは、ACK/NACK信号を各DLセントリックTDDサブフレーム内で、またはデータを各ULセントリックTDDサブフレーム内で送信するようにスケジュールされ得、マルチインターレース下位エンティティの各インターレースは、ACK/NACK信号を交代DLセントリックTDDサブフレーム内で、またはデータを交代ULセントリックサブフレーム内で(隣接するサブフレーム間で交代するマルチインターレースで)送信するようにスケジュールされ得る。
【0103】
図16は、シングルインターレース動作モードにおいてTDDサブフレーム構造を利用するワイヤレス通信の方法のフローチャート1600である。この方法は、上記で説明し、図2および図3に示したスケジューリングエンティティによって、プロセッサもしくは処理システムによって、または説明した機能を実行するための任意の適切な手段によって実行され得る。
【0104】
ブロック1602において、スケジューリングエンティティは、下位エンティティに関するスケジューリングモードがシングルインターレース動作モードであると決定する。シングルインターレース動作モードにおいて、自己完結型サブフレームを生成するために自己完結型TDDサブフレーム構造が利用される。たとえば、図5図6を参照すると、自己完結型サブフレーム構造は、DLセントリックサブフレームまたはULセントリックサブフレームであってよく、その場合、制御情報、制御情報に対応するデータ情報、およびデータ情報に対応する確認応答情報が単一のTDDサブフレーム内に含まれる。
【0105】
ブロック1604において、スケジューリングエンティティは、自己完結型サブフレーム構造を有するサブフレームを生成して、制御情報をサブフレームの制御部分内に含める。DLセントリックサブフレームの場合、制御情報は、スケジューリングエンティティから下位エンティティへのデータ送信のための時間周波数リソース割当てを示すPDCCHを含み得る。ULセントリックサブフレームの場合、制御情報は、下位エンティティからスケジューリングエンティティへのデータ送信のための時間周波数リソース割当てを示すPDCCHを含み得る。さらに、他のダウンリンク制御情報も制御部分内に含まれてよい。
【0106】
ブロック1606において、制御情報に対応するデータ情報をサブフレームのデータ部分内に含める。たとえば、DLセントリックサブフレーム内で、データ情報は、ダウンリンクデータチャネル上で下位エンティティに送信されたデータパケットを含み得る。ULセントリックサブフレーム内で、データ情報は、アップリンクデータチャネル上で下位エンティティから送信されたデータパケットを含み得る。
【0107】
ブロック1608において、データ情報に対応する確認応答情報がサブフレームの確認応答部分内に含まれる。たとえば、DLセントリックサブフレーム内で、サブフレームのデータ部分内でデータを受信した下位エンティティからのACK/NACKメッセージは、下位エンティティがダウンリンクデータを正確に受信したかどうかを示すために、サブフレームの確認応答部分内に含まれ得る。ULセントリックサブフレーム内で、確認応答情報は、スケジューリングエンティティがアップリンクデータを正確に受信したかどうかを示すために、サブフレームのデータ部分内でデータを送信した下位エンティティに対するACK/NACKメッセージを含み得る。
【0108】
図17は、マルチインターレース動作モードにおいてTDDサブフレーム構造を利用するワイヤレス通信の方法のフローチャート1700である。この方法は、上記で説明し、図2および図3に示したスケジューリングエンティティによって、プロセッサもしくは処理システムによって、または説明した機能を実行するための任意の適切な手段によって実行され得る。
【0109】
ブロック1702において、スケジューリングエンティティは、下位エンティティに関するスケジューリングモードがマルチインターレース動作モードであると決定する。マルチインターレース動作モードにおいて、制御情報、データ(または、再送信されたデータ)情報、および確認応答情報を送信するために、2つ以上のTDDサブフレームが利用される。マルチインターレース動作モードのサブフレーム構造は、シングルインターレース動作モードのサブフレーム構造と同じであり得るが、サブフレーム構造は完全に自己完結型でなくよい。
【0110】
ブロック1704において、スケジューリングエンティティは、第1のサブフレームを生成して、制御情報を第1のサブフレームの制御部分内に含める。DLセントリックサブフレームの場合、制御情報は、スケジューリングエンティティから下位エンティティへのデータ送信のための時間周波数リソース割当てを示すPDCCHを含み得る。ULセントリックサブフレームの場合、制御情報は、下位エンティティからスケジューリングエンティティへのデータ送信のための時間周波数リソース割当てを示すPDCCHを含み得る。さらに、他のダウンリンク制御情報も制御部分内に含まれてよい。
【0111】
ブロック1706において、制御情報に対応するデータ情報を第1のサブフレームのデータ部分内に含める。たとえば、DLセントリックサブフレーム内で、データ情報は、ダウンリンクデータチャネル上で下位エンティティに送信されたデータパケットを含み得る。ULセントリックサブフレーム内で、データ情報は、アップリンクデータチャネル上で下位エンティティから送信されたデータパケットを含み得る。
【0112】
ブロック1708において、データ情報に対応する確認応答情報がサブフレームの確認応答部分内に含まれる。たとえば、DLセントリックサブフレーム内で、サブフレームのデータ部分内でデータを受信した下位エンティティからのACK/NACKメッセージは、下位エンティティがダウンリンクデータを正確に受信したかどうかを示すために、サブフレームの確認応答部分内に含まれ得る。ULセントリックサブフレーム内で、確認応答情報は、スケジューリングエンティティがアップリンクデータを正確に受信したかどうかを示すために、サブフレームのデータ部分内でデータを送信した下位エンティティに対するACK/NACKメッセージを含み得る。
【0113】
ブロック1710において、NACKが確認応答情報内に含まれるとき、スケジューリングエンティティは、第1のサブフレームの後に第2のサブフレームを生成して、第2のサブフレームのデータ部分内でデータを第1のサブフレームから再送信する。図7および図13に示すように、第2のサブフレームは、少なくとも1つの中間サブフレームによって第1のサブフレームから分離され得る。
【0114】
図18は、マルチインターレース動作モードにおいてTDDサブフレーム構造を利用するワイヤレス通信の方法のフローチャート1800である。この方法は、上記で説明し、図2および図3に示したスケジューリングエンティティによって、プロセッサもしくは処理システムによって、または説明した機能を実行するための任意の適切な手段によって実行され得る。
【0115】
ブロック1802において、スケジューリングエンティティは、下位エンティティに関するスケジューリングモードがマルチインターレース動作モードであると決定する。マルチインターレース動作モードにおいて、制御情報、データ(または、再送信されたデータ)情報、および確認応答情報を送信するために、2つ以上のTDDサブフレームが利用される。マルチインターレース動作モードのサブフレーム構造は、シングルインターレース動作モードのサブフレーム構造と同じであり得るが、サブフレーム構造は完全に自己完結型でなくよい。
【0116】
ブロック1804において、スケジューリングエンティティは、第1のサブフレームを生成して、制御情報を第1のサブフレームの制御部分内に含める。DLセントリックサブフレームの場合、制御情報は、スケジューリングエンティティから下位エンティティへのデータ送信のための時間周波数リソース割当てを示すPDCCHを含み得る。ULセントリックサブフレームの場合、制御情報は、下位エンティティからスケジューリングエンティティへのデータ送信のための時間周波数リソース割当てを示すPDCCHを含み得る。さらに、他のダウンリンク制御情報も制御部分内に含まれてよい。
【0117】
ブロック1806において、制御情報に対応するデータ情報を第1のサブフレームのデータ部分内に含める。たとえば、DLセントリックサブフレーム内で、データ情報は、ダウンリンクデータチャネル上で下位エンティティに送信されたデータパケットを含み得る。ULセントリックサブフレーム内で、データ情報は、アップリンクデータチャネル上で下位エンティティから送信されたデータパケットを含み得る。
【0118】
ブロック1808において、スケジューリングエンティティは、第1のサブフレームの後に第2のサブフレームを生成して、データ情報に対応する確認応答情報を第2のサブフレームの確認応答部分内に含める。たとえば、図8に示したようなDLセントリックサブフレーム内で、第1のサブフレームのデータ部分内でデータを受信した下位エンティティからのACK/NACKメッセージは、下位エンティティがダウンリンクデータを正確に受信したかどうかを示すために、第2のサブフレームの確認応答部分内に含まれ得る。図12に示したようなULセントリックサブフレーム内で、確認応答情報は、スケジューリングエンティティがアップリンクデータを正確に受信したかどうかを示すために、第1のサブフレームのデータ部分内でデータを送信した下位エンティティに対するACK/NACKメッセージを含み得る。
【0119】
図19は、マルチインターレース動作モードにおいてTDDサブフレーム構造を利用するワイヤレス通信の方法のフローチャート1900である。この方法は、上記で説明し、図2および図3に示したスケジューリングエンティティによって、プロセッサもしくは処理システムによって、または説明した機能を実行するための任意の適切な手段によって実行され得る。
【0120】
ブロック1902において、スケジューリングエンティティは、下位エンティティに関するスケジューリングモードがマルチインターレース動作モードであると決定する。マルチインターレース動作モードにおいて、制御情報、データ(または、再送信されたデータ)情報、および確認応答情報を送信するために、2つ以上のTDDサブフレームが利用される。マルチインターレース動作モードのサブフレーム構造は、シングルインターレース動作モードのサブフレーム構造と同じであり得るが、サブフレーム構造は完全に自己完結型でなくよい。
【0121】
ブロック1904において、スケジューリングエンティティは、第1のサブフレームを生成して、制御情報を第1のサブフレームの制御部分内に含める。DLセントリックサブフレームの場合、制御情報は、スケジューリングエンティティから下位エンティティへのデータ送信のための時間周波数リソース割当てを示すPDCCHを含み得る。ULセントリックサブフレームの場合、制御情報は、下位エンティティからスケジューリングエンティティへのデータ送信のための時間周波数リソース割当てを示すPDCCHを含み得る。さらに、他のダウンリンク制御情報も制御部分内に含まれてよい。
【0122】
ブロック1906において、スケジューリングエンティティは、第1のサブフレームの後に第2のサブフレームを生成して、制御情報に対応するデータ情報を第2のサブフレームのデータ部分内に含める。たとえば、図9および図10に示したようなDLセントリックサブフレーム内で、データ情報は、ダウンリンクデータチャネル上で下位エンティティに送信されたデータパケットを含み得る。図14で示したようなULセントリックサブフレーム内で、データ情報は、アップリンクデータチャネル上で下位エンティティから送信されたデータパケットを含み得る。
【0123】
ブロック1908において、データ情報に対応する確認応答情報を第2のサブフレームの確認応答部分内に含める。たとえば、図9に示したようなDLセントリックサブフレーム内で、第2のサブフレームのデータ部分内でデータを受信した下位エンティティからのACK/NACKメッセージは、下位エンティティがダウンリンクデータを正確に受信したかどうかを示すために、第2のサブフレームの確認応答部分内に含まれ得る。図14に示したようなULセントリックサブフレーム内で、確認応答情報は、スケジューリングエンティティがアップリンクデータを正確に受信したかどうかを示すために、第1のサブフレームのデータ部分内でデータを送信した下位エンティティに対するACK/NACKメッセージを含み得る。
【0124】
図20は、マルチインターレース動作モードにおいてTDDサブフレーム構造を利用するワイヤレス通信の方法のフローチャート2000である。この方法は、上記で説明し、図2および図3に示したスケジューリングエンティティによって、プロセッサもしくは処理システムによって、または説明した機能を実行するための任意の適切な手段によって実行され得る。
【0125】
ブロック2002において、スケジューリングエンティティは、下位エンティティに関するスケジューリングモードがマルチインターレース動作モードであると決定する。マルチインターレース動作モードにおいて、制御情報、データ(または、再送信されたデータ)情報、および確認応答情報を送信するために、2つ以上のTDDサブフレームが利用される。マルチインターレース動作モードのサブフレーム構造は、シングルインターレース動作モードのサブフレーム構造と同じであり得るが、サブフレーム構造は完全に自己完結型でなくよい。
【0126】
ブロック2004において、スケジューリングエンティティは、DLセントリックサブフレームを生成して、制御情報をDLセントリックサブフレームの制御部分内に含める。たとえば、制御情報は、スケジューリングエンティティから下位エンティティへのデータ送信のための時間周波数リソース割当てを示すPDCCHを含み得る。
【0127】
ブロック2006において、制御情報に対応するデータ情報をDLセントリックサブフレームのデータ部分内に含める。たとえば、データ情報は、ダウンリンクデータチャネル上で下位エンティティに送信されたデータパケットを含み得る。
【0128】
ブロック2008において、スケジューリングエンティティは、DLセントリックサブフレームの後にULセントリックサブフレームを生成して、データ情報に対応する確認応答情報をULセントリックサブフレーム内に含める。たとえば、図11に示したように、DLセントリックサブフレームのデータ部分内でデータを受信した下位エンティティからのACK/NACKメッセージは、下位エンティティがダウンリンクデータを正確に受信したかどうかを示すために、ULセントリックサブフレームのデータ部分内に含まれ得る。
【0129】
当業者が容易に理解するように、本開示全体にわたって説明した種々の態様は、任意の適切な電気通信システム、ネットワークアーキテクチャ、および通信標準規格に拡張することができる。例として、様々な態様はW-CDMA、TD-SCDMA、およびTD-CDMAなどのUMTSシステムに適用され得る。また、種々の態様は、(FDD、TDD、または両方のモードの)ロングタームエボリューション(LTE)、(FDD、TDD、または両方のモードの)LTEアドバンスト(LTE-A)、CDMA2000、エボリューションデータオプティマイズド(EV-DO)、ウルトラモバイルブロードバンド(UMB)、IEEE 802.11(Wi-Fi)、IEEE 802.16(WiMAX)、IEEE 802.20、ウルトラワイドバンド(UWB)、Bluetooth(登録商標)、および/または、まだ規定されていないワイドエリアネットワーク標準規格によって記述されるシステムを含む他の適切なシステムを採用するシステムに適用されてもよい。採用される実際の電気通信標準規格、ネットワークアーキテクチャ、および/または通信標準規格は、具体的な適用例、およびシステムに課される全体的な設計制約によって決まる。
【0130】
本開示内では、「例示的」という用語は、「例、事例、または例示としての役割を果たす」ことを意味するために使用される。本明細書に「例示的」として説明したどの実装形態または態様も、必ずしも本開示の他の態様よりも好ましいまたは有利であると解釈されるべきではない。同様に、「態様」という用語は、本開示のすべての態様が論議された特徴、利点、または動作モードを含むことを必要としない。「結合された」という用語は、本明細書では2つの物体間の直接的または間接的な結合を指すために使用される。たとえば、物体Aが物体Bに物理的に接触し、物体Bが物体Cに接触する場合、物体AおよびCは、それらが互いに直接物理的に接触しない場合であっても、依然として互いに結合されると見なされてよい。たとえば、第1のダイは、第1のダイが第2のダイに物理的に直接接触していなくても、パッケージ内の第2のダイに結合され得る。「回路(circuit、circuitry)」という用語は広く使用され、電子回路のタイプに関して限定せずに、接続され構成されると、本開示で説明した機能の実行を可能にする電気デバイスおよび導体のハードウェア実装形態、ならびに、プロセッサによって実行されると、本開示で説明した機能の実行を可能にする情報および命令のソフトウェア実装形態の両方を含むものとする。
【0131】
図1図20に示した構成要素、ステップ、特徴、および/または機能のうちの1つまたは複数は、単一の構成要素、ステップ、特徴、または機能に再編成および/または組み合わせられてもよく、いくつかの構成要素、ステップ、または機能において具体化されてもよい。追加の要素、構成要素、ステップ、および/または機能もまた、本明細書で開示される新規な特徴から逸脱することなしに追加され得る。図1図4に示した装置、デバイス、および/または構成要素は、本明細書で説明した方法、特徴、またはステップのうちの1つまたは複数を実施するように構成され得る。本明細書で説明した新規のアルゴリズムは、ソフトウェアにおいて効率的に実装されてもよく、および/またはハードウェアに組み込まれてもよい。
【0132】
開示した方法におけるステップの特定の順序または階層は、例示的なプロセスを示すものと理解されたい。設計上の選好に基づき、方法におけるステップの特定の順序または階層は、再配置できることを理解されたい。添付の方法クレームは、サンプル的順序で様々なステップの要素を提示するものであり、特に記載がない限り、提示された特定の順序または階層に限定されることを意味するものではない。
【0133】
上述の説明は、当業者が本明細書で説明した様々な態様を実施することを可能にするために提供される。これらの態様への様々な変更が当業者には容易に明らかになり、本明細書で定義した一般原理は他の態様に適用され得る。したがって、特許請求の範囲は本明細書で示した態様に限定されるものではなく、特許請求の範囲の文言と一致する最大限の範囲を与えられるべきであり、単数形の要素への言及は、「唯一の」と明記されていない限り、「唯一の」ではなく、「1つまたは複数の」を意味することを意図している。別段に明記されていない限り、「いくつか(some)」という用語は、1つまたは複数を指す。項目のリストのうちの「少なくとも1つ」を指す句は、単一のメンバーを含むそれらの項目の任意の組合せを指す。一例として、「a、b、またはcのうちの少なくとも1つ」は、a、b、c、aおよびb、aおよびc、bおよびc、ならびにa、bおよびcを包含することを意図している。当業者に知られているか、または後に知られることになる、本開示を通じて説明される様々な態様の要素に対するすべての構造的および機能的同等物は、参照により本明細書に明示的に組み込まれ、特許請求の範囲によって包含されることが意図される。さらに、本明細書に開示されたものはいずれも、そのような開示が特許請求の範囲において明示的に列挙されているかどうかにかかわらず、公衆に捧げられることが意図されるものではない。請求項のいかなる要素も、「のための手段」という句を使用して要素が明確に列挙されていない限り、または方法クレームの場合、「のためのステップ」という句を使用して要素が列挙されていない限り、米国特許法第112条(f)項の規定の下で解釈されるべきではない。
【符号の説明】
【0134】
100 ワイヤレス通信ネットワーク
102 セルラー領域(セル)
104 スケジューリングエンティティ
106 ユーザ機器(UE)
108 スケジューリングエンティティ
110 セルラー領域
202 スケジューリングエンティティ
204 下位エンティティ
206 ダウンリンクデータチャネル
208 ダウンリンク制御チャネル
210 アップリンクデータチャネル
212 アップリンク制御チャネル
302 バス
304 プロセッサ
305 メモリ
306 コンピュータ可読媒体
308 バスインターレース
310 トランシーバ
312 ユーザインターフェース
314 処理システム
341 リソース割当ておよびサブフレーム生成回路
342 ダウンリンク(DL)データおよび制御チャネル生成および送信回路
343 アップリンク(UL)データおよび制御チャネル受信および処理回路
344 インターレースモード構成回路
345 インターレースモード割当て回路
346 変調およびコーディング構成回路
351 リソース割当ておよびサブフレーム生成ソフトウェア
352 DLデータおよび制御チャネル生成および送信ソフトウェア
353 ULデータおよび制御チャネル受信および処理ソフトウェア
354 インターレースモード構成ソフトウェア
355 インターレースモード割当てソフトウェア
356 変調およびコーディング構成ソフトウェア
402 バス
404 プロセッサ
405 メモリ
406 コンピュータ可読媒体
408 バスインターフェース
410 トランシーバ
412 ユーザインターフェース
414 処理システム
442 アップリンク(UL)データおよび制御チャネル生成および送信回路
444 ダウンリンク(DL)データおよび制御チャネル受信および処理回路
446 インターレースモード決定回路
452 ULデータおよび制御チャネル生成および送信ソフトウェア
454 DLデータおよび制御チャネル生成および送信ソフトウェア
456 インターレースモード決定ソフトウェア
500 TDDサブフレーム、ダウンリンクTTIサブフレーム、DLセントリックサブフレーム、送信機スケジュールされたサブフレーム、現在サブフレーム
502 制御部分
504 データ部分
506 ガード期間(GP)部分
508 確認応答(ACK/NACK)部分
510 TDDサブフレーム、アップリンクTTIサブフレーム、ULセントリックサブフレーム、受信機スケジュールされたサブフレーム
512 制御部分
514 GP部分
516 データ部分
518 GP部分
520 確認応答部分
600 DLセントリックTDDサブフレーム構造
601 ダウンリンク(DL)セントリックサブフレーム
602 制御部分
603 ダウンリンク(DL)セントリックサブフレーム
604 データ部分
606 ACK/NACK部分
608 制御部分
610 データ部分
700 DLセントリックTDDサブフレーム構造
701 DLセントリックTDDサブフレーム、第1のDLセントリックサブフレーム、TDDサブフレーム、DLセントリックフレーム
702 制御部分
703 DLセントリックTDDサブフレーム、DLセントリックサブフレーム、TDDサブフレーム、DLセントリックフレーム
704 データ部分
705 DLセントリックTDDサブフレーム、DL中心フレーム、TDDサブフレーム
706 ACK/NACK部分
708 制御部分
800 TDDサブフレーム構造
801 DLセントリックサブフレーム、第1のDLセントリックサブフレーム、TDDサブフレーム
802 制御部分
803 DLセントリックサブフレーム、DLセントリックサブフレーム、第2のDLセントリックサブフレーム、TDDサブフレーム
804 データ部分
805 DLセントリックサブフレーム、TDDサブフレーム
806 確認応答部分
808 制御部分
900 DLセントリックTDDサブフレーム構造
901 DLセントリックサブフレーム、第1のDLセントリックサブフレーム
902 制御部分
903 DLセントリックサブフレーム、第2のDLセントリックサブフレーム
904 データ部分
906 確認応答部分
1000 DLセントリックTDDサブフレーム構造
1001 第1のDLセントリックサブフレーム
1002 拡張物理ダウンリンク制御チャネル(ePDCCH)
1003 次の(第2の)DLセントリックサブフレーム
1004 制御部分
1006 データ部分
1008 データ部分
1010 確認応答部分
1100 ULセントリックTDDサブフレーム構造
1101 DLセントリックサブフレーム
1103 DLセントリックサブフレーム
1105 DLセントリックサブフレーム
1107 ULセントリックサブフレーム
1109 DLセントリックサブフレーム
1111 データ部分
1200 ULセントリックTDDサブフレーム構造
1201 ULセントリックサブフレーム、第1のULセントリックサブフレーム、第1のサブフレーム
1202 制御部分
1203 ULセントリックサブフレーム
1204 データ部分
1206 確認応答部分
1300 ULセントリックTDDサブフレーム構造
1301 ULセントリックサブフレーム、第1のULセントリックサブフレーム
1302 制御部分
1303 ULセントリックサブフレーム、TDDサブフレーム
1304 データ部分
1305 ULセントリックサブフレーム、ULセントリックTDDサブフレーム
1306 確認応答(ACK/NACK)部分
1308 制御部分
1400 ULセントリックTDDサブフレーム構造
1401 ULセントリックサブフレーム、第1のULセントリックサブフレーム
1402 制御部分
1403 ULセントリックサブフレーム、第2のDLセントリックサブフレーム
1404 データ部分
1406 確認応答部分
1500 フローチャート
1600 フローチャート
1700 フローチャート
1800 フローチャート
1900 フローチャート
2000 フローチャート
図1
図2
図3
図4
図5
図6
図7
図8
図9
図10
図11
図12
図13
図14
図15
図16
図17
図18
図19
図20
【手続補正書】
【提出日】2022-01-26
【手続補正1】
【補正対象書類名】特許請求の範囲
【補正対象項目名】全文
【補正方法】変更
【補正の内容】
【特許請求の範囲】
【請求項1】
下位エンティティがスケジューリングエンティティと通信するためのワイヤレス通信ネットワークにおけるワイヤレス通信の方法であって、前記方法は、
複数のサブフレームのうちの第1のサブフレームの第1の制御部分内で第1の制御情報を受信するステップであって、前記複数のサブフレームの各々は、複数のシンボルを含み、ある送信方向に関連付けられた前記複数のシンボルの各々は、前記複数のサブフレームの各々にわたってそれぞれの前記送信方向に対して同じサブキャリア離間を含み、前記第1の制御情報は、前記下位エンティティのための第1のダウンリンク割当てを含む、ステップと、
前記第1のサブフレームの後の第2のサブフレームの第1のデータ部分内で前記第1のダウンリンク割当てに対応する第1のデータを受信するステップと、
前記第2のサブフレームの第1の確認応答部分内で前記第1のデータに対応する第1の確認応答情報を送信するステップと
を含む、方法
【外国語明細書】