IP Force 特許公報掲載プロジェクト 2022.1.31 β版

知財求人 - 知財ポータルサイト「IP Force」

▶ 株式会社半導体エネルギー研究所の特許一覧

<>
  • 特開-半導体装置 図1
  • 特開-半導体装置 図2
  • 特開-半導体装置 図3
  • 特開-半導体装置 図4
  • 特開-半導体装置 図5
  • 特開-半導体装置 図6
  • 特開-半導体装置 図7
  • 特開-半導体装置 図8
  • 特開-半導体装置 図9
  • 特開-半導体装置 図10
  • 特開-半導体装置 図11
  • 特開-半導体装置 図12
  • 特開-半導体装置 図13
  • 特開-半導体装置 図14
< >
(19)【発行国】日本国特許庁(JP)
(12)【公報種別】公開特許公報(A)
(11)【公開番号】P2023181203
(43)【公開日】2023-12-21
(54)【発明の名称】半導体装置
(51)【国際特許分類】
   G09G 3/20 20060101AFI20231214BHJP
   H01L 29/786 20060101ALI20231214BHJP
   G09G 3/36 20060101ALI20231214BHJP
   G11C 19/28 20060101ALI20231214BHJP
【FI】
G09G3/20 622E
H01L29/78 614
G09G3/20 612K
G09G3/36
G09G3/20 611J
G09G3/20 611G
G09G3/20 621F
G09G3/20 611C
G09G3/20 670E
G09G3/20 670L
G09G3/20 621M
G09G3/20 680G
G11C19/28 230
【審査請求】有
【請求項の数】6
【出願形態】OL
(21)【出願番号】P 2023173004
(22)【出願日】2023-10-04
(62)【分割の表示】P 2022012784の分割
【原出願日】2011-02-21
(11)【特許番号】
(45)【特許公報発行日】2023-12-01
(31)【優先権主張番号】P 2010036902
(32)【優先日】2010-02-23
(33)【優先権主張国・地域又は機関】JP
(71)【出願人】
【識別番号】000153878
【氏名又は名称】株式会社半導体エネルギー研究所
(72)【発明者】
【氏名】梅崎 敦司
(72)【発明者】
【氏名】木村 肇
(57)【要約】
【課題】より良い動作を実現する半導体装置を提供する。
【解決手段】第1のトランジスタと、第1のトランジスタのゲートに電気的に接続される
第2のトランジスタとを有し、第1のトランジスタの第1の端子は第1の配線に電気的に
接続され、第1のトランジスタの第2の端子は第2の配線に電気的に接続され、第1のト
ランジスタのゲートは第2のトランジスタの第1の端子又は第2の端子に電気的に接続さ
れることにより半導体装置が構成されるものである。上記において、第1乃至第2のトラ
ンジスタは、少なくともチャネル領域に酸化物半導体を有し、かつ、オフ電流が小さなも
のを用いることができる。
【選択図】図2
【特許請求の範囲】
【請求項1】
第1のトランジスタ乃至第9のトランジスタと、第1の配線乃至第5の配線と、を有し、
前記第1のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第1のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの他方は、前記第4の配線と常に導通し、
前記第5のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第5のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第6のトランジスタのソース又はドレインの一方は、前記第2のトランジスタのゲートと常に導通し、
前記第6のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第8のトランジスタのゲートは、前記第1のトランジスタのゲートと常に導通し、
前記第9のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第9のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第9のトランジスタのゲートは、前記第2のトランジスタのゲートと常に導通し、
前記第3のトランジスタは、前記第3のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4のトランジスタは、前記第4のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第5のトランジスタは、前記第5のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第7のトランジスタは、前記第7のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4の配線が少なくとも前記第4のトランジスタのチャネル領域を介して前記第1のトランジスタのゲートと導通しているとき、前記第4の配線の電位は前記第1のトランジスタのゲートに与えられる、
半導体装置。
【請求項2】
第1のトランジスタ乃至第9のトランジスタと、第1の配線乃至第5の配線と、を有し、
前記第1のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第1のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの他方は、前記第4の配線と常に導通し、
前記第5のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第5のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第6のトランジスタのソース又はドレインの一方は、前記第2のトランジスタのゲートと常に導通し、
前記第6のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第8のトランジスタのゲートは、前記第1のトランジスタのゲートと常に導通し、
前記第9のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第9のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第9のトランジスタのゲートは、前記第2のトランジスタのゲートと常に導通し、
前記第3のトランジスタは、前記第3のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4のトランジスタは、前記第4のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第5のトランジスタは、前記第5のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第7のトランジスタは、前記第7のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4の配線が少なくとも前記第4のトランジスタのチャネル領域を介して前記第1のトランジスタのゲートと導通しているとき、前記第4の配線の電位は前記第1のトランジスタのゲートに与えられ、
前記第1の配線は、第1の信号を出力する機能を有し、
前記第2の配線には、クロック信号が入力され、
前記第3の配線には、電源電圧が入力され、
前記第5の配線は、第2の信号を出力する機能を有する、
半導体装置。
【請求項3】
第1のトランジスタ乃至第9のトランジスタと、第1の配線乃至第5の配線と、を有し、
前記第1のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第1のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの他方は、前記第4の配線と常に導通し、
前記第5のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第5のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第6のトランジスタのソース又はドレインの一方は、前記第2のトランジスタのゲートと常に導通し、
前記第6のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第8のトランジスタのゲートは、前記第1のトランジスタのゲートと常に導通し、
前記第9のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第9のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第9のトランジスタのゲートは、前記第2のトランジスタのゲートと常に導通し、
前記第3のトランジスタは、前記第3のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4のトランジスタは、前記第4のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第5のトランジスタは、前記第5のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第7のトランジスタは、前記第7のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4の配線が少なくとも前記第4のトランジスタのチャネル領域を介して前記第1のトランジスタのゲートと導通しているとき、前記第4の配線の電位は前記第1のトランジスタのゲートに与えられ、
前記第3のトランジスタは、前記第4のトランジスタよりも、チャネル長に対するチャネル幅の比が小さく、
前記第8のトランジスタは、前記第1のトランジスタよりも、チャネル長に対するチャネル幅の比が小さ9、
前記第9のトランジスタは、前記第2のトランジスタよりも、チャネル長に対するチャネル幅の比が小さい、
半導体装置。
【請求項4】
第1のトランジスタ乃至第9のトランジスタと、第1の配線乃至第5の配線と、を有し、
前記第1のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第1のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの他方は、前記第4の配線と常に導通し、
前記第5のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第5のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第6のトランジスタのソース又はドレインの一方は、前記第2のトランジスタのゲートと常に導通し、
前記第6のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第8のトランジスタのゲートは、前記第1のトランジスタのゲートと常に導通し、
前記第9のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第9のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第9のトランジスタのゲートは、前記第2のトランジスタのゲートと常に導通し、
前記第3のトランジスタは、前記第3のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4のトランジスタは、前記第4のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第5のトランジスタは、前記第5のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第7のトランジスタは、前記第7のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4の配線が少なくとも前記第4のトランジスタのチャネル領域を介して前記第1のトランジスタのゲートと導通しているとき、前記第4の配線の電位は前記第1のトランジスタのゲートに与えられ、
前記第1の配線は、第1の信号を出力する機能を有し、
前記第2の配線には、クロック信号が入力され、
前記第3の配線には、電源電圧が入力され、
前記第5の配線は、第2の信号を出力する機能を有し、
前記第3のトランジスタは、前記第4のトランジスタよりも、チャネル長に対するチャネル幅の比が小さく、
前記第8のトランジスタは、前記第1のトランジスタよりも、チャネル長に対するチャネル幅の比が小さ9、
前記第9のトランジスタは、前記第2のトランジスタよりも、チャネル長に対するチャネル幅の比が小さい、
半導体装置。
【請求項5】
請求項1乃至請求項4のいずれか一において、
前記第5のトランジスタは、前記第4のトランジスタよりも、チャネル長に対するチャネル幅の比が小さい、
半導体装置。
【請求項6】
請求項1乃至請求項5のいずれか一において、
前記第1のトランジスタ乃至前記第9のトランジスタは、同じチャネル型を有する、
半導体装置。
【発明の詳細な説明】
【技術分野】
【0001】
本発明の一形態は表示装置に関する。例えば液晶表示装置が例示され、その他にゲート信
号線とソース信号線とによって画素が選択され画像が表示されるような表示装置を技術分
野の1つとして含む。また、表示装置に用いられる駆動回路などの半導体装置、表示装置
を用いた電子機器も技術分野の1つとして含む。
【背景技術】
【0002】
アモルファスシリコントランジスタ(a-Si TFTともいう)により構成されるゲー
トドライバ回路の開発が進められている(例えば特許文献1乃至特許文献2)。このよう
なゲートドライバは、ゲート線に高電圧を出力するタイミングを制御するトランジスタ(
プルアップトランジスタともいう)を有する。プルアップトランジスタは、ソースとドレ
インとの一方がクロック信号線と接続され、ソースとドレインとの他方がゲート信号線と
接続される。そして、プルアップトランジスタのゲートの電位を容量結合によりクロック
信号のHレベルの電位よりも高い値まで上昇させる駆動方法が用いられる。これを実現す
るために、プルアップトランジスタのゲートを浮遊状態にする必要がある。そのため、プ
ルアップトランジスタのゲートと接続される全てのトランジスタをオフ状態にする必要が
ある。
【先行技術文献】
【特許文献】
【0003】
【特許文献1】特開2007-207413号公報
【特許文献2】特開2008-009393号公報
【発明の概要】
【発明が解決しようとする課題】
【0004】
しかしながら、従来の技術では、プルアップトランジスタのゲートと接続される全てのト
ランジスタがオフ状態になっても、該トランジスタのオフ電流により、プルアップトラン
ジスタのゲートが保持する電荷は、時間と共に失われていた。そのため、ゲートドライバ
回路等の半導体装置の駆動周波数を低くすることが困難であった。また、半導体装置が動
作することができる駆動周波数の範囲が狭くなっていた。その結果、半導体装置の駆動能
力の向上に限界があった。
【0005】
上記問題点に鑑み、本発明の一態様は、後段の回路に所定の電圧を出力するタイミングを
制御するトランジスタ(プルアップトランジスタ)を有する半導体装置において、半導体
装置のよりよい動作を実現することを課題の一とする。または、本発明の一態様は、後段
の回路に所定の電圧を出力するタイミングを制御するトランジスタ(プルアップトランジ
スタ)を有する半導体装置において、半導体装置の駆動能力の向上を図ることを課題の一
とする。
【課題を解決するための手段】
【0006】
本発明の一態様は、第1のトランジスタと、第1のトランジスタのゲートに電気的に接続
される第2のトランジスタとを有し、第1のトランジスタの第1の端子は第1の配線に電
気的に接続され、第1のトランジスタの第2の端子は第2の配線に電気的に接続され、第
1のトランジスタのゲートは第2のトランジスタの第1の端子又は第2の端子に電気的に
接続されることにより半導体装置が構成されるものである。上記において、第1乃至第2
のトランジスタは、少なくともチャネル領域に酸化物半導体を有し、かつ、オフ電流が小
さなものを用いることができる。または、上記において、少なくとも第2のトランジスタ
は、少なくともチャネル領域に酸化物半導体を有し、かつ、オフ電流が小さなものを用い
ることができる。具体的には、チャネル幅1μmあたりに換算した室温(ここでは20℃
とする。)におけるオフ電流が1aA/μm以下のものを用いることができる。上記にお
いて、第2のトランジスタは、1つ又は複数設けることができる。第2のトランジスタが
複数であるときは、その全てのトランジスタが、少なくともチャネル領域に酸化物半導体
を有し、かつ、オフ電流が小さなものを用いることが好ましい。上記において、第2の配
線は、後段の回路に電気的に接続されたものとすることができる。これにより、第1のト
ランジスタは、後段の回路に所定の電圧を出力するタイミングを制御するトランジスタ(
プルアップトランジスタ)として機能させることができる。
【0007】
本発明の別の一態様は、第1のトランジスタと、第2のトランジスタと、第3のトランジ
スタとを有し、第1のトランジスタの第1の端子は、第1の配線と電気的に接続され、第
1のトランジスタの第2の端子は、第2の配線と電気的に接続され、第2のトランジスタ
の第1の端子は、第2の配線と電気的に接続され、第2のトランジスタの第2の端子は、
第1のトランジスタのゲートと電気的に接続され、第2のトランジスタのゲートは、第1
の配線と電気的に接続され、第3のトランジスタの第1の端子は、第3の配線と電気的に
接続され、第3のトランジスタの第2の端子は、第1のトランジスタのゲートと電気的に
接続され、第3のトランジスタのゲートは、第3の配線と電気的に接続されていることに
より半導体装置が構成されたものである。上記において、第1のトランジスタ乃至第3の
トランジスタは、少なくともチャネル領域が酸化物半導体により形成されたものを用いる
ことができ、第1のトランジスタ乃至第3のトランジスタのオフ電流は1aA/μm以下
のものを用いることができる。または、上記において、少なくとも第2のトランジスタ乃
至第3のトランジスタは、少なくともチャネル領域が酸化物半導体により形成されたもの
を用いることができ、少なくとも第2のトランジスタ乃至第3のトランジスタのオフ電流
は1aA/μm以下のものを用いることができる。
【0008】
本発明の別の一態様は、第1のトランジスタと、第2のトランジスタと、第3のトランジ
スタとを有し、第1のトランジスタの第1の端子は、第1の配線と電気的に接続され、第
1のトランジスタの第2の端子は、第2の配線と電気的に接続され、第2のトランジスタ
の第1の端子は、第3の配線と電気的に接続され、第2のトランジスタの第2の端子は、
第2の配線と電気的に接続され、第3のトランジスタの第1の端子は、第4の配線と電気
的に接続され、第3のトランジスタの第2の端子は、第1のトランジスタのゲートと電気
的に接続され、第3のトランジスタのゲートは、第4の配線と電気的に接続されているこ
とにより半導体装置が構成されたものである。上記において、第1のトランジスタ乃至第
3のトランジスタは、少なくともチャネル領域が酸化物半導体により形成されたものを用
いることができ、第1のトランジスタ乃至第3のトランジスタのオフ電流は1aA/μm
以下のものを用いることができる。または、上記において、少なくとも第3のトランジス
タは、少なくともチャネル領域が酸化物半導体により形成されたものを用いることができ
、少なくとも第3のトランジスタのオフ電流は1aA/μm以下のものを用いることがで
きる。
【0009】
本発明の別の一態様は、第1のトランジスタと、第2のトランジスタと、第3のトランジ
スタと、第4のトランジスタとを有し、第1のトランジスタの第1の端子は、第1の配線
と電気的に接続され、第1のトランジスタの第2の端子は、第2の配線と電気的に接続さ
れ、第2のトランジスタの第1の端子は、第3の配線と電気的に接続され、第2のトラン
ジスタの第2の端子は、第2の配線と電気的に接続され、第3のトランジスタの第1の端
子は、第3の配線と電気的に接続され、第3のトランジスタの第2の端子は、第1のトラ
ンジスタのゲートと電気的に接続され、第3のトランジスタのゲートは、第2のトランジ
スタのゲートと電気的に接続され、第4のトランジスタの第1の端子は、第4の配線と電
気的に接続され、第4のトランジスタの第2の端子は、第1のトランジスタのゲートと電
気的に接続され、第4のトランジスタのゲートは、第4の配線と電気的に接続されている
ことにより半導体装置が構成されたものである。上記において、第1のトランジスタ乃至
第4のトランジスタは、少なくともチャネル領域が酸化物半導体により形成されたものを
用いることができ、第1のトランジスタ乃至前記第4のトランジスタのオフ電流は1aA
/μm以下のものを用いることができる。または、上記において、少なくとも第2のトラ
ンジスタ乃至第4のトランジスタは、少なくともチャネル領域が酸化物半導体により形成
されたものを用いることができ、少なくとも第2のトランジスタ乃至第4のトランジスタ
のオフ電流は1aA/μm以下のものを用いることができる。
【0010】
本発明の別の一態様は、第1のトランジスタと、第2のトランジスタと、第3のトランジ
スタと、第4のトランジスタとを有し、第1のトランジスタの第1の端子は、第1の配線
と電気的に接続され、第1のトランジスタの第2の端子は、第2の配線と電気的に接続さ
れ、第2のトランジスタの第1の端子は、第3の配線と電気的に接続され、第2のトラン
ジスタの第2の端子は、第2の配線と電気的に接続され、第3のトランジスタの第1の端
子は、第4の配線と電気的に接続され、第3のトランジスタの第2の端子は、第1のトラ
ンジスタのゲートと電気的に接続され、第3のトランジスタのゲートは、第4の配線と電
気的に接続され、第4のトランジスタの第1の端子は、第3の配線と電気的に接続され、
第4のトランジスタの第2の端子は、第1のトランジスタのゲートと電気的に接続され、
第4のトランジスタのゲートは、第5の配線と電気的に接続されていることにより半導体
装置が構成されたものである。上記において、第1のトランジスタ乃至第4のトランジス
タは、少なくともチャネル領域が酸化物半導体により形成されたものを用いることができ
、第1のトランジスタ乃至第4のトランジスタのオフ電流は1aA/μm以下のものを用
いることができる。または、上記において、少なくとも第2のトランジスタ乃至第4のト
ランジスタは、少なくともチャネル領域が酸化物半導体により形成されたものを用いるこ
とができ、少なくとも第2のトランジスタ乃至第4のトランジスタのオフ電流は1aA/
μm以下のものを用いることができる。
【0011】
本発明の別の一態様は、ゲートドライバ回路を有する表示装置であって、ゲートドライバ
回路として上記半導体装置を用いたものである。
【0012】
なお、本明細書等において、XとYとが接続されている、と明示的に記載する場合は、X
とYとが電気的に接続されている場合を含むものとする。ここで、X、Yは、対象物(例
えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。XとY
とが電気的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする
素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード
など)が、XとYとの間に1個以上接続される構成がある。
【発明の効果】
【0013】
本発明の一態様は、後段の回路に高電圧を出力するタイミングを制御するトランジスタ(
プルアップトランジスタ)を有する半導体装置において、プルアップトランジスタのゲー
トに蓄積された電荷を長期間保持することができる。これにより、半導体装置の駆動周波
数を低くすることができる。また、半導体装置が動作することができる駆動周波数の範囲
を広くすることができる。これにより、半導体装置のよりよい動作を実現することができ
る。または、半導体装置の駆動能力の向上を図ることができる。
【図面の簡単な説明】
【0014】
図1】実施の形態1に係わる回路の構成を説明する図。
図2】実施の形態1に係わる回路の動作を説明するためのタイミングチャート、及び実施の形態1に係わる回路の動作を説明するための模式図。
図3】実施の形態1に係わる回路の動作を説明するための模式図。
図4】実施の形態1に係わる回路の構成を説明する図。
図5】実施の形態1に係わる回路の動作を説明するためのタイミングチャート。
図6】実施の形態1に係わる回路の構成を説明する図。
図7】実施の形態1に係わる回路の構成を説明する図、及び実施の形態1に係わる回路の動作を説明するための模式図。
図8】実施の形態2に係わるシフトレジスタ回路の構成を説明する図。
図9】実施の形態2に係わるシフトレジスタ回路の動作を説明するためのタイミングチャート。
図10】実施の形態2に係わるシフトレジスタ回路の構成を説明する図。
図11】実施の形態3に係わるトランジスタの作製工程を説明するための図の一例。
図12】実施の形態4に係わる表示装置の構成を説明する図。
図13】本発明の技術的思想を具現化した機器の態様を例示する図。
図14】本発明の技術的思想を具現化した機器の態様を例示する図。
【発明を実施するための形態】
【0015】
以下、実施の形態について図面を参照しながら説明する。但し、実施の形態は多くの異な
る態様で実施することが可能であり、趣旨及びその範囲から逸脱することなくその形態及
び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って本実施の形態
の記載内容に限定して解釈されるものではない。なお、以下に説明する構成において、同
一部分又は同様な機能を有する部分は異なる図面間で共通の符号を用いて示し、同一部分
又は同様な機能を有する部分の詳細な説明は省略する。参照する図面において、大きさ、
層の厚さ、又は領域は、明瞭化のために誇張されている場合がある。よって、必ずしもそ
のスケールに限定されない。
【0016】
(実施の形態1)
本実施の形態では、本発明の一態様である表示装置に係わる回路について説明する。
【0017】
図1(A)は、トランジスタ101、トランジスタ102、トランジスタ103、トラン
ジスタ104、トランジスタ105及び回路200を有する回路の構成例を示す。図1
A)に示す回路を構成するトランジスタは、Nチャネル型とする。Nチャネル型のトラン
ジスタは、ゲートとソースとの間の電位差が閾値電圧よりも大きい場合に、オン状態にな
るトランジスタである。
【0018】
なお、図1(A)に示す回路を構成するトランジスタの半導体層には、水素濃度が十分に
低減されて高純度化され、キャリア濃度が十分に小さい、真性(i型)または実質的に真
性(i型)にされた酸化物半導体を用いることができる。これにより、該トランジスタの
S値の向上を図ることができる。該トランジスタのオフ電流を小さくすることができる。
該トランジスタの耐圧の向上を図ることができる。該トランジスタの温度特性の向上を図
ることができる。
【0019】
なお、一部のトランジスタの半導体層として上記酸化物半導体を用い、それ以外のトラン
ジスタの半導体層として上記酸化物半導体以外の半導体(例えばシリコン(非晶質シリコ
ン、微結晶シリコン又は多結晶シリコン等)、有機半導体など)を用いることができる。
ただし、少なくともソース又はドレインがトランジスタ101のゲートに電気的に接続さ
れるトランジスタの半導体層としては、上記酸化物半導体を用いる。
【0020】
次に、図1(A)に示す回路の接続関係について説明する。トランジスタ101の第1の
端子(ソース及びドレインの一方)は、配線111と接続され、トランジスタ101の第
2の端子(ソース及びドレインの他方)は、配線112と接続される。トランジスタ10
2の第1の端子は、配線113と接続され、トランジスタ102の第2の端子は、配線1
12と接続され、トランジスタ102のゲートは回路200と接続される。トランジスタ
103の第1の端子は、配線112と接続され、トランジスタ103の第2の端子は、ト
ランジスタ101のゲートと接続され、トランジスタ103のゲートは、配線111と接
続される。トランジスタ104の第1の端子は、配線114と接続され、トランジスタ1
04の第2の端子は、トランジスタ101のゲートと接続され、トランジスタ104のゲ
ートは、配線114と接続される。トランジスタ105の第1の端子は、配線113と接
続され、トランジスタ105の第2の端子は、トランジスタ101のゲートと接続され、
トランジスタ105のゲートは、配線115と接続される。なお、トランジスタ101の
ゲートとトランジスタ103の第2の端子とトランジスタ104の第2の端子とトランジ
スタ105の第2の端子との接続箇所をノード11と示す。トランジスタ102のゲート
と回路200との接続箇所をノード12と示す。
【0021】
なお、本発明の一態様である表示装置に係わる回路は、図1(A)に示す構成に限定され
ない。例えば、図1(B)に示すように、トランジスタ103のゲートは、トランジスタ
102のゲートと接続されることが可能である。別の例として、図1(C)に示すように
、トランジスタ103の第1の端子は、配線113と接続され、トランジスタ103のゲ
ートは、トランジスタ102のゲートと接続することが可能である。別の例として、図1
(D)に示すように、トランジスタ105の第2の端子は、配線112と接続されること
が可能である。別の例として、図1(E)に示すように、トランジスタ104の第1の端
子は、配線116と接続されることが可能である。別の例として、図1(F)に示すよう
に、トランジスタ104のゲートは、配線116と接続されることが可能である。なお、
図1(B)乃至(F)の少なくとも2つ以上の構成を組み合わせることが可能である。例
えば、図1(C)と図1(E)とを組み合わせることにより、トランジスタ103の第1
の端子は、配線113と接続され、且つトランジスタ104の第1の端子は、配線116
と接続されることが可能である。
【0022】
なお、回路200は、その構成に応じて、任意の配線又は任意のノードと接続されること
が可能である。例えば、回路200は、配線111、配線112、配線113、配線11
4及びノード11の少なくとも1つと接続されることが可能である。
【0023】
配線111には、クロック信号が入力される。配線112には、本実施の形態の回路の出
力信号が供給される。配線113には、電圧V2が供給される。配線114には、スター
トパルスが入力される。配線115には、リセット信号が入力される。ここで、配線11
1、配線112、配線114及び配線115に入力される信号のHレベルの電位を便宜上
電位V1とし、配線111、配線112、配線114及び配線115に入力される信号の
Lレベルの電位を便宜上電位V2とする。
【0024】
配線111は、コントローラ等の外部回路から本実施の形態の回路に、クロック信号等の
信号を伝達するための配線であり、信号線又はクロック信号線としての機能を有する。配
線112は、画素回路又はデマルチプレクサ等の回路に本実施の形態の回路の出力信号を
伝達するための配線であり、信号線又はゲート信号線としての機能を有する。配線113
は、電源回路等の外部回路から本実施の形態の回路に、電圧V2等の電源電圧を供給する
ための配線であり、電源線、負電源線又はグランド線としての機能を有する。配線114
は、タイミングコントローラ等の外部回路又は別の回路から本実施の形態の回路に、スタ
ート信号を伝達するための配線であり、信号線としての機能を有する。配線115は、タ
イミングコントローラ等の外部回路又は別の回路から本実施の形態の回路に、リセット信
号を伝達するための配線であり、信号線としての機能を有する。
【0025】
トランジスタ101は、配線111と配線112との導通状態を制御するスイッチとして
の機能を有する。また、トランジスタ101は、第2の端子とゲートとの容量結合により
、ノード11の電位を上昇させるタイミングを制御する機能を有する。トランジスタ10
2は、配線113と配線112との間の導通状態を制御するスイッチとしての機能を有す
る。トランジスタ103は、ノード11と配線112との間の導通状態を制御するスイッ
チとしての機能を有する。トランジスタ104は、配線114とノード11との間の導通
状態を制御するスイッチとしての機能を有する。また、トランジスタ104は、入力端子
が配線114と接続され、出力端子がノード11と接続されるダイオードとしての機能を
有する。トランジスタ105は、配線113とノード11との間の導通状態を制御するス
イッチとしての機能を有する。
【0026】
次に、図1(A)乃至(F)に示す回路の動作の例について、図2(A)に示すタイミン
グチャートと、図2(B)乃至(E)、図3(A)乃至(C)に示す模式図とを参照して
説明する。ここでは、図1(A)に示す回路を例にして説明する。
【0027】
図2(A)は、配線111、配線114、配線115、配線112の電位のタイミングチ
ャートの例を示す。また、ノード11、ノード12の電位を示す。図2(A)に示すタイ
ミングチャートは、期間A、期間B、期間C、期間D及び期間Eを有する。図2(A)に
示すタイミングチャートには、期間Aと期間Bと期間Cとが順に配置される期間と、期間
Dと期間Eとが交互に配置される期間とを有する。
【0028】
まず、期間Aについて、図2(A)、図2(B)、図2(C)を参照して説明する。期間
Aにおいて、配線111の電位(電位V111と示す)はV2(Lレベルの電位)になる
。これにより、トランジスタ103はオフ状態になるので、配線112とノード11とは
非導通状態になる。配線114の電位(電位V114と示す)はV1(Hレベルの電位)
となる。これにより、トランジスタ104はオン状態になるので、配線114とノード1
1とは導通状態になる。配線115の電位(電位V115と示す)はV2になる。これに
より、トランジスタ105はオフ状態になるので、配線113とノード11とは非導通状
態になる。したがって、ノード11には、配線114の電位が供給されるので、ノード1
1の電位(電位V11と示す)は上昇し始める。やがて、ノード11の電位は、V2+V
th101(Vth101はトランジスタ101の閾値電圧)を超える。これにより、ト
ランジスタ101はオン状態になるので、配線112は、配線111と導通状態になる。
ノード12の電位(電位V12と示す)は、回路200により、V2又は少なくともV2
+Vth102未満(Vth102はトランジスタ102の閾値電圧)になる。これによ
り、トランジスタ102はオフ状態になるので、配線113と配線112とは非導通状態
になる。したがって、配線112には、配線111の電位が供給されるので、配線112
の電位(電位V112と示す)はV2になる(図2(B)参照)。
【0029】
その後、ノード11の電位は、さらに上昇する。やがて、ノード11の電位は、V1-V
th104(Vth104はトランジスタ104の閾値電圧)まで上昇する。すると、ト
ランジスタ104はオフ状態になるので、配線114とノード11とは非導通状態になる
。したがって、ノード11は浮遊状態になるので、ノード11の電位は、V1-Vth1
04に維持される(図2(C)参照)。
【0030】
期間Bについて、図2(A)、図2(D)を参照して説明する。期間Bでは、ノード12
の電位は、回路200により、V2又はV2+Vth102未満のままになる。これによ
り、トランジスタ102はオフ状態のままになるので、配線113と配線112とは非導
通状態のままになる。配線111の電位はV1になる。すると、トランジスタ101はオ
ン状態のままなので、配線112の電位は上昇する。同時に、トランジスタ103はオン
状態になるので、配線112とノード11とは導通状態になる。ただし、配線112の電
位がV1-Vth103(Vth103はトランジスタ103の閾値電圧)まで上昇した
ところで、トランジスタ103はオフ状態になる。そのため、配線112とノード11と
は非導通状態になる。配線114の電位はV2になる。これにより、トランジスタ104
はオフ状態のままになるので、配線114とノード11とは非導通状態のままになる。配
線115の電位はV2のままになる。これにより、トランジスタ105はオフ状態のまま
になるので、配線113とノード11とは非導通状態のままになる。したがって、ノード
11は浮遊状態になる。このとき、配線112の電位は上昇し続けている。そのため、ノ
ード11の電位は、トランジスタ101のゲートと第2の端子との間の寄生容量により、
V1+Vth101+Va(Vaは正の数)まで上昇することができる。いわゆるブート
ストラップ動作である。こうして、配線112の電位は、電位V1と等しい値まで上昇す
ることができる(図2(D)参照)。
【0031】
期間Cについて、図2(A)、図2(E)、図3(A)を参照して説明する。期間Cでは
、配線111の電位はV2になる。これにより、トランジスタ103はオフ状態のままに
なるので、配線112とノード11とは非導通状態のままになる。配線114の電位はV
2のままになる。これにより、トランジスタ104はオフ状態のままになるので、配線1
14とノード11とは非導通状態のままになる。配線115の電位はV1になる。これに
より、トランジスタ105はオン状態になるので、配線113とノード11とは導通状態
になる。したがって、ノード11には、配線113の電位が供給される。配線113の電
位はV2なので、ノード11の電位はV2になる。これにより、トランジスタ101はオ
フ状態になるので、配線111と配線112とは非導通状態になる。ノード12の電位は
、回路200により、V2+Vth102未満のままになる。これにより、トランジスタ
102はオフ状態のままになるので、配線113と配線112とは非導通状態のままにな
る(図2(E)参照)。ただし、配線111の電位がV2になるタイミングは、トランジ
スタ101がオフ状態になるタイミングよりも早いことが多い。そのため、トランジスタ
101がオフ状態になる前に、配線111の電位が配線112に供給されるので、配線1
12の電位はV2になる(図3(A)参照)。
【0032】
期間Dについて、図2(A)、図3(B)を参照して説明する。期間Dでは、配線111
の電位はV1になる。これにより、トランジスタ103はオン状態になるので、配線11
2とノード11とは導通状態になる。配線114の電位はV2のままになる。これにより
、トランジスタ104はオフ状態のままになるので、配線114とノード11とは非導通
状態のままになる。配線115の電位はV2になる。これにより、配線113とノード1
1とは非導通状態になる。ノード12の電位は、回路200によりV2+Vth102を
超えた値になる。これにより、トランジスタ102はオン状態になるので、配線113と
配線112とは導通状態になる。したがって、ノード11には配線113の電位が供給さ
れるので、ノード11の電位はV2になる。これにより、トランジスタ101はオフ状態
になるので、配線111と配線112とは非導通状態になる。配線112には、配線11
3の電位が供給されるので、配線112の電位はV2になる(図3(B)参照)。
【0033】
期間Eについて、図2(A)、図3(C)を参照して説明する。期間Eでは、配線111
の電位はV2になる。これにより、トランジスタ103はオフ状態になるので、配線11
2とノード11とは非導通状態になる。配線114の電位はV2のままになる。これによ
り、トランジスタ104はオフ状態のままになるので、配線114とノード11とは非導
通状態のままになる。配線115の電位はV2のままになる。これにより、配線113と
ノード11とは非導通状態になる。ノード12の電位は、回路200によりV2又はV2
+Vth102未満になる。これにより、トランジスタ102はオフ状態になるので、配
線113と配線112とは非導通状態になる。したがって、ノード11は浮遊状態になる
ので、ノード11の電位はV2のままになる。これにより、トランジスタ101はオフ状
態のままになるので、配線111と配線112とは非導通状態のままになる。配線112
は浮遊状態になるので、配線112の電位はV2のままになる(図3(C)参照)。
【0034】
なお、図1(C)に示す半導体装置では、期間Dにおいて、ノード12の電位は、V2+
Vth102を超え、且つV2+Vth103を超えた値になることが好ましい。これに
より、トランジスタ103はオン状態になるので、配線113とノード11とは導通状態
になる。そのため、配線113の電位はノード11に供給される。こうして、配線113
の電位は、一つのトランジスタを介してノード11に供給されるので、ノード11の電位
を安定させることができる。
【0035】
なお、図1(D)に示す回路では、期間Cにおいて、トランジスタ105がオン状態にな
ると、配線113と配線112とが導通状態になる。そのため、配線113の電位は、配
線112に供給される。これにより、配線112の電位の立ち下がり時間を短くすること
ができる。
【0036】
なお、図1(E)に示す回路では、配線116の電位は、期間AにおいてV1になるとよ
い。期間B乃至期間Eでは、配線116の電位は、V1であることが可能であるし、V2
であることが可能である。よって、配線116には、電圧V1が供給されることが可能で
ある。あるいは、配線116には、配線111に入力されるクロック信号から位相がずれ
たクロック信号、または配線111に入力されるクロック信号の反転信号などが入力され
ることが可能である。図1(F)に示す半導体装置では、配線116の電位は、期間Aに
おいてV1になり、期間BにおいてV2になるとよい。期間C乃至期間Eでは、配線11
6の電位は、V1であることが可能であるし、V2であることが可能である。よって、配
線116には、配線111に入力されるクロック信号から位相がずれたクロック信号、ま
たは配線111に入力されるクロック信号の反転信号などが入力されることが可能である
【0037】
以上のように、上記の回路は、ブートストラップ動作を用いることにより、配線112の
電位を、配線111の電位と等しい値とすることができる。
【0038】
なお、従来の技術では、トランジスタのS値は高いものであった。そのため、配線114
の電位がV1になってから、トランジスタ104がオフ状態になるまでの時間が長くなっ
ていた。または、期間Aを長くする必要があるため、駆動周波数を高くすることが困難で
あった。または、配線112の電位の立ち上がり時間が長くなっていた(出力信号の立ち
上がり時間が長くなっていた)。または、配線112に接続できる負荷が小さくなってい
た。または、トランジスタ101のチャネル幅が大きくなっていた。または、レイアウト
面積が大きくなっていた。
【0039】
これに対し、本実施の形態では、トランジスタのS値は低い。そのため、駆動能力の向上
を図ることができる。例えば、トランジスタ104のS値が低いことにより、配線114
の電位がV1になってからトランジスタ104がオン状態になるまでの時間を短くするこ
とができる。そのため、期間Aの時間を短くすることができる。これにより、駆動周波数
の向上を図ることができる。別の例として、トランジスタ101のS値が低いことにより
、配線112の電位の立ち上がり時間を短くすることができる。または、配線112に大
きい負荷を接続しても、該負荷を駆動することができる。または、トランジスタ101の
チャネル幅を小さくすることができるので、レイアウト面積を小さくすることができる。
【0040】
なお、従来の技術では、トランジスタのオフ電流は大きいものであった。そのため、時間
の経過と共にノード11から失われる電荷の量が多かった。または、ノード11の電位が
低下していた。または、ノード11の電位をトランジスタ101がオン状態になる値以上
に維持できる時間が短くなっていた。または、駆動周波数を低くすることが困難であった
。または、動作することができる駆動周波数の範囲が狭くなっていた。
【0041】
これに対し、本実施の形態では、トランジスタのオフ電流は小さい。そのため、駆動能力
の向上を図ることができる。例えば、トランジスタ103、トランジスタ104及びトラ
ンジスタ105のオフ電流が小さいことにより、ノード11から失われる電荷の量を少な
くすることができる。そのため、ノード11の電位の低下を抑制することができる。つま
り、ノード11の電位をトランジスタ101がオン状態になる値以上に維持できる時間を
、長くすることができる。これにより、駆動周波数を低くすることができるので、動作す
ることができる駆動周波数の範囲を広くすることができる。
【0042】
図1(A)乃至(F)に示す回路には、他にもトランジスタ等の素子を設けることができ
る。その一例について説明する。
【0043】
図4(A)は、図1(A)に示す回路にトランジスタ121を設けた例である。同様に、
図1(B)乃至(F)に示す回路に、トランジスタ121を設けることが可能である。ト
ランジスタ121の第1の端子は、配線113と接続され、トランジスタ121の第2の
端子は配線112と接続され、トランジスタ121のゲートは、配線116と接続される
。配線116には、クロック信号が入力されることが好ましい。これにより、期間Eにお
いて、トランジスタ121がオン状態になることにより、配線113の電位を配線112
に供給することができる。そのため、配線112のノイズを低減することができる。
【0044】
図4(B)は、図1(A)に示す回路にトランジスタ122を設けた例である。同様に、
図1(B)乃至(F)及び図4(A)に示す回路において、トランジスタ122を設ける
ことが可能である。トランジスタ122の第1の端子は配線113と接続され、トランジ
スタ122の第2の端子は配線112と接続され、トランジスタ122のゲートは配線1
15と接続される。これにより、期間Cにおいて、トランジスタ122がオン状態になる
ことにより、配線113の電位を配線112に供給することができる。そのため、配線1
12の電位の立ち下がり時間を短くすることができる。
【0045】
図4(C)は、図1(A)に示す回路にトランジスタ123を設けた例である。同様に、
図1(B)乃至(F)及び図4(A)乃至(B)に示す回路において、トランジスタ12
3を設けることが可能である。トランジスタ123の第1の端子は、配線114と接続さ
れ、トランジスタ123の第2の端子は、ノード11と接続され、トランジスタ123の
ゲートは配線116と接続される。これにより、期間Eにおいても、配線114の電位を
ノード11に供給することができる。そのため、ノード11のノイズを低減することがで
きる。
【0046】
図4(D)は、図1(A)に示す回路にトランジスタ124を設けた例である。同様に、
図1(B)乃至(F)及び図4(A)乃至(C)に示す回路において、トランジスタ12
4を設けることが可能である。トランジスタ124の第1の端子は、配線111と接続さ
れ、トランジスタ124の第2の端子は、配線117と接続され、トランジスタ124の
ゲートは、ノード11と接続される。これにより、配線117の電位を、配線112の電
位と等しいタイミングで変化させることができる。この場合、配線112と配線117と
の一方を負荷と接続し、他方を別の回路と接続するとよい。これにより、負荷による電位
の変動を受けることなく、該別の回路を駆動することができる。
【0047】
図4(E)は、図1(A)に示す回路にトランジスタ124及びトランジスタ125を設
けた例である。同様に、図1(B)乃至(F)及び図4(A)乃至(C)に示す回路にお
いて、トランジスタ124及びトランジスタ125を設けることが可能である。トランジ
スタ125の第1の端子は配線113と接続され、トランジスタ125の第2の端子は配
線117と接続され、トランジスタ125のゲートはノード12と接続される。これによ
り、配線117の電位をV2に維持することができる。または、配線117のノイズを低
減することができる。
【0048】
図4(F)は、図1(A)に示す回路に容量素子126を設けた例である。同様に、図1
(B)乃至(F)及び図4(A)乃至(E)に示す回路において、容量素子126を設け
ることが可能である。容量素子126は、トランジスタ101のゲートと第2の端子との
間に設けられる。
【0049】
なお、図1(A)乃至(F)に示す回路には、トランジスタ121乃至125及び容量素
子126の中の2つ以上の素子を設けることが可能である。
【0050】
本実施の形態の回路には、図2(A)に示すタイミングチャートだけでなく、他にも様々
なタイミングチャートを用いることができる。その一例について説明する。例えば、ノー
ド12の電位は、期間A乃至期間Eの中の少なくとも期間Bにおいて、V2+Vth10
2未満であるとよい。そのため、期間A及び期間C乃至期間Eでは、ノード12の電位は
、V2+Vth102未満であることが可能であるし、V2+Vth102を超えた値で
あることが可能である。ただし、期間Dと期間Eとの一方(特に期間D)では、ノード1
2の電位はV2+Vth102を超えた値であることが好ましい。そして、期間Dと期間
Eとの他方(特に期間E)では、ノード12の電位は、V2+Vth102未満であるこ
とが好ましい。これにより、トランジスタ102がオン状態になる時間を短くすることが
できるので、トランジスタ102の閾値電圧のシフトを抑制することができる。なお、図
1(C)に示す回路では、期間Aにおいて、ノード12の電位がV2+Vth102を超
えた値になると、トランジスタ103がオン状態になり、ノード11の電位が減少してし
まう。そのため、期間Aでは、ノード12の電位は、V2+Vth102未満であること
が好ましい。別の例として、図5(A)に示すように、配線111に入力される信号は、
非平衡であることが可能である。これにより、期間Cにおいて、配線111の電位がV2
になるタイミングよりも、配線115の電位がV1になるタイミングを遅くすることがで
きるため、配線112の電位の立ち下がり時間を短くすることができる。別の例として、
図5(B)に示すように、配線111に入力する信号は、多相のクロック信号とすること
が可能である。これにより、消費電力の削減を図ることができる。図5(B)は、一例と
して、配線111に4相のクロック信号を入力する場合のタイミングチャートを示す。
【0051】
例えば、トランジスタ101のW/L(W:チャネル幅、L:チャネル長)比は、トラン
ジスタ102、トランジスタ103、トランジスタ104、トランジスタ105、トラン
ジスタ121、トランジスタ122、トランジスタ123、トランジスタ124及びトラ
ンジスタ125の全てのW/L比よりも大きいとよい。これにより、配線112の立ち上
がり時間及び立ち下がり時間を短くすることができる。具体的には、トランジスタ101
のW/L比は、トランジスタ104のW/L比の2倍以上、20倍未満であることが好ま
しい。より好ましくは、3倍以上、15倍未満である。さらに好ましくは、5倍以上、1
2倍未満である。別の例として、トランジスタ105のW/L比は、トランジスタ104
のW/L比よりも小さいとよい。これにより、期間Cにおいて、トランジスタ101がオ
フ状態になるタイミングを遅くすることができるので、配線112の電位の立ち下がり時
間を短くすることができる。具体的には、トランジスタ105のW/L比は、トランジス
タ104のW/L比の0.3倍以上、1倍未満であることが好ましい。より好ましくは、
0.4倍以上、0.9倍以下であることが好ましい。さらに好ましくは、0.5倍以上、
0.8倍以下であることが好ましい。別の例として、トランジスタ103のW/L比は、
トランジスタ104のW/L比よりも小さいとよい。これにより、期間Bにおいて、ノー
ド11の電位が減少し過ぎることを防止することができる。具体的には、トランジスタ1
03のW/L比は、トランジスタ104のW/L比の0.1倍以上、1倍未満であること
が好ましい。より好ましくは、0.3倍以上、0.9倍以下である。さらに好ましくは、
0.4倍以上、0.7倍以下である。
【0052】
例えば、トランジスタ122のW/L比は、トランジスタ102のW/L比よりも大きい
とよい。これにより、配線112の電位の立ち下がり時間を短くすることができる。具体
的には、トランジスタ122のW/L比は、トランジスタ102のW/L比の2倍以上、
20倍未満であることが好ましい。より好ましくは、3倍以上、15倍以下である。さら
に好ましくは、5倍以上、10倍未満である。別の例として、トランジスタ124のW/
L比は、トランジスタ101のW/L比よりも小さいとよい。なぜなら、配線117と接
続される負荷は、配線112と接続される負荷よりも小さいことが多いからである。別の
例として、トランジスタ125のW/L比は、トランジスタ102のW/L比よりも小さ
いとよい。なぜなら、配線117と接続される負荷は、配線112と接続される負荷より
も小さいことが多いからである。
【0053】
例えば、ノード12の振幅電圧は、ノード11、配線111、配線112、配線114、
配線115、配線116及び配線117の少なくとも1つの振幅電圧未満であることが好
ましい。これにより、消費電力の削減を図ることができる。具体的には、ノード12の振
幅電圧は、配線111の振幅電圧の0.3倍以上、1倍未満であることが好ましい。より
好ましくは、0.5倍以上、1倍未満である。さらに好ましくは、0.6倍以上、0.9
倍以下である。別の例として、ノード11の振幅電圧は、ノード12、配線111、配線
112、配線114、配線115、配線116及び配線117の少なくとも1つの振幅電
圧を超えていることが好ましい。これにより、トランジスタ101のゲートとソースとの
間の電位差を大きくすることができるので、配線112の電位の立ち上がり時間及び立ち
下がり時間を短くすることができる。具体的には、ノード11の振幅電圧は、配線111
の振幅電圧の1倍を超え、2倍以下であることが好ましい。より好ましくは、1.2倍以
上1.8倍以下である。さらに好ましくは、1.4倍以上、1.6倍以下である。
【0054】
例えば、トランジスタ102がオフ状態になる時間は、配線111の電位がHレベルにな
る時間よりも長いことが好ましい。
【0055】
なお、アモルファスシリコンを用いた技術では、トランジスタの移動度が低かった。さら
に、トランジスタ101は、大きい負荷(例えばゲート信号線)を駆動するため、トラン
ジスタ101のチャネル幅を大きくする必要があった。そのため、トランジスタ101の
チャネル幅は、配線111の配線幅よりも大きかった。これに対し、本実施の形態の回路
を構成するトランジスタの移動度は、アモルファスシリコンを用いたトランジスタの移動
度よりも高い。そのため、トランジスタ101のチャネル幅を小さくすることができる。
【0056】
したがって、トランジスタ101のチャネル幅は、配線111の少なくとも一部の配線幅
よりも小さいとよい。特に、トランジスタ101のチャネル幅は、配線111の少なくと
も一部の配線幅の0.3倍以上、1倍未満であるとよい。より好ましくは、0.4倍以上
、0.9倍以下である。さらに好ましくは、0.5倍以上、0.8倍以下である。
【0057】
次に、回路200の具体例について説明する。図7(A)は、容量素子201とトランジ
スタ202とを有する回路200の構成例を示す。容量素子201の一方の電極は、配線
111と接続され、容量素子201の他方の電極は、ノード12と接続される。トランジ
スタ202の第1の端子は、配線113と接続され、トランジスタ202の第2の端子は
、ノード12と接続され、トランジスタ202のゲートは、ノード11と接続される。な
お、トランジスタ202のゲートは、配線112又は配線114と接続されることが可能
である。
【0058】
次に、回路200の動作の一例について、図7(B)乃至(F)を参照して説明する。
【0059】
期間A及び期間Bでは、ノード11の電位は高電位(例えばV2+Vth202(Vth
202はトランジスタ202の閾値電圧)を超えた値)を有することができる。例えば、
ノード11の電位は、期間AではV1-Vth104の値を有し、期間BではV1+Vt
h101+Vaの値を有する。これにより、トランジスタ202はオン状態になるので、
配線113とノード12とは導通状態になる。そのため、配線113の電位は、ノード1
2に供給される。配線113の電位はV2なので、ノード12の電位はV2になる(図7
(B)参照)。
【0060】
期間Cでは、配線111の電位がV2になる。このとき、トランジスタ202はオン状態
のままになるので、配線113とノード12とは導通状態のままになる。そのため、配線
113の電位はノード12に供給されるままになるので、ノード12の電位はV2のまま
になる。このときの配線111の電位とノード12の電位との差を、容量素子201は保
持する。その後、ノード11の電位はV2になる。これにより、トランジスタ202はオ
フ状態になるので、配線113とノード12とは非導通状態になる。そのため、ノード1
2は浮遊状態になる。ただし、ノード12の電位は、容量素子201によりV2に維持さ
れる(図7(C)参照)。
【0061】
期間Dでは、ノード11の電位はV2のままになる。これにより、トランジスタ202は
オフ状態のままになるので、配線113とノード12とは非導通状態のままになる。この
とき、配線111の電位はV1になる。これにより、ノード12の電位は、容量素子20
1の容量結合により上昇する(図7(D)参照)。期間Eでは、ノード11の電位はV2
のままになる。これにより、トランジスタ202はオフ状態のままになるので、配線11
3とノード12とは非導通状態のままになる。このとき、配線111の電位はV2になる
。これにより、ノード12の電位は、容量素子201の容量結合により減少する(図7
E)参照)。
【0062】
以上のように、少ない素子数により、ノード12の電位を制御することができる回路を構
成することができる。
【0063】
なお、図7(F)に示すように、図7(A)において、第1の端子が配線113と接続さ
れ、第2の端子がノード12と接続され、ゲートが配線114と接続されたトランジスタ
203を設けることが可能である。トランジスタ203は、期間Aにおいてオン状態にな
り、期間B~期間Eにおいてオフ状態になる。よって、期間Aにおいて、配線113の電
位がノード12に供給されるため、期間Aにおけるノード12の電位の立ち下がり時間を
短くすることができる。また、トランジスタ203のゲートを配線115と接続すれば、
トランジスタ203は、期間Cにおいてオン状態になり、期間A、期間B、期間D及び期
間Eにおいてオフ状態になる。よって、期間Cにおいて、配線113の電位がノード12
に供給されるため、容量素子201に動作に必要な電圧を確実に保持させることができる
。あるいは、期間Cにおいて、容量素子201が電圧を保持するための時間を長くするこ
とができるため、容量素子201の容量値を大きくすることができる。容量素子201の
容量値が大きければ、期間Dにおけるノード12の電位を高くすることができる。
【0064】
本実施の形態では、例えば、トランジスタ202のオフ電流が小さいことにより、容量素
子201から失われる電荷の量を少なくすることができる。そのため、ノード12のH側
の電位の低下を抑制することができる。ノード12のL側の電位の上昇を抑制することが
できる。これにより、期間Aの開始時刻から、次の期間Aの開始時刻までの時間を、長く
することができる。つまり、駆動周波数を低くすることができる。よって、動作すること
ができる駆動周波数の範囲を広くすることができる。
【0065】
本実施の形態で説明される回路として、以下の構成を本発明の一態様として含む。トラン
ジスタ101、トランジスタ103及びトランジスタ104を有する半導体装置(図6
A)参照)。トランジスタ101、トランジスタ102及びトランジスタ104を有する
半導体装置(図6(B)参照)。トランジスタ101、トランジスタ102、トランジス
タ103及びトランジスタ104を有する半導体装置(図6(C)及び(D)参照)。ト
ランジスタ101、トランジスタ102、トランジスタ104、トランジスタ105を有
する半導体装置(図6(E)参照)。トランジスタ101、トランジスタ102、トラン
ジスタ103、トランジスタ104、トランジスタ105を有する半導体装置(図6(F
)参照)。
【0066】
(実施の形態2)
本実施の形態では、本発明の一態様である表示装置に係わるシフトレジスタ回路について
説明する。本実施の形態のシフトレジスタ回路は、実施の形態1で説明される回路を含む
ことができる。また、本実施の形態のシフトレジスタ回路は、ゲートドライバ回路及び/
又はソースドライバ回路等の表示装置の駆動回路に用いることができる。
【0067】
図8は、N個の回路301(回路301_1乃至301_Nと示す)を有するシフトレジ
スタ回路の構成例である。回路301としては、実施の形態1の回路を用いることができ
る。図8は、回路301として図1(A)に示す回路が用いられる場合の例を示す。
【0068】
図8に示すシフトレジスタ回路の接続関係について説明する。回路301_i(iは2乃
至N-1のいずれか一)の接続関係を例にして説明する。回路301_iは、配線311
_i、配線311_i-1、配線311_i+1、配線312と配線313との一方、及
び配線314と接続される。具体的には、回路301_iにおいて、配線112は配線3
11_iと接続され、配線114は配線311_i-1、配線115は配線311_i+
1と接続され、配線111は配線312と配線313との一方と接続され、配線113は
配線314と接続される。なお、回路301_iにおいて、配線111が配線312と接
続される場合、回路301_i+1及び回路301_i-1において、配線111は配線
313と接続されるとよい。なお、回路301_1では、配線114が配線315と接続
されところが回路301_iと異なる。また、回路301_Nでは、配線115がダミー
回路(図示せず)の出力端子、リセット信号が入力される配線(図示せず)、又は配線3
15等と接続されるところが回路301_iと異なる。
【0069】
次に、図8に示すシフトレジスタ回路の動作について、図9に示すタイミングチャートを
参照して説明する。
【0070】
回路301_iの動作を例にして説明する。まず、配線311_i-1の電位(電位V3
11_i-1と示す)がV1になる。すると、回路301_iは、期間Aにおける動作を
行い、配線311_iの電位(電位V311_iと示す)はV2になる。その後、配線3
12の電位(電位V312と示す)及び配線313の電位(電位V313と示す)が反転
する。すると、回路301_iは、期間Bにおける動作を行い、配線311_iの電位は
V1になる。その後、配線312の電位及び配線313の電位が反転し、配線311_i
+1の電位(電位V311_i+1と示す)がV1になる。すると、回路301_iは、
期間Cにおける動作を行い、配線311_iの電位はV2になる。その後、回路301_
iは、再び配線311_i-1の電位がV1になるまで、期間Dにおける動作と、期間E
における動作とを順に繰り返して行い、配線311_iの電位はV2のままになる。なお
、回路301_1は、配線315の電位(電位V315と示す)がV1になると、期間A
における動作を行うところが回路301_iと異なる。
【0071】
以上のように、配線311_1の電位(電位V311_1と示す)から配線311_Nの
電位(電位V311_Nと示す)を順にV1にすることができる。
【0072】
配線311には、シフトレジスタ回路の出力信号が供給される。配線312には、クロッ
ク信号が入力される。配線313には、配線312に入力されるクロック信号とは位相が
異なるクロック信号、又は配線312に入力されるクロック信号の反転信号が入力される
。配線314には、電圧V2が供給される。配線315には、スタート信号が入力される
【0073】
配線311は、画素回路又はデマルチプレクサ等の回路にシフトレジスタ回路の出力信号
を伝達するための配線であり、信号線又はゲート信号線としての機能を有する。配線31
2及び配線313は、コントローラ等の外部回路から本実施の形態のシフトレジスタ回路
に、クロック信号等の信号を伝達するための配線であり、信号線又はクロック信号線とし
ての機能を有する。配線314は、電源回路等の外部回路から本実施の形態のシフトレジ
スタ回路に、電圧V2等の電源電圧を供給するための配線であり、電源線、負電源線又は
グランド線としての機能を有する。配線315は、コントローラ等の外部回路から本実施
の形態のシフトレジスタ回路に、スタート信号を伝達するための配線であり、信号線とし
ての機能を有する。
【0074】
図8に示すシフトレジスタ回路に、トランジスタを設けることにより、走査方向を切り替
える機能を持たせることができる。つまり、配線311_1から配線311_Nまでの電
位を順にV1にする駆動と、配線311_Nから配線311_1までの電位を順にV1に
する駆動とを切り替えることができる。図10は、走査方向を切り替えるためのスイッチ
を設けたシフトレジスタ回路の一例を示す。図10には、回路301_i-1乃至回路3
01_i+1を例示する。図10に示すシフトレジスタ回路は、N個の回路301に加え
、N個のトランジスタ302(トランジスタ302_1乃至302_Nと示す)、N個の
トランジスタ303(トランジスタ303_1乃至303_Nと示す)、N個のトランジ
スタ304(トランジスタ304_1乃至304_Nと示す)及びN個のトランジスタ3
05(トランジスタ305_1乃至305_Nと示す)を有する。例えば、トランジスタ
302_iの第1の端子は、配線311_i-1と接続され、トランジスタ302_iの
第2の端子は、回路301_iの配線114と接続され、トランジスタ302_iのゲー
トは、配線315と接続される。トランジスタ303_iの第1の端子は、配線311_
i-1と接続され、トランジスタ303_iの第2の端子は、回路301_iの配線11
5と接続され、トランジスタ303_iのゲートは、配線316と接続される。トランジ
スタ304_iの第1の端子は、配線311_i+1と接続され、トランジスタ304_
iの第2の端子は、回路301_iの配線114と接続され、トランジスタ304_iの
ゲートは、配線316と接続される。トランジスタ305_iの第1の端子は、配線31
1_i+1と接続され、トランジスタ305_iの第2の端子は、回路301_iの配線
115と接続され、トランジスタ305_iのゲートは、配線315と接続される。
【0075】
図10に示すシフトレジスタ回路の動作の一例について説明する。配線311_1から配
線311_Nまでの電位を順にV1にする駆動の場合、配線315にH信号を入力し、配
線316にL信号を入力するとよい。そのため、トランジスタ302_iがオン状態にな
り、トランジスタ303_iがオフ状態になり、トランジスタ304_iがオフ状態にな
り、トランジスタ305_iがオン状態になる。これにより、配線311_iから出力さ
れる信号は、回路301_i+1の配線114と、回路301_i-1の配線115とに
供給される。一方で、配線311_Nから配線311_1までの電位を順にV1にする駆
動の場合、配線315にL信号を入力し、配線316にH信号を入力するとよい。そのた
め、トランジスタ302_iがオフ状態になり、トランジスタ303_iがオン状態にな
り、トランジスタ304_iがオン状態になり、トランジスタ305_iがオフ状態にな
る。これにより、配線311_iから出力される信号は、回路301_i+1の配線11
5と、回路301_i-1の配線114とに供給される。
【0076】
なお、配線315及び配線316の一方又は両方に入力される信号の振幅電圧は、N本の
配線311、配線312及び配線313の少なくとも一つに入力される信号の振幅電圧よ
りも大きいことが好ましい。
【0077】
(実施の形態3)
本実施の形態では、実施の形態1又は2で説明される回路を構成するトランジスタの一例
について説明する。具体的には、少なくともチャネル領域が酸化物半導体によって形成さ
れるトランジスタの構造及び作製工程の一例について説明する。
【0078】
酸化物半導体としては、四元系金属酸化物であるIn-Sn-Ga-Zn-O系酸化物半
導体、三元系金属酸化物であるIn-Ga-Zn-O系酸化物半導体、In-Sn-Zn
-O系酸化物半導体、In-Al-Zn-O系酸化物半導体、Sn-Ga-Zn-O系酸
化物半導体、Al-Ga-Zn-O系酸化物半導体、若しくはSn-Al-Zn-O系酸
化物半導体、又は二元系金属酸化物であるIn-Zn-O系酸化物半導体、Sn-Zn-
O系酸化物半導体、Al-Zn-O系酸化物半導体、Zn-Mg-O系酸化物半導体、S
n-Mg-O系酸化物半導体、In-Mg-O系酸化物半導体、In-O系酸化物半導体
、Sn-O系酸化物半導体、若しくはZn-O系酸化物半導体などの酸化物半導体を用い
ることができる。また、上記酸化物半導体にSiOを添加した酸化物半導体でもよい。
【0079】
また、酸化物半導体は、InMO(ZnO)(m>0、且つmは自然数でない)で表
記される物質を用いることができる。ここで、Mは、Ga、Al、MnおよびCoから選
ばれた一または複数の金属元素を示す。例えばMとして、Ga、Ga及びAl、Ga及び
Mn、またはGa及びCoなどがある。InMO(ZnO)(m>0、且つmは自然
数でない)で表記される構造の酸化物半導体のうち、MとしてGaを含む構造の酸化物半
導体を、上記したIn-Ga-Zn-O酸化物半導体とよび、その薄膜をIn-Ga-Z
n-O系膜ともよぶこととする。また、本明細書でいうIn-Ga-Zn-Oで表記され
る酸化物半導体材料は、InGaO(ZnO)(m>0、且つmは自然数でない)で
あり、mが自然数でないことは、ICP-MS分析や、RBS分析を用いて確認すること
ができる。
【0080】
チャネル領域が酸化物半導体によって形成されるトランジスタの作製方法の一形態を、図
11を参照して説明する。
【0081】
図11(A)乃至(D)は、トランジスタの断面構造の一例を示す図である。図11(A
)乃至(D)に示すトランジスタ410は、チャネルエッチ型と呼ばれるボトムゲート構
造の一つである。
【0082】
また、図11(A)乃至(D)には、シングルゲート構造のトランジスタを示すが、必要
に応じて、チャネル領域を複数有するマルチゲート構造のトランジスタとすることができ
る。
【0083】
以下、図11(A)乃至(D)を用い、基板400上にトランジスタ410を作製する工
程を説明する。
【0084】
まず、絶縁表面を有する基板400上に導電膜を形成した後、第1のフォトリソグラフィ
工程によりゲート電極層411を形成する。
【0085】
絶縁表面を有する基板400に使用することができる基板に大きな制限はないが、少なく
とも、後の加熱処理に耐えうる程度の耐熱性を有していることが必要となる。例えば、バ
リウムホウケイ酸ガラスやアルミノホウケイ酸ガラスなどのガラス基板を用いることがで
きる。また、後の加熱処理の温度が高い場合には、歪み点が730℃以上のガラス基板を
用いると良い。
【0086】
下地膜となる絶縁膜を基板400とゲート電極層411の間に設けてもよい。下地膜は、
基板400からの不純物元素の拡散を防止する機能があり、窒化シリコン膜、酸化シリコ
ン膜、窒化酸化シリコン膜、又は酸化窒化シリコン膜から選ばれた一又は複数の膜による
積層構造により形成することができる。
【0087】
また、ゲート電極層411の材料は、モリブデン、チタン、クロム、タンタル、タングス
テン、アルミニウム、銅、ネオジム、スカンジウム等の金属材料又はこれらを主成分とす
る合金材料を用いて、単層で又は積層して形成することができる。
【0088】
次いで、ゲート電極層411上にゲート絶縁層402を形成する。
【0089】
ゲート絶縁層402は、プラズマCVD法又はスパッタリング法等を用いて、酸化シリコ
ン層、窒化シリコン層、酸化窒化シリコン層、窒化酸化シリコン層、若しくは酸化アルミ
ニウム層を単層で又は積層して形成することができる。また、ゲート絶縁層として酸化ハ
フニウム(HfOx)、酸化タンタル(TaOx)等のHigh-k材料を用いることも
できる。ゲート絶縁層402の膜厚は、100nm以上500nm以下とし、積層の場合
は、例えば、膜厚50nm以上200nm以下の第1のゲート絶縁層と、第1のゲート絶
縁層上に膜厚5nm以上300nm以下の第2のゲート絶縁層の積層とする。
【0090】
本実施の形態では、ゲート絶縁層402としてプラズマCVD法により膜厚100nm以
下の酸化窒化シリコン層を形成する。
【0091】
また、ゲート絶縁層402として、高密度プラズマ装置を用い、酸化窒化珪素膜の形成を
行ってもよい。ここで高密度プラズマ装置は、1×1011/cm以上のプラズマ密度
を達成できる装置を指している。例えば、3kW~6kWのマイクロ波電力を印加してプ
ラズマを発生させて、絶縁膜の成膜を行う。高密度プラズマ装置により得られた絶縁膜は
、一定した厚さの膜形成ができるため段差被覆性に優れている。また、高密度プラズマ装
置により得られる絶縁膜は、薄い膜の厚みを精密に制御することができる。
【0092】
高密度プラズマ装置により得られる絶縁膜は、従来の平行平板型のPCVD装置で得られ
る絶縁膜とは大きく異なっており、同じエッチャントを用いてエッチング速度を比較した
場合において、平行平板型のPCVD装置で得られる絶縁膜の10%以上または20%以
上遅く、高密度プラズマ装置で得られる絶縁膜は緻密な膜と言える。
【0093】
なお、後の工程でi型化又は実質的にi型化される酸化物半導体(高純度化された酸化物
半導体)は界面準位、界面電荷に対して極めて敏感であるため、ゲート絶縁層との界面は
重要である。そのため高純度化された酸化物半導体に接するゲート絶縁層(GI)は、高
品質化が要求される。従ってμ波(2.45GHz)を用いた高密度プラズマCVDは、
緻密で絶縁耐圧の高い高品質な絶縁膜を形成できるので好ましい。高純度化された酸化物
半導体と高品質ゲート絶縁層が密接することにより、界面準位を低減して界面特性を良好
なものとすることができるからである。ゲート絶縁層としての膜質が良好であることは勿
論のこと、酸化物半導体との界面準位密度を低減し、良好な界面を形成できることが重要
である。
【0094】
次いで、ゲート絶縁層402上に、膜厚2nm以上200nm以下の酸化物半導体膜43
0を形成する。酸化物半導体膜430は、In-Ga-Zn-O系やIn-Zn-O系な
どの酸化物半導体膜を用いる。本実施の形態では、酸化物半導体膜430として、In-
Ga-Zn-O系酸化物半導体ターゲットを用いてスパッタ法により成膜する。この段階
での断面図が図11(A)に相当する。また、酸化物半導体膜430は、希ガス(代表的
にはアルゴン)雰囲気下、酸素雰囲気下、又は希ガス(代表的にはアルゴン)及び酸素の
混合雰囲気下においてスパッタ法により形成することができる。
【0095】
ここでは、In、Ga、及びZnを含む金属酸化物ターゲット(In:Ga
:ZnO=1:1:1[mol数比])を用いて、基板とターゲットの間との距離を10
0mm、圧力0.2Pa、直流(DC)電源0.5kW、アルゴン及び酸素(アルゴン:
酸素=30sccm:20sccm、酸素流量比率40%)雰囲気下で成膜する。なお、
パルス直流(DC)電源を用いると、成膜時に発生する粉状物質が軽減でき、膜厚分布も
均一となるために好ましい。In-Ga-Zn-O系膜の膜厚は、5nm以上200nm
以下とする。本実施の形態では、酸化物半導体膜として、In-Ga-Zn-O系金属酸
化物ターゲットを用いてスパッタ法により膜厚20nmのIn-Ga-Zn-O系膜を成
膜する。次いで、酸化物半導体膜430を第2のフォトリソグラフィ工程により島状の酸
化物半導体層に加工する。
【0096】
次いで、酸化物半導体層の脱水化または脱水素化を行う。脱水化または脱水素化を行う第
1の加熱処理の温度は、400℃以上750℃以下、好ましくは400℃以上基板の歪み
点未満とする。ここでは、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導
体層に対して窒素雰囲気下450℃において1時間の加熱処理を行った後、大気に触れる
ことなく、酸化物半導体層への水や水素の再混入を防ぎ、酸化物半導体層431を得る(
図11(B)参照)。
【0097】
なお、加熱処理装置は電気炉に限られず、抵抗発熱体などの発熱体からの熱伝導または熱
輻射によって、被処理物を加熱する装置を備えていてもよい。例えば、GRTA(Gas
Rapid Thermal Anneal)装置、LRTA(Lamp Rapid
Thermal Anneal)装置等のRTA(Rapid Thermal An
neal)装置を用いることができる。LRTA装置は、ハロゲンランプ、メタルハライ
ドランプ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧
水銀ランプなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置
である。GRTA装置は、高温のガスを用いて加熱処理を行う装置である。気体には、ア
ルゴンなどの希ガス、または窒素のような、加熱処理によって被処理物と反応しない不活
性気体が用いられる。
【0098】
例えば、第1の加熱処理として、650℃~700℃の高温に加熱した不活性ガス中に基
板を移動させて入れ、数分間加熱した後、基板を移動させて高温に加熱した不活性ガス中
から出すGRTAを行ってもよい。GRTAを用いると短時間での高温加熱処理が可能と
なる。
【0099】
なお、第1の加熱処理の雰囲気においては、窒素、またはヘリウム、ネオン、アルゴン等
の希ガス、乾燥空気に、水、水素などが含まれないことが好ましい。例えば、加熱処理装
置に導入する窒素、またはヘリウム、ネオン、アルゴン等の希ガスの純度を、6N(99
.9999%)以上、好ましくは7N(99.99999%)以上、(即ち不純物濃度を
1ppm以下、好ましくは0.1ppm以下)とすることが好ましい。
【0100】
また、酸化物半導体層の第1の加熱処理は、島状の酸化物半導体層に加工する前の酸化物
半導体膜430に対して行うこともできる。その場合には、第1の加熱処理後に、加熱装
置から基板を取り出し、第2のフォトリソグラフィ工程を行う。
【0101】
また、ゲート絶縁層402に開口部を形成する場合、その工程は酸化物半導体膜430に
脱水化または脱水素化処理を行う前でも行った後に行ってもよい。
【0102】
なお、ここでの酸化物半導体膜430のエッチングは、ウェットエッチングに限定されず
ドライエッチングを用いてもよい。
【0103】
ドライエッチングに用いる酸化物半導体膜430のエッチングガスとしては、塩素を含む
ガス(例えば塩素(Cl)、塩化硼素(BCl)など)が好ましい。
【0104】
ウェットエッチングに用いる酸化物半導体膜430のエッチング液としては、燐酸と酢酸
と硝酸を混ぜた溶液、アンモニア過水(31重量%過酸化水素水:28重量%アンモニア
水:水=5:2:2)などを用いることができる。また、ITO07N(関東化学社製)
を用いてもよい。
【0105】
次いで、ゲート絶縁層402、及び酸化物半導体層431上に、金属導電膜を形成する。
金属導電膜をスパッタ法や真空蒸着法で形成すればよい。金属導電膜の材料としては、ア
ルミニウム(Al)、クロム(Cr)、銅(Cu)、タンタル(Ta)、チタン(Ti)
、モリブデン(Mo)、タングステン(W)、ネオジム(Nd)、スカンジウム(Sc)
から選ばれた元素、上述した元素を成分とする合金、又は上述した元素を組み合わせた合
金等が挙げられる。また、上述した元素の窒化膜を用いてもよい。また、マンガン(Mn
)、マグネシウム(Mg)、ジルコニウム(Zr)、ベリリウム(Be)、イットリウム
(Y)のいずれか一または複数から選択された材料を用いてもよい。また、金属導電膜は
、単層構造でも、2層以上の積層構造としてもよい。例えば、シリコンを含むアルミニウ
ム膜の単層構造、アルミニウム膜上にチタン膜を積層する2層構造、チタン膜上にアルミ
ニウム膜を積層し、さらにアルミニウム膜上にチタン膜を積層する3層構造などが挙げら
れる。
【0106】
金属導電膜後に加熱処理を行う場合には、この加熱処理に耐える耐熱性を金属導電膜に持
たせることが好ましい。
【0107】
第3のフォトリソグラフィ工程により金属導電膜上にレジストマスクを形成し、選択的に
エッチングを行ってソース電極層415a、ドレイン電極層415bを形成した後、レジ
ストマスクを除去する(図11(C)参照)。
【0108】
本実施の形態では、金属導電膜としてチタン膜を用いて、酸化物半導体層431にはIn
-Ga-Zn-O系酸化物を用いて、エッチャントとして過水アンモニア水(アンモニア
、水、過酸化水素水の混合液)を用いる。
【0109】
なお、第3のフォトリソグラフィ工程では、酸化物半導体層431は一部のみがエッチン
グされ、溝部(凹部)を有する酸化物半導体層となることもある。
【0110】
また、フォトリソグラフィ工程で用いるフォトマスク数及び工程数を削減するため、透過
した光が複数の強度となる露光マスクである多階調マスクによって形成されたレジストマ
スクを用いてエッチング工程を行ってもよい。多階調マスクを用いて形成したレジストマ
スクは複数の膜厚を有する形状となり、アッシングを行うことでさらに形状を変形するこ
とができるため、異なるパターンに加工する複数のエッチング工程に用いることができる
。よって、一枚の多階調マスクによって、少なくとも二種類以上の異なるパターンに対応
するレジストマスクを形成することができる。よって露光マスク数を削減することができ
、対応するフォトリソグラフィ工程も削減できるため、工程の簡略化が可能となる。
【0111】
次いで、亜酸化窒素(NO)、窒素(N)、またはアルゴン(Ar)などのガスを用
いたプラズマ処理を行う。このプラズマ処理によって露出している酸化物半導体層の表面
に付着した吸着水などを除去する。また、酸素とアルゴンの混合ガスを用いてプラズマ処
理を行ってもよい。
【0112】
プラズマ処理を行った後、大気に触れることなく、酸化物半導体層431の一部に接する
保護絶縁膜となる酸化物絶縁層416を形成する。
【0113】
酸化物絶縁層416は、少なくとも1nm以上の膜厚とし、スパッタ法など、酸化物絶縁
層416に水、水素等の不純物を混入させない方法を適宜用いて形成することができる。
酸化物絶縁層416に水素が含まれると、その水素の酸化物半導体層への侵入が生じ酸化
物半導体層431のバックチャネルが低抵抗化(N型化)してしまい、寄生チャネルが形
成される。よって、酸化物絶縁層416はできるだけ水素を含まない膜になるように、成
膜方法に水素を用いないことが重要である。
【0114】
本実施の形態では、酸化物絶縁層416として膜厚200nmの酸化シリコン膜をスパッ
タ法を用いて成膜する。成膜時の基板温度は、室温以上300℃以下とすればよく、本実
施の形態では100℃とする。酸化珪素膜のスパッタ法による成膜は、希ガス(代表的に
はアルゴン)雰囲気下、酸素雰囲気下、または希ガス(代表的にはアルゴン)及び酸素雰
囲気下において行うことができる。また、ターゲットとして酸化シリコンターゲットまた
はシリコンターゲットを用いることができる。例えば、シリコンターゲットを用いて、酸
素、及び窒素雰囲気下でスパッタ法により酸化シリコン膜を形成することができる。
【0115】
次いで、不活性ガス雰囲気下、乾燥空気雰囲気下、または酸素ガス雰囲気下で第2の加熱
処理(好ましくは200℃以上400℃以下、例えば250℃以上350℃以下)を行う
。例えば、窒素雰囲気下で250℃、1時間の第2の加熱処理を行う。第2の加熱処理を
行うと、酸化物半導体層の一部(チャネル領域)が酸化物絶縁層416と接した状態で加
熱される。これにより、酸化物半導体層の一部(チャネル領域)に酸素が供給される。
【0116】
以上の工程を経ることによって、酸化物半導体層に対して脱水化または脱水素化のための
加熱処理を行った後、酸化物半導体層の一部(チャネル領域)を選択的に酸素過剰な状態
とする。以上の工程でトランジスタ410が形成される。
【0117】
さらに大気中、100℃以上200℃以下、1時間以上30時間以下での加熱処理を行っ
てもよい。本実施の形態では150℃で10時間加熱処理を行う。この加熱処理は一定の
加熱温度を保持して加熱してもよいし、室温から、100℃以上200℃の加熱温度への
昇温と、加熱温度から室温までの降温を複数回くりかえして行ってもよい。
【0118】
酸化物絶縁層416上にさらに保護絶縁層を形成してもよい。例えば、RFスパッタ法を
用いて窒化珪素膜を形成する。RFスパッタ法は、量産性がよいため、保護絶縁層の成膜
方法として好ましい。保護絶縁層は、水分や、水素イオンや、OHなどの不純物を含ま
ず、これらが外部から侵入することをブロックする無機絶縁膜を用い、窒化珪素膜、窒化
アルミニウム膜、窒化酸化珪素膜、酸化窒化アルミニウムなどを用いる。本実施の形態で
は、保護絶縁層として保護絶縁層403を、窒化珪素膜を用いて形成する(図11(D)
参照)。
【0119】
本実施の形態においてトランジスタ410の酸化物半導体層は、n型不純物である水素を
酸化物半導体から除去し、酸化物半導体の主成分以外の不純物が極力含まれないように高
純度化することにより真性(i型)とし、又は実質的に真性型としたものである。すなわ
ち、不純物を添加してi型化するのでなく、水素や水等の不純物を極力除去したことによ
り、高純度化されたi型(真性半導体)又はそれに近づけることを特徴としている。そう
することにより、フェルミ準位(Ef)を真性フェルミ準位(Ei)と同じレベルにまで
することができる。
【0120】
酸化物半導体のバンドギャップ(Eg)が3.15eVであり、電子親和力(χ)は4.
3eVであると言われている。ソース電極層及びドレイン電極層を構成するチタン(Ti
)の仕事関数は、酸化物半導体の電子親和力(χ)とほぼ等しい。この場合、金属-酸化
物半導体界面において、電子に対してショットキー型の障壁は形成されない。
【0121】
例えば、トランジスタのチャネル幅Wが1×10μmでチャネル長が3μmの素子であ
っても、室温において、オフ電流が10-13A以下であり、S値が0.1V/deca
de(ゲート絶縁層膜厚100nm)であることが可能である。
【0122】
このように、酸化物半導体の主成分以外の不純物が極力含まれないように高純度化するこ
とにより、トランジスタ410の動作を良好なものとすることができる。
【0123】
上述した酸化物半導体は、電気的特性変動を抑止するため、変動要因となる水素、水分、
水酸基又は水素化物(水素化合物ともいう)などの不純物を意図的に排除し、かつ不純物
の排除工程によって同時に減少してしまう酸化物半導体を構成する主成分材料である酸素
を供給することから高純度化及び電気的にI型(真性)化された酸化物半導体である。
【0124】
よって酸化物半導体中の水素は少なければ少ないほどよい。また、高純度化された酸化物
半導体中にはキャリアが極めて少なく(ゼロに近い)、キャリア密度は1×1012/c
未満、好ましくは1×1011/cm未満である。即ち、酸化物半導体層のキャリ
ア密度は、限りなくゼロに近くする。酸化物半導体層中にキャリアが極めて少ないため、
トランジスタの逆方向特性では、オフ電流を少なくすることができる。オフ電流は少なけ
れば少ないほど好ましい。トランジスタは、チャネル幅(w)1μmあたりの電流値が1
00aA/μm以下、好ましくは10zA(ゼプトアンペア)以下、更に好ましくは1z
A以下である。さらに、pn接合がなく、ホットキャリア劣化がないため、これらにトラ
ンジスタの電気的特性が影響を受けない。
【0125】
このように酸化物半導体層に含まれる水素を徹底的に除去することにより高純度化された
酸化物半導体をチャネル領域に用いたトランジスタは、オフ電流を極めて小さくすること
ができる。つまり、トランジスタの非導通状態において、酸化物半導体層は絶縁体とみな
せて回路設計を行うことができる。一方で、酸化物半導体層は、トランジスタの導通状態
においては、非晶質シリコンで形成される半導体層よりも高い電流供給能力を見込むこと
ができる。
【0126】
また、低温ポリシリコンを具備する薄膜トランジスタでは、酸化物半導体を用いて作製さ
れたトランジスタと比べて、オフ電流が10000倍程度大きい値であると見積もって設
計を行っている。そのため、酸化物半導体を有するトランジスタでは、低温ポリシリコン
を具備する薄膜トランジスタに比べて、保持容量が同等(0.1pF程度)である際、電
圧の保持期間を10000倍程度に引き延ばすことができる。一例として、動画表示を毎
秒60フレームで行う場合、1回の信号書き込みによる保持期間を10000倍の160
秒程度とすることができる。そして、少ない画像信号の書き込み回数でも、表示部での静
止画の表示を行うことができる。
【0127】
(実施の形態4)
本実施の形態では、本発明の一態様に係わる表示装置の例について説明する。
【0128】
図12(A)は、実施の形態2のシフトレジスタ回路が用いられる表示装置の例を示す。
図12(A)に示す表示装置は、タイミングコントローラ5360と、ソースドライバ回
路5362、ゲートドライバ回路5363_1及びゲートドライバ回路5363_2を有
する駆動回路5361と、画素部5364とを有する。画素部5364には、ソースドラ
イバ回路5362から複数のソース信号線5371が延伸して配置され、ゲートドライバ
回路5363_1及びゲートドライバ回路5363_2から複数のゲート信号線5372
が延伸して配置されている。複数のソース信号線5371と複数のゲート信号線5372
との交差領域には、各々、画素5367がマトリクス状に配置される。
【0129】
なお、表示装置は、照明装置とその制御回路などを有することができる。この場合、画素
5367は、液晶素子を有するとよい。
【0130】
なお、ゲートドライバ回路5363_1とゲートドライバ回路5363_2との一方を省
略することができる。
【0131】
タイミングコントローラ5360は、駆動回路5361に制御信号を供給することにより
、駆動回路5361の動作を制御する機能を有する回路である。例えば、タイミングコン
トローラ5360は、ソースドライバ回路5362に、スタート信号SSP、クロック信
号SCK、反転クロック信号SCKB、映像信号DATA、ラッチ信号LAT等の制御信
号を供給する。また、タイミングコントローラ5360は、ゲートドライバ回路5363
_1及びゲートドライバ回路5363_2に、スタート信号GSP、クロック信号GCK
、クロック信号GCKB等の制御信号を供給する。
【0132】
ソースドライバ回路5362は、複数のソース信号線5371に映像信号をそれぞれ出力
する機能を有する回路であり、駆動回路又は信号線駆動回路などと呼ぶことができる。映
像信号は、画素5367に入力され、画素5367を構成する表示素子は、映像信号に応
じた階調となる。
【0133】
ゲートドライバ回路5363_1及びゲートドライバ回路5363_2は、各行の画素5
367を順番に選択する機能を有する回路であり、駆動回路又は走査線駆動回路と呼ぶこ
とができる。画素5367を選択するタイミングの制御は、ゲートドライバ回路5363
_1及びゲートドライバ回路5363_2がゲート信号線5372にゲート信号を出力す
ることにより行われる。
【0134】
なお、図12(A)に示す表示装置において、ゲートドライバ回路5363_1及びゲー
トドライバ回路5363_2は、画素部5364と同じ基板に形成されることができる。
図12(B)は、画素部5364と同じ基板(基板5380と示す)に、ゲートドライバ
回路5363_1及びゲートドライバ回路5363_2が形成される場合の例を示す。な
お、基板5380と外部回路とは、端子5381を介して接続される。
【0135】
なお、図12(A)に示す表示装置において、ソースドライバ回路5362の一部(例え
ばスイッチ、マルチプレクサ、シフトレジスタ回路、デコーダ回路、インバータ回路、バ
ッファ回路、及び/又はレベルシフタ回路など)は、画素部5364と同じ基板に形成さ
れることができる。図12(C)は、画素部5364と同じ基板(基板5380と示す)
に、ゲートドライバ回路5363_1及びゲートドライバ回路5363_2とソースドラ
イバ回路5362の一部(5362aと示す)が形成され、ソースドライバ回路5362
の別の部分(5362bと示す)は基板5380とは異なる基板に形成される場合の例を
示す。
【0136】
表示装置の駆動回路又は駆動回路の一部として、実施の形態2で説明されるシフトレジス
タ回路を用いることができる。特に、表示装置の駆動回路が実施の形態3で説明されるト
ランジスタにより構成されることにより、駆動回路の駆動能力の向上を図ることができる
。そのため、表示装置を大型にすることができる。または、表示装置の解像度の向上を図
ることができる。または、駆動回路のレイアウト面積を小さくすることができるので、表
示装置の額縁を小さくすることができる。
【0137】
(実施の形態5)
本実施の形態においては、電子機器の例について説明する。
【0138】
図13(A)乃至図13(H)、図14(A)乃至図14(D)は、電子機器を示す図で
ある。これらの電子機器は、筐体5000、表示部5001、スピーカ5003、LED
ランプ5004、操作キー5005(電源スイッチ、又は操作スイッチを含む)、接続端
子5006、センサ5007(力、変位、位置、速度、加速度、角速度、回転数、距離、
光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、
流量、湿度、傾度、振動、におい又は赤外線を測定する機能を有する)、マイクロフォン
5008、等を有することができる。
【0139】
図13(A)はモバイルコンピュータであり、上述したものの他に、スイッチ5009、
赤外線ポート5010、等を有することができる。図13(B)は記録媒体を備えた携帯
型の画像再生装置(たとえば、DVD再生装置)であり、上述したものの他に、第2表示
部5002、記録媒体読込部5011、等を有することができる。図13(C)はゴーグ
ル型ディスプレイであり、上述したものの他に、第2表示部5002、支持部5012、
イヤホン5013、等を有することができる。図13(D)は携帯型遊技機であり、上述
したものの他に、記録媒体読込部5011、等を有することができる。図13(E)はプ
ロジェクタであり、上述したものの他に、光源5033、投射レンズ5034、等を有す
ることができる。図13(F)は携帯型遊技機であり、上述したものの他に、第2表示部
5002、記録媒体読込部5011、等を有することができる。図13(G)はテレビ受
像機であり、上述したものの他に、チューナ、画像処理部、等を有することができる。図
13(H)は持ち運び型テレビ受像機であり、上述したものの他に、信号の送受信が可能
な充電器5017、等を有することができる。図14(A)はディスプレイであり、上述
したものの他に、支持台5018、等を有することができる。図14(B)はカメラであ
り、上述したものの他に、外部接続ポート5019、シャッターボタン5015、受像部
5016、等を有することができる。図14(C)はコンピュータであり、上述したもの
の他に、ポインティングデバイス5020、外部接続ポート5019、リーダ/ライタ5
021、等を有することができる。図14(D)は携帯電話機であり、上述したものの他
に、アンテナ、ワンセグ(携帯電話・移動端末向けの1セグメント部分受信サービス)用
チューナ、等を有することができる。
【0140】
図13(A)乃至図13(H)、図14(A)乃至図14(D)に示す電子機器は、様々
な機能を有することができる。例えば、様々な情報(静止画、動画、テキスト画像など)
を表示部に表示する機能、タッチパネル機能、カレンダー、日付又は時刻などを表示する
機能、様々なソフトウェア(プログラム)によって処理を制御する機能、無線通信機能、
無線通信機能を用いて様々なコンピュータネットワークに接続する機能、無線通信機能を
用いて様々なデータの送信又は受信を行う機能、記録媒体に記録されているプログラム又
はデータを読み出して表示部に表示する機能、等を有することができる。さらに、複数の
表示部を有する電子機器においては、一つの表示部を主として画像情報を表示し、別の一
つの表示部を主として文字情報を表示する機能、または、複数の表示部に視差を考慮した
画像を表示することで立体的な画像を表示する機能、等を有することができる。さらに、
受像部を有する電子機器においては、静止画を撮影する機能、動画を撮影する機能、撮影
した画像を自動または手動で補正する機能、撮影した画像を記録媒体(外部又はカメラに
内蔵)に保存する機能、撮影した画像を表示部に表示する機能、等を有することができる
。なお、図13(A)乃至図13(H)、図14(A)乃至図14(D)に示す電子機器
が有することのできる機能はこれらに限定されず、様々な機能を有することができる。
【0141】
図14(E)に、表示装置を、建造物と一体にして設けた例について示す。図14(E)
は、筐体5022、表示部5023、操作部であるリモコン装置5024、スピーカ50
25等を含む。表示装置は、壁かけ型として建物と一体となっており、広い設置スペース
を必要とすることなく設置可能である。
【0142】
図14(F)に、建造物内に表示装置を、建造物と一体にして設けた別の例について示す
。表示パネル5026は、ユニットバス5027と一体に取り付けられており、入浴者は
表示パネル5026の視聴が可能になる。
【0143】
なお、本実施の形態において、建造物として壁、ユニットバスを例としたが、本実施の形
態はこれに限定されず、様々な建造物に表示装置を設置することができる。
【0144】
次に、表示装置を、移動体と一体にして設けた例について示す。
【0145】
図14(G)は、表示装置を、自動車に設けた例について示した図である。表示パネル5
028は、自動車の車体5029に取り付けられており、車体の動作又は車体内外から入
力される情報をオンデマンドに表示することができる。なお、ナビゲーション機能を有し
ていてもよい。
【0146】
図14(H)は、表示装置を、旅客用飛行機と一体にして設けた例について示した図であ
る。図14(H)は、旅客用飛行機の座席上部の天井5030に表示パネル5031を設
けたときの、使用時の形状について示した図である。表示パネル5031は、天井503
0とヒンジ部5032を介して一体に取り付けられており、ヒンジ部5032の伸縮によ
り乗客は表示パネル5031の視聴が可能になる。表示パネル5031は乗客が操作する
ことで情報を表示する機能を有する。
【0147】
なお、本実施の形態において、移動体としては自動車車体、飛行機機体について例示した
がこれに限定されず、自動二輪車、自動四輪車(自動車、バス等を含む)、電車(モノレ
ール、鉄道等を含む)、船舶等、様々なものに設置することができる。
【0148】
本実施の形態に示す電子機器に、実施の形態2のシフトレジスタ回路を搭載することが好
ましい。特に、電子機器の表示部を駆動するための回路として、実施の形態2のシフトレ
ジスタ回路を搭載することが好ましい。実施の形態2のシフトレジスタ回路を電子機器の
表示部を駆動するための回路として搭載することで、駆動回路の面積を縮小することがで
き、表示部を大型化することができる。また、表示部の解像度の向上を図ることができる
【符号の説明】
【0149】
101 トランジスタ
102 トランジスタ
103 トランジスタ
104 トランジスタ
105 トランジスタ
111 配線
112 配線
113 配線
114 配線
115 配線
116 配線
117 配線
121 トランジスタ
122 トランジスタ
123 トランジスタ
124 トランジスタ
125 トランジスタ
126 容量素子
200 回路
201 容量素子
202 トランジスタ
203 トランジスタ
301 回路
302 トランジスタ
303 トランジスタ
304 トランジスタ
305 トランジスタ
311 配線
312 配線
313 配線
314 配線
315 配線
316 配線
400 基板
402 ゲート絶縁層
403 保護絶縁層
410 トランジスタ
411 ゲート電極層
415a ソース電極層
415b ドレイン電極層
416 酸化物絶縁層
430 酸化物半導体膜
431 酸化物半導体層
5000 筐体
5001 表示部
5002 第2表示部
5003 スピーカ
5004 LEDランプ
5005 操作キー
5006 接続端子
5007 センサ
5008 マイクロフォン
5009 スイッチ
5010 赤外線ポート
5011 記録媒体読込部
5012 支持部
5013 イヤホン
5015 シャッターボタン
5016 受像部
5017 充電器
5018 支持台
5019 外部接続ポート
5020 ポインティングデバイス
5021 リーダ/ライタ
5022 筐体
5023 表示部
5024 リモコン装置
5025 スピーカ
5026 表示パネル
5027 ユニットバス
5028 表示パネル
5029 車体
5030 天井
5031 表示パネル
5032 ヒンジ部
5360 タイミングコントローラ
5361 回路
5362 回路
5362a 回路
5362b 回路
5363_1 回路
5363_2 回路
5364 画素部
5367 画素
5371 ソース信号線
5372 ゲート信号線
5380 基板
5381 端子
図1
図2
図3
図4
図5
図6
図7
図8
図9
図10
図11
図12
図13
図14
【手続補正書】
【提出日】2023-10-05
【手続補正1】
【補正対象書類名】特許請求の範囲
【補正対象項目名】全文
【補正方法】変更
【補正の内容】
【特許請求の範囲】
【請求項1】
第1のトランジスタ乃至第9のトランジスタと、第1の配線乃至第5の配線と、を有し、
前記第1のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第1のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの他方は、前記第4の配線と常に導通し、
前記第5のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第5のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第6のトランジスタのソース又はドレインの一方は、前記第2のトランジスタのゲートと常に導通し、
前記第6のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第8のトランジスタのゲートは、前記第1のトランジスタのゲートと常に導通し、
前記第9のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第9のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第9のトランジスタのゲートは、前記第2のトランジスタのゲートと常に導通し、
前記第3のトランジスタは、前記第3のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4のトランジスタは、前記第4のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第5のトランジスタは、前記第5のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第7のトランジスタは、前記第7のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4の配線が少なくとも前記第4のトランジスタのチャネル領域を介して前記第1のトランジスタのゲートと導通しているとき、前記第4の配線の電位は前記第1のトランジスタのゲートに与えられる、
半導体装置。
【請求項2】
第1のトランジスタ乃至第9のトランジスタと、第1の配線乃至第5の配線と、を有し、
前記第1のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第1のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの他方は、前記第4の配線と常に導通し、
前記第5のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第5のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第6のトランジスタのソース又はドレインの一方は、前記第2のトランジスタのゲートと常に導通し、
前記第6のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第8のトランジスタのゲートは、前記第1のトランジスタのゲートと常に導通し、
前記第9のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第9のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第9のトランジスタのゲートは、前記第2のトランジスタのゲートと常に導通し、
前記第3のトランジスタは、前記第3のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4のトランジスタは、前記第4のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第5のトランジスタは、前記第5のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第7のトランジスタは、前記第7のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4の配線が少なくとも前記第4のトランジスタのチャネル領域を介して前記第1のトランジスタのゲートと導通しているとき、前記第4の配線の電位は前記第1のトランジスタのゲートに与えられ、
前記第1の配線は、第1の信号を出力する機能を有し、
前記第2の配線には、クロック信号が入力され、
前記第3の配線には、電源電圧が入力され、
前記第5の配線は、第2の信号を出力する機能を有する、
半導体装置。
【請求項3】
第1のトランジスタ乃至第9のトランジスタと、第1の配線乃至第5の配線と、を有し、
前記第1のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第1のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの他方は、前記第4の配線と常に導通し、
前記第5のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第5のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第6のトランジスタのソース又はドレインの一方は、前記第2のトランジスタのゲートと常に導通し、
前記第6のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第8のトランジスタのゲートは、前記第1のトランジスタのゲートと常に導通し、
前記第9のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第9のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第9のトランジスタのゲートは、前記第2のトランジスタのゲートと常に導通し、
前記第3のトランジスタは、前記第3のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4のトランジスタは、前記第4のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第5のトランジスタは、前記第5のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第7のトランジスタは、前記第7のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4の配線が少なくとも前記第4のトランジスタのチャネル領域を介して前記第1のトランジスタのゲートと導通しているとき、前記第4の配線の電位は前記第1のトランジスタのゲートに与えられ、
前記第3のトランジスタは、前記第4のトランジスタよりも、チャネル長に対するチャネル幅の比が小さく、
前記第8のトランジスタは、前記第1のトランジスタよりも、チャネル長に対するチャネル幅の比が小さ
前記第9のトランジスタは、前記第2のトランジスタよりも、チャネル長に対するチャネル幅の比が小さい、
半導体装置。
【請求項4】
第1のトランジスタ乃至第9のトランジスタと、第1の配線乃至第5の配線と、を有し、
前記第1のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第1のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第2のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第3のトランジスタのソース又はドレインの他方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第4のトランジスタのソース又はドレインの他方は、前記第4の配線と常に導通し、
前記第5のトランジスタのソース又はドレインの一方は、前記第6のトランジスタのゲートと常に導通し、
前記第5のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第6のトランジスタのソース又はドレインの一方は、前記第2のトランジスタのゲートと常に導通し、
前記第6のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの一方は、前記第1の配線と常に導通し、
前記第7のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第8のトランジスタのソース又はドレインの他方は、前記第2の配線と常に導通し、
前記第8のトランジスタのゲートは、前記第1のトランジスタのゲートと常に導通し、
前記第9のトランジスタのソース又はドレインの一方は、前記第5の配線と常に導通し、
前記第9のトランジスタのソース又はドレインの他方は、前記第3の配線と常に導通し、
前記第9のトランジスタのゲートは、前記第2のトランジスタのゲートと常に導通し、
前記第3のトランジスタは、前記第3のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4のトランジスタは、前記第4のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第5のトランジスタは、前記第5のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第7のトランジスタは、前記第7のトランジスタのゲートの電位に従って、オン状態またはオフ状態が制御され、
前記第4の配線が少なくとも前記第4のトランジスタのチャネル領域を介して前記第1のトランジスタのゲートと導通しているとき、前記第4の配線の電位は前記第1のトランジスタのゲートに与えられ、
前記第1の配線は、第1の信号を出力する機能を有し、
前記第2の配線には、クロック信号が入力され、
前記第3の配線には、電源電圧が入力され、
前記第5の配線は、第2の信号を出力する機能を有し、
前記第3のトランジスタは、前記第4のトランジスタよりも、チャネル長に対するチャネル幅の比が小さく、
前記第8のトランジスタは、前記第1のトランジスタよりも、チャネル長に対するチャネル幅の比が小さ
前記第9のトランジスタは、前記第2のトランジスタよりも、チャネル長に対するチャネル幅の比が小さい、
半導体装置。
【請求項5】
請求項1乃至請求項4のいずれか一において、
前記第5のトランジスタは、前記第4のトランジスタよりも、チャネル長に対するチャネル幅の比が小さい、
半導体装置。
【請求項6】
請求項1乃至請求項5のいずれか一において、
前記第1のトランジスタ乃至前記第9のトランジスタは、同じチャネル型を有する、
半導体装置。