IP Force 特許公報掲載プロジェクト 2022.1.31 β版

知財求人 - 知財ポータルサイト「IP Force」

▶ NLTテクノロジー株式会社の特許一覧 ▶ 武漢天馬微電子有限公司の特許一覧

(19)【発行国】日本国特許庁(JP)
(12)【公報種別】特許公報(B2)
(11)【特許番号】
(24)【登録日】2022-08-03
(45)【発行日】2022-08-12
(54)【発明の名称】表示装置及び表示装置の製造方法
(51)【国際特許分類】
   H01L 29/786 20060101AFI20220804BHJP
   G09F 9/00 20060101ALI20220804BHJP
   G09F 9/30 20060101ALI20220804BHJP
   G09F 9/302 20060101ALI20220804BHJP
   G09G 3/20 20060101ALI20220804BHJP
   G09G 3/3233 20160101ALI20220804BHJP
   H01L 27/32 20060101ALI20220804BHJP
   H01L 21/336 20060101ALI20220804BHJP
   H05B 33/12 20060101ALI20220804BHJP
   H01L 51/50 20060101ALI20220804BHJP
   H05B 33/22 20060101ALI20220804BHJP
【FI】
H01L29/78 614
G09F9/00 338
G09F9/30 338
G09F9/30 365
G09F9/302 C
G09G3/20 624B
G09G3/20 642A
G09G3/20 680H
G09G3/3233
H01L27/32
H01L29/78 612Z
H01L29/78 618C
H05B33/12 B
H05B33/14 A
H05B33/22 Z
【請求項の数】 15
(21)【出願番号】P 2018075537
(22)【出願日】2018-04-10
(65)【公開番号】P2019186384
(43)【公開日】2019-10-24
【審査請求日】2021-03-30
(73)【特許権者】
【識別番号】303018827
【氏名又は名称】Tianma Japan株式会社
(73)【特許権者】
【識別番号】520272868
【氏名又は名称】武漢天馬微電子有限公司
(74)【代理人】
【識別番号】110001678
【氏名又は名称】特許業務法人藤央特許事務所
(72)【発明者】
【氏名】松枝 洋二郎
【審査官】上田 智志
(56)【参考文献】
【文献】特開2000-091069(JP,A)
【文献】特開2007-233270(JP,A)
【文献】特開2003-271088(JP,A)
【文献】特開2007-103368(JP,A)
【文献】国際公開第2008/117393(WO,A1)
(58)【調査した分野】(Int.Cl.,DB名)
H01L 21/336、27/32、29/786、51/50、
G09F 9/00、9/30、9/302、
G09G 3/20、3/3233、
H05B 33/12、33/14、33/22
(57)【特許請求の範囲】
【請求項1】
表示装置であって、
表示領域において、それぞれ第1方向に配列された複数の第1種画素からなる、複数の第1種画素ラインと、
前記表示領域において、それぞれ前記第1方向に配列された複数の第2種画素からなる、複数の第2種画素ラインと、
を含み、
前記複数の第1種画素ラインと前記複数の第2種画素ラインとは、前記第1方向に垂直な第2方向に交互に配列されており、
前記第1種画素は、前記第2方向に配列された第1赤副画素及び第1青副画素、並びに、前記第1赤副画素及び前記第1青副画素に対して前記第1方向と反対の側に配置され、かつ、前記第2方向において前記第1赤副画素及び前記第1青副画素の間に配置されている第1緑副画素、から構成され、
前記第2種画素は、前記第2方向に配列された第2赤副画素及び第2青副画素、並びに、前記第2赤副画素及び前記第2青副画素に対して前記第1方向の側に配置され、かつ、前記第2方向において前記第2赤副画素及び前記第2青副画素の間に配置されている第2緑副画素、から構成され、
前記複数の第1種画素ラインは、前記第1方向の反対側の端に配置されており、かつ、前記第2方向に配列されている画素ラインにおける前記第2方向の反対側の端に配置されている、複数の終端第1種画素を含み、
前記複数の第2種画素ラインは、前記第1方向の反対側の端に配置されており、かつ、前記第2方向に配列されている画素ラインにおける前記第2方向の反対側の端に配置されている、複数の終端第2種画素を含み、
前記複数の終端第1種画素それぞれの発光素子の駆動トランジスタのチャネル幅は、前記第1方向、前記第1方向の反対方向、前記第2方向、及び前記第2方向の反対方向の4方向において他の画素に囲まれている内部画素の発光素子の駆動トランジスタのチャネル幅よりも小さい、
表示装置。
【請求項2】
請求項1に記載の表示装置であって、
前記複数の終端第1種画素と前記内部画素の駆動トランジスタのゲート電圧は、同一の入力映像信号に対して、同一である、
表示装置。
【請求項3】
請求項1に記載の表示装置であって、
前記複数の終端第1種画素は、第1の終端第1種画素及び第2の終端第1種画素を含み、
前記第1の終端第1種画素に対して前記第2方向の側において隣接している第2種画素は、前記第1方向の反対側において、第2種画素ラインの端に配置されており、
前記第2の終端第1種画素に対して前記第2方向において隣接している第2種画素は、前記第1方向の反対側に配置されている他の第2種画素に隣接し、
前記第1の終端第1種画素の駆動トランジスタのチャネル幅は、前記第2の終端第1種画素の駆動トランジスタのチャネル幅よりも小さい、
表示装置。
【請求項4】
請求項1に記載の表示装置であって、
前記複数の終端第2種画素の駆動トランジスタのチャネル幅は、前記複数の終端第1種画素の駆動トランジスタのチャネル幅よりも大きい、
表示装置。
【請求項5】
請求項4に記載の表示装置であって、
前記複数の終端第2種画素の駆動トランジスタのチャネル幅は、前記内部画素の駆動トランジスタのチャネル幅と同一である、
表示装置。
【請求項6】
請求項1に記載の表示装置であって、
前記複数の終端第1種画素の両端の終端第1種画素に挟まれる終端第1種画素の緑副画素は、前記両端の終端第1種画素の緑副画素を結ぶ直線よりも外側に配置されている、
表示装置。
【請求項7】
請求項6に記載の表示装置であって、
前記複数の終端第1種画素は、第1の終端第1種画素及び第2の終端第1種画素を含み、
前記第1の終端第1種画素と、前記第1の終端第1種画素の両側の終端第1種画素それぞれとを結ぶ直線の間の角度は、前記第2の終端第1種画素と前記第2の終端第1種画素の両側の終端第1種画素それぞれとを結ぶ直線の間の角度よりも小さく、
前記第1の終端第1種画素の駆動トランジスタのチャネル幅は、前記第2の終端第1種画素の駆動トランジスタのチャネル幅よりも小さい、
表示装置。
【請求項8】
請求項1に記載の表示装置であって、
前記表示領域は、複数の終端第1種画素からなる第1グループと、前記第1グループと異なる複数の終端第1種画素からなる第2グループとを含み、
前記第1グループにおいて、両端の終端第1種画素に挟まれる終端第1種画素の緑副画素は、前記両端の終端第1種画素の緑副画素を結ぶ直線よりも外側に配置されており、
前記第2グループにおいて、両端の終端第1種画素に挟まれる終端第1種画素の緑副画素は、前記両端の終端第1種画素の緑副画素を結ぶ直線よりも内側に配置されており、
前記第1グループにおける駆動トランジスタの最小チャネル幅は、前記第2グループにおける駆動トランジスタの最小チャネル幅よりも小さい、
表示装置。
【請求項9】
表示装置の製造方法であって、
前記表示装置は、
表示領域において、それぞれ第1方向に配列された複数の第1種画素からなる、複数の第1種画素ラインと、
前記表示領域において、それぞれ前記第1方向に配列された複数の第2種画素からなる、複数の第2種画素ラインと、
を含み、
前記複数の第1種画素ラインと前記複数の第2種画素ラインとは、前記第1方向に垂直な第2方向に交互に配列されており、
前記第1種画素は、前記第2方向に配列された第1赤副画素及び第1青副画素、並びに、前記第1赤副画素及び前記第1青副画素に対して前記第1方向と反対の側に配置され、かつ、前記第2方向において前記第1赤副画素及び前記第1青副画素の間に配置されている第1緑副画素、から構成され、
前記第2種画素は、前記第2方向に配列された第2赤副画素及び第2青副画素、並びに、前記第2赤副画素及び前記第2青副画素に対して前記第1方向の側に配置され、かつ、前記第2方向において前記第2赤副画素及び前記第2青副画素の間に配置されている第2緑副画素、から構成され、
前記複数の第1種画素ラインは、前記第1方向の反対側の端に配置されており、かつ、
前記第2方向に配列されている画素ラインにおける前記第2方向の反対側の端に配置されている、複数の終端第1種画素を含み、
前記複数の第2種画素ラインは、前記第1方向の反対側の端に配置されており、かつ、前記第2方向に配列されている画素ラインにおける前記第2方向の反対側の端に配置されている、複数の終端第2種画素を含み、
前記表示装置の製造方法は、
基板上に、前記複数の第1種画素及び前記複数の第2種画素それぞれの駆動トランジスタを形成するステップと、
前記基板上に、前記駆動トランジスタにより駆動される発光素子を形成するステップと、を含み、
前記駆動トランジスタを形成するステップは、
半導体層を形成するステップと、
前記半導体層を、フォトマスクを使用してパターニングして、前記複数の第1種画素及び前記複数の第2種画素それぞれの駆動トランジスタのチャネルを含む半導体パターンを形成するステップと、を含み、
前記フォトマスクは、前記複数の終端第1種画素それぞれの駆動トランジスタのチャネル幅が、前記第1方向、前記第1方向の反対方向、前記第2方向、及び前記第2方向の反対方向の4方向において他の画素に囲まれている内部画素の駆動トランジスタのチャネル幅よりも小さくなるような、パターンを有する、
表示装置の製造方法。
【請求項10】
請求項9に記載の表示装置の製造方法であって、
前記複数の終端第1種画素は、第1の終端第1種画素及び第2の終端第1種画素を含み、
前記第1の終端第1種画素に対して前記第2方向の側において隣接している第2種画素は、前記第1方向の反対側において、第2種画素ラインの端に配置されており、
前記第2の終端第1種画素に対して前記第2方向において隣接している第2種画素は、前記第1方向の反対側に配置されている他の第2種画素に隣接し、
前記フォトマスクは、前記第1の終端第1種画素の駆動トランジスタのチャネル幅が、前記第2の終端第1種画素の駆動トランジスタのチャネル幅よりも小さくなるような、パターンを有する、
表示装置の製造方法。
【請求項11】
請求項9に記載の表示装置の製造方法であって、
前記フォトマスクは、前記複数の終端第2種画素の駆動トランジスタのチャネル幅が、前記複数の終端第1種画素の駆動トランジスタのチャネル幅よりも大きくなるような、パターンを有する、
表示装置の製造方法。
【請求項12】
請求項11に記載の表示装置の製造方法であって、
前記フォトマスクは、前記複数の終端第2種画素の駆動トランジスタのチャネル幅は、前記内部画素の駆動トランジスタのチャネル幅と同一となるような、パターンを有する、
表示装置の製造方法。
【請求項13】
請求項12に記載の表示装置の製造方法であって、
前記複数の終端第1種画素は、第1の終端第1種画素及び第2の終端第1種画素を含み、
前記第1の終端第1種画素と、前記第1の終端第1種画素の両側の終端第1種画素それぞれとを結ぶ直線の間の角度は、前記第2の終端第1種画素と前記第2の終端第1種画素の両側の終端第1種画素それぞれとを結ぶ直線の間の角度よりも小さく、
前記フォトマスクは、前記第1の終端第1種画素の駆動トランジスタのチャネル幅が、前記第2の終端第1種画素の駆動トランジスタのチャネル幅よりも小さくなるような、パターンを有する、
表示装置の製造方法。
【請求項14】
請求項9に記載の表示装置の製造方法であって、
前記表示領域は、複数の終端第1種画素からなる第1グループと、前記第1グループと異なる複数の終端第1種画素からなる第2グループとを含み、
前記第1グループにおいて、両端の終端第1種画素に挟まれる終端第1種画素の緑副画素は、前記両端の終端第1種画素の緑副画素を結ぶ直線よりも外側に配置されており、
前記第2グループにおいて、両端の終端第1種画素に挟まれる終端第1種画素の緑副画素は、前記両端の終端第1種画素の緑副画素を結ぶ直線よりも内側に配置されており、
前記フォトマスクは、前記第1グループにおける駆動トランジスタの最小チャネル幅が、前記第2グループにおける駆動トランジスタの最小チャネル幅よりも小さくなるような、パターンを有する、
表示装置の製造方法。
【請求項15】
請求項1に記載の表示装置であって、
前記表示領域は、所定ピッチで配列された副画素からなる複数の副画素ラインで構成された領域であり、
前記複数の副画素ラインは、前記複数の第1種画素ラインと、前記複数の第2種画素ラインと、を含み、
前記複数の副画素ラインは、所定ピッチで配列されている、
表示装置。
【発明の詳細な説明】
【技術分野】
【0001】
本開示は、表示装置及び表示装置の製造方法に関する。
【背景技術】
【0002】
カラー表示装置の表示領域は、一般に、表示パネルの基板上に配列された赤(R)、緑(G)、青(B)の副画素で構成されている。副画素の様々な配置(画素配置)が提案されおり、例えば、RGBストライプ配置や、デルタナブラ配置(単にデルタ配置とも呼ぶ)が知られている(例えば特許文献1)。
【0003】
近年、表示領域のコーナを曲線状に形成することで、表示領域のデザイン性を向上する製品が増加している。しかし、デルタナブラ配置では、曲線状のコーナ部(Rコーナ部とも呼ぶ)の刻み目が目立ちやすく、画質が低下する。
【先行技術文献】
【特許文献】
【0004】
【文献】特開2003-271088号公報
【発明の概要】
【発明が解決しようとする課題】
【0005】
したがって、デルタナブラ配置の表示装置において、Rコーナ部における画質低下を抑制できる技術が望まれる。
【課題を解決するための手段】
【0006】
本開示の一態様の表示装置は、表示領域において、それぞれ第1方向に配列された複数の第1種画素からなる、複数の第1種画素ラインと、前記表示領域において、それぞれ前記第1方向に配列された複数の第2種画素からなる、複数の第2種画素ラインと、を含む。前記複数の第1種画素ラインと前記複数の第2種画素ラインとは、前記第1方向に垂直な第2方向に交互に配列されている。前記第1種画素は、前記第2方向に配列された第1赤副画素及び第1青副画素、並びに、前記第1赤副画素及び前記第1青副画素に対して前記第1方向と反対の側に配置され、かつ、前記第2方向において前記第1赤副画素及び前記第1青副画素の間に配置されている第1緑副画素、から構成されている。前記第2種画素は、前記第2方向に配列された第2赤副画素及び第2青副画素、並びに、前記第2赤副画素及び前記第2青副画素に対して前記第1方向の側に配置され、かつ、前記第2方向において前記第2赤副画素及び前記第2青副画素の間に配置されている第2緑副画素、から構成されている。前記複数の第1種画素ラインは、前記第1方向の反対側の端に配置されており、かつ、前記第2方向に配列されている画素ラインにおける前記第2方向の反対側の端に配置されている、複数の終端第1種画素を含む。前記複数の第2種画素ラインは、前記第1方向の反対側の端に配置されており、かつ、前記第2方向に配列されている画素ラインにおける前記第2方向の反対側の端に配置されている、複数の終端第2種画素を含む。前記複数の終端第1種画素それぞれの発光素子の駆動トランジスタのチャネル幅は、前記第1方向、前記第1方向の反対方向、前記第2方向、及び前記第2方向の反対方向の4方向において他の画素に囲まれている内部画素の発光素子の駆動トランジスタのチャネル幅よりも小さい。
【発明の効果】
【0007】
本開示の一態様によれば、デルタナブラ配置の表示装置において画質低下を抑制することができる。
【図面の簡単な説明】
【0008】
図1】OLED表示装置の構成例を模式的に示す。
図2】トップエミッション型の画素構造の例を示す。
図3A】画素回路の例を示す。
図3B】画素回路の例を示す。
図4】ドライバICの論理要素を示す。
図5】デルタナブラパネルにおける画素配置を示す。
図6図5に示す表示領域の部分に含まれる終端画素を示す。
図7】凸状のRコーナ部における緑副画素外向き画素において、異なる輝度を与える例を示す。
図8】緑副画素外向き終端画素と、隣接する緑副画素外向き終端画素との間の角度の例を示す。
図9】表示領域の境界を含む一部の領域を模式的に示す。
図10】凹状Rコーナ部における終端第1種画素及び終端第2種画素を示す。
図11】凹状のRコーナ部における緑副画素外向き終端画素の位置関係を示す。
図12A】通常画素である内部画素と低輝度画素である終端第1種画素の、画素回路の平面図である。
図12B】画素回路の半導体層のパターンを示す。
図12C】画素回路のM1金属層のパターンを示す。
図12D】画素回路の半導体層及びM1金属層のパターンを示す。
図12E】画素回路のM2金属層のパターンを示す。
図12F】画素回路のアノード電極の層のパターンを示す。
【発明を実施するための形態】
【0009】
以下、添付図面を参照して本開示の実施形態を説明する。本実施形態は本発明を実現するための一例に過ぎず、本開示の技術的範囲を限定するものではないことに注意すべきである。各図において共通の構成については同一の参照符号が付されている。
【0010】
[表示装置の構成]
図1を参照して、本実施形態に係る、表示装置の全体構成を説明する。なお、説明をわかりやすくするため、図示した物の寸法、形状については、誇張して記載している場合もある。以下において、表示装置の例として、OLED(Organic Light-Emitting Diode)表示装置を説明するが、本開示の特徴は、液晶表示装置や量子ドット表示装置等、OLED表示装置と異なる任意の種類の表示装置に適用することができる。
【0011】
図1は、OLED表示装置10の構成例を模式的に示す。OLED表示装置10は、OLED表示パネルと制御装置とを含む。OLED表示パネルは、発光素子が形成されるTFT(Thin Film Transistor)基板100と、OLED素子を封止する封止基板200と、TFT基板100と封止基板200とを接合する接合部(ガラスフリットシール部)300を含む。TFT基板100と封止基板200との間には、例えば、乾燥空気が封入されており、接合部300により封止されている。
【0012】
TFT基板100の表示領域125の外側のカソード電極形成領域114の周囲に、走査ドライバ131、エミッションドライバ132、保護回路133、及びドライバIC134が配置されている。これらは、FPC(Flexible Printed Circuit)135を介して外部の機器と接続される。ドライバIC134は制御装置に含まれる。走査ドライバ131、エミッションドライバ132、及び保護回路133は、制御装置、又は、OLED表示パネル及び制御装置に含まれる。
【0013】
走査ドライバ131はTFT基板100の走査線を駆動する。エミッションドライバ132は、エミッション制御線を駆動して、各副画素の発光期間を制御する。保護回路133は素子を静電気放電から保護する。ドライバIC134は、例えば、異方性導電フィルム(ACF:Anisotropic Conductive Film)を用いて実装される。
【0014】
ドライバIC134は、走査ドライバ131及びエミッションドライバ132に電源及びタイミング信号(制御信号)を与え、さらに、データ線に映像データに対応する信号を与える。すなわち、ドライバIC134は、表示制御機能を有する。後述するように、ドライバIC134は、映像フレームの画素の相対輝度データを表示パネルの副画素の相対輝度データに変換する機能を有する。
【0015】
図1において、左から右に延びる軸をX軸、上から下に延びる軸をY軸と呼ぶ。走査線はX軸に沿って延びており、表示領域125において、X軸に沿って配列された画素又は副画素を画素又は副画素の行と呼ぶ。表示領域125において、Y軸に沿って配列された画素又は副画素を画素列又は副画素の列と呼ぶ。
【0016】
次に、OLED表示装置10の詳細構造について説明する。図2は、OLED表示装置10の断面構造の一部を模式的に示す。図2に示すように、OLED表示装置10は、TFT基板100と、TFT基板100と対向する封止構造部とを含む。ここで、封止構造部の一例は、可撓性又は不撓性の封止基板200である。封止構造部は、例えば、薄膜封止(TFE:Thin Film Encapsulation)構造であってもよい。
【0017】
TFT基板100は、絶縁基板151と封止構造部との間に配置された、複数の下部電極(例えば、アノード電極162)と、1つの上部電極(例えば、カソード電極166)と、複数の有機発光膜165とを含む。カソード電極166は、有機発光膜165からの光を封止構造部に向けて透過させる透明電極である。
【0018】
1つのカソード電極166と1つのアノード電極162との間に、1つの有機発光膜165が配置されている。複数のアノード電極162は、同一面上(例えば、平坦化膜161の上)に配置され、1つのアノード電極162の上に1つの有機発光膜165が配置されている。
【0019】
OLED表示装置10は、封止構造部に向かって立ち上がる複数のスペーサ164と、それぞれが複数のスイッチを含む複数の回路とを有する。複数の回路の各々は、絶縁基板151とアノード電極162との間に形成され、複数のアノード電極162の各々に供給する電流を制御する。
【0020】
図2は、トップエミッション型の画素構造の例を示す。トップエミッション型の画素構造は、光が出射する側(図面上側)に、複数の画素に共通のカソード電極166が配置される。カソード電極166は、表示領域125の全面を完全に覆う形状を有する。本開示の特徴は、ボトムエミッション型の画素構造を有するOLED表示装置にも適用できる。ボトムエミッション型の画素構造は、透明アノード電極と反射カソード電極を有し、TFT基板100を介して外部に光を出射する。
【0021】
以下、OLED表示装置10についてより詳しく説明する。TFT基板100は、表示領域125内に配列された副画素、及び、表示領域125の周囲の配線領域に形成された配線を含む。配線は、画素回路と、配線領域に配置された回路131、132、134とを接続する。
【0022】
本実施形態の表示領域125は、デルタナブラ配置された副画素で構成されている。デルタナブラ配置の詳細は後述する。以下において、OLED表示パネルを、デルタナブラパネルと呼ぶことがある。副画素は、赤(R)、緑(G)、又は青(B)のいずれかの色を表示する発光領域である。以下に説明する例は、上記三色の組により画像を表示するが、OLED表示装置10は、これと異なる三色の組により表示してもよい。
【0023】
発光領域は、OLED素子に含まれる。OLED素子は、下部電極であるアノード電極、有機発光膜、及び上部電極であるカソード電極を含んで構成される。すなわち、複数のOLED素子は、1つのカソード電極166と、複数のアノード電極162と、複数の有機発光膜165により形成されている。
【0024】
絶縁基板151は、例えばガラス又は樹脂で形成されており、不撓性又は可撓性基板である。なお、以下の説明において、絶縁基板151に近い側を下側、遠い側を上側と記す。ゲート絶縁膜156を介して、ゲート電極157が形成されている。ゲート電極157の層上に層間絶縁膜158が形成されている。
【0025】
表示領域125内において、層間絶縁膜158上にソース電極159、ドレイン電極160が形成されている。ソース電極159、ドレイン電極160は、例えば、高融点金属又はその合金で形成される。ソース電極159、ドレイン電極160は、層間絶縁膜158のコンタクトホールに形成されたコンタクト部168、169によって、チャネル部155に接続されている。
【0026】
ソース電極159、ドレイン電極160の上に、絶縁性の平坦化膜161が形成される。絶縁性の平坦化膜161の上に、アノード電極162が形成されている。アノード電極162は、平坦化膜161のコンタクトホールに形成されたコンタクト部によってドレイン電極160に接続されている。画素回路(TFTs)は、アノード電極162の下側に形成されている。
【0027】
アノード電極162の上に、OLED素子を分離する絶縁性の画素定義層(Pixel Defining Layer:PDL)163が形成されている。OLED素子は、積層された、アノード電極162、有機発光膜165、及びカソード電極166(の部分)で構成される。発光領域OLED素子は、画素定義層163の開口167に形成されている。
【0028】
絶縁性のスペーサ164は、2つのアノード電極162の間における、画素定義層163の面上に形成されている。スペーサ164の頂面は画素定義層163の上面よりも高い(封止基板200に近い)位置にあり、封止基板200が変形した場合に、封止基板200を支持して、OLED素子と封止基板200との間隔を維持する。
【0029】
アノード電極162の上に、有機発光膜165が形成されている。有機発光膜165は、画素定義層163の開口167及びその周囲において、画素定義層163に付着している。有機発光膜165の上にカソード電極166が形成されている。カソード電極166は、透明電極である。カソード電極166は、有機発光膜165からの可視光の全て又は一部を透過させる。
【0030】
画素定義層163の開口167に形成された、アノード電極162、有機発光膜165及びカソード電極166の積層膜が、OLED素子を構成する。電流は画素定義層163の開口167のみに流れので、開口167において露出している有機発光膜165の領域が、OLED素子の発光領域(副画素)である。カソード電極166は、分離して形成されているアノード電極162及び有機発光膜165(OLED素子)に共通である。なお、カソード電極166の上には、不図示のキャップ層が形成されてもよい。
【0031】
封止基板200は、透明な絶縁基板であって、例えばガラス基板である。封止基板200の光出射面(前面)に、λ/4位相差板201と偏光板202とが配置され、外部から入射した光の反射を抑制する。
【0032】
[画素回路構成]
基板100上には、複数の副画素のアノード電極にそれぞれ供給する電流を制御する複数の画素回路が形成されている。図3Bは、画素回路の構成例を示す。各画素回路は、第1のトランジスタT1と、第2のトランジスタT2と、第3のトランジスタT3と、保持容量Cとを含む。画素回路は、副画素であるOLED素子E1の発光を制御する。トランジスタは、TFT(Thin Film Transistor)である。以下、第1のトランジスタT1~第3のトランジスタT3をそれぞれトランジスタT1~トランジスタT3と略記する。
【0033】
トランジスタT2は副画素選択用のスイッチである。トランジスタT2はpチャネル型TFTであり、ゲート端子は、走査線106に接続されている。ドレイン端子は、データ線105に接続されている。ソース端子は、トランジスタT1のゲート端子に接続されている。
【0034】
トランジスタT1はOLED素子E1の駆動用のトランジスタ(駆動TFT)である。トランジスタT1はpチャネル型TFTであり、そのゲート端子はT2のソース端子に接続されている。トランジスタT1のソース端子は電源線108(Vdd)に接続されている。ドレイン端子は、トランジスタT3のソース端子に接続されている。トランジスタT1のゲート端子とソース端子との間に保持容量C1が形成されている。
【0035】
トランジスタT3は、OLED素子E1への駆動電流の供給と停止を制御するスイッチである。トランジスタT3はpチャネル型TFTであり、ゲート端子はエミッション制御線107に接続されている。トランジスタT3のソース端子はトランジスタT1のドレイン端子に接続されている。ドレイン端子は、OLED素子E1に接続されている。
【0036】
次に、画素回路の動作を説明する。走査ドライバ131が走査線106に選択パルスを出力し、トランジスタT2を開状態にする。データ線105を介してドライバIC134から供給されたデータ電圧は、保持容量C1に格納される。保持容量C1は、格納された電圧を、1フレーム期間を通じて保持する。保持電圧によって、トランジスタT1のコンダクタンスがアナログ的に変化し、トランジスタT1は、発光諧調に対応した順バイアス電流をOLED素子E1に供給する。
【0037】
トランジスタT3は、駆動電流の供給経路上に位置する。エミッションドライバ132は、エミッション制御線107に制御信号を出力して、トランジスタT3開閉状態を制御する。トランジスタT3が開状態のとき、駆動電流がOLED素子E1に供給される。トランジスタT3が閉状態のとき、この供給が停止される。トランジスタT3の開閉を制御することにより、1フィールド周期内の点灯期間(デューティ比)を制御することができる。
【0038】
図3Bは、画素回路の他の構成例を示す。図3Aの画素回路との相違は、トランジスタT3である。トランジスタT2は、図3AのトランジスタT2の機能(副画素選択用のスイッチ)と同じ機能を有するスイッチである。
【0039】
トランジスタT3は、様々な目的で使用することができる。トランジスタT3は、例えば、OLED素子E1間のリーク電流によるクロストークを抑制するために、一旦、OLED素子E1のアノード電極を黒信号レベル以下の十分低い電圧にリセットする目的で使用しても良い。なお、トランジスタT3のゲートを制御するリセット線を、便宜的に、図3Aのエミッション制御線107と同様に、符号107で示す。
【0040】
他にも、トランジスタT3は、トランジスタT1の特性を測定する目的で使用してもよい。例えば、トランジスタT1を飽和領域、スイッチングトランジスタT3を線形領域で動作するようにバイアス条件を選んで、電源線108(Vdd)から基準電圧供給線109(Vref)に流れる電流を測定すれば、トランジスタT1の電圧・電流変換特性を正確に測定することができる。副画素毎のトランジスタT1の電圧・電流変換特性の違いを補償するデータ信号を外部回路で生成すれば、均一性の高い表示画像を実現できる。
【0041】
一方、トランジスタT1をオフ状態にしてトランジスタT3をリニア領域で動作させ、OLED素子E1を発光させる電圧を基準電圧供給線109から印加すれば、副画素毎のOLED素子E1の電圧・電流特性を正確に測定することができる。例えば、長時間の使用によってOLED素子E1が劣化した場合にも、その劣化量を補償するデータ信号を外部回路で生成すれば、長寿命化を実現できる。
【0042】
図3A及び3Bの画素回路は例であって、画素回路は他の回路構成を有してよい。図3A及び3Bの画素回路はpチャネル型TFTを使用しているが、画素回路はnチャネル型TFTを使用してもよい。
【0043】
[ドライバICの構成]
図4は、ドライバIC134の論理要素を示す。ドライバIC134は、ガンマ変換部341、相対輝度変換部342、逆ガンマ変換部343、駆動信号生成部344、及びデータドライバ345を含む。
【0044】
ドライバIC134は、不図示の主制御部から、映像信号及び映像信号用タイミング信号を受信する。映像信号は、連続する映像フレームのデータ(信号)を含む。ガンマ変換部341は、入力された映像信号に含まれるRGB階調値(信号)を、RGB相対輝度値に変換する。より具体的には、ガンマ変換部341は、各映像フレームの各画素のR階調値、G階調値、B階調値を、R相対輝度値、G相対輝度値、B相対輝度値(LRin、LGin、LBin)に変換する。画素の相対輝度値は、映像フレーム内で正規化された輝度値である。
【0045】
相対輝度変換部342は、映像フレーム内の各画素のR、G、B相対輝度値(LRin、LGin、LBin)を、OLED表示パネルの副画素のR、G、B相対輝度値(LRp、LGp、LBp)に変換する。副画素の相対輝度値は、OLED表示パネルにおいて正規化された副画素の輝度値である。
【0046】
なお、表示すべき画像データの画素数と表示パネルの画素数は必ずしも一致するとは限らず、レンダリング処理によって見かけ上の解像度を向上させることもできる。その場合には、レンダリング処理後に最終的に表示パネルの副画素に割り当てられた各画素のR、G、B相対輝度値(LRin、LGin、LBin)に対して、上記処理を行いOLED表示パネルの副画素のR、G、B相対輝度値(LRp、LGp、LBp)に変換する。
【0047】
逆ガンマ変換部343は、相対輝度変換部342による演算後のR副画素、G副画素、B副画素の相対輝度値を、R副画素、G副画素、B副画素の階調値に変換する。データドライバ345は、R副画素、G副画素、B副画素の階調値に応じた駆動信号を、画素回路に送信する。
【0048】
駆動信号生成部344は、入力された映像信号用タイミング信号を、OLED表示パネルの表示制御用駆動信号に変換する。映像信号用タイミング信号は、データ転送レートを決定するドットクロック(ピクセルクロック)、水平同期信号、垂直同期信号、データイネーブル信号を含む。
【0049】
駆動信号生成部344は、入力された映像信号用タイミング信号のドットクロック、データイネーブル信号、垂直同期信号、水平同期信号から、デルタナブラパネルのデータドライバ35、走査ドライバ131、及びエミッションドライバ132の制御信号(又は、パネルの駆動信号)を生成し、それらに出力する。
【0050】
[デルタナブラパネルにおける画素配置]
図5は、デルタナブラパネルにおける画素配置を示す。図5は、表示領域125の境界(表示領域125の端)を含む一部の領域を模式的に示す。図5は、凸状の曲線的な境界を示す部分を示す。曲線255は、表示領域125の設計上の仮想的な境界線を示す。曲線255に従って、表示領域125の端の画素及び副画素の配置が決定されている。以下において、凸状又は凹上の曲線的な境界を示す部分を、Rコーナ部とも呼ぶ。
【0051】
表示領域125は、面内に配置されている、複数の赤副画素41R、複数の緑副画素41G、及び複数の青副画素41Bで構成されている。図5において、一つの赤副画素、一つの緑副画素、及び一つの青副画素が、例として、符号で指示されている。図5において、同一のハッチングの(丸い角の)四角は、同一色の副画素を示す。図5において、副画素の形状は四角であるが、副画素の形状は任意であって、例えば、六角形又は八角形であってもよい。
【0052】
表示領域125は、X方向に配列されている複数の副画素列42を含む。図5において、一つの副画素列が、例として、符号42で指示されている。副画素列42は、図5において、Y方向に配列されている副画素で構成されている。X方向(第1方向)は、図5において左から右に向かう方向であり、Y方向(第2方向)は、上から下に向かう方向である。X方向とY方向は、副画素が配置されている面内において垂直である。
【0053】
副画素列42は、所定ピッチで交互に配列された赤副画素41R、緑副画素41G及び青副画素41Bで構成されている。図5の例において、赤副画素41R、青副画素41B、及び緑副画素41Gは、この順で配列されている。隣接する副画素列42の位置は、Y方向においてずれており、副画素列42の副画素は、Y方向において、隣接する副画素列42の他の二色の副画素の間にある。
【0054】
図5の例において、隣接する副画素列42は半ピッチずれている。1ピッチは、同一色の副画素の間のY方向における距離である。例えば、緑副画素は、Y方向において、隣接副画素列42における赤副画素と青副画素の中央に位置している。
【0055】
表示領域125は、Y方向に配列されている複数の副画素行43を含む。図5において、一つの緑の副画素行が、例として、符号43で指示されている。副画素行43は、X方向に所定ピッチで配列されている副画素で構成されている。図5の例において、各副画素行43は、同一色の副画素で構成されている。副画素行43は、他の2色の副画素行にY方向において挟まれている。
【0056】
副画素行43の副画素は、X方向において、隣接する副画素行43の隣接する二つの副画素の間に位置する。図5の例において、隣接する副画素行43は半ピッチずれている。1ピッチは、副画素行43において隣接する副画素の間の距離である。副画素は、X方向において、隣接する副画素行43の隣接する二つの副画素の中央に位置する。
【0057】
なお、本実施形態においては、便宜的に、X方向に延びる副画素ラインを副画素行、Y方向に延びる副画素ラインを副画素列と呼ぶが、副画素行及び副画素列の方向は、これに限定されない。
【0058】
表示領域125は、マトリックス状に配置されている、第1種画素51及び第2種画素52の、2種類の画素を含む。図5において、一つの第1種画素のみが、例として、符号51で指示されている。また、一つの第2種画素のみが、例として、符号52で指示されている。第1種画素及び第2種画素の一方が、デルタナブラ配置におけるデルタ画素であり、もう一方がナブラ画素である。
【0059】
図5において、いくつかの第1種画素51は、一つの頂点が左側にあり、二つの頂点が右側にある三角形で示されている。また、いくつかの第2種画素52は、一つの頂点が右側にあり、二つの頂点が左側にある三角形で示されている。図5における右側がX方向の側であり、左側がその反対側である。なお、画素51が第2種画素と呼び、画素52を第1種画素と呼んでもよい。
【0060】
第1種画素51及び第2種画素52は、それぞれ、一つ緑副画素41Gと、当該緑副画素41Gに隣接する副画素列42において、当該緑副画素41Gに隣接する(最も近い)赤副画素41R及び青副画素41Bで構成されている。
【0061】
第1種画素51において、赤副画素41R及び青副画素41は、同一の副画素列42において連続して配置されている。緑副画素41Gが含まれる副画素列42は、赤副画素41R及び青副画素41が含まれる副画素列42、X方向の反対側、つまり、図4における左側に隣接している。緑副画素41Gは、Y方向において、赤副画素41Rと青副画素41Bの間、より具体的には中央に位置している。
【0062】
第2種画素52において、赤副画素41R及び青副画素41は、同一の副画素列42において連続して配置されている。緑副画素41Gが含まれる副画素列42は、赤副画素41R及び青副画素41が含まれる副画素列42、X方向の側、つまり、図4における右側に隣接している。緑副画素41Gは、Y方向において、赤副画素41Rと青副画素41Bの間、より具体的には中央に位置している。
【0063】
表示領域125は、X方向に延び、Y方向に配列されている複数の画素行(X方向延びる画素ライン)を含む。複数の画素行は、第1種画素行61及び第2種画素行62の2種類の画素行で構成されている。図5において、一つの第1種画素行が、例として、符号61で指示されている。また、一つの第2種画素行が、例として、符号62で指示されている。
【0064】
第1種画素行61は、X方向に配列された第1種画素51で構成されている。第2種画素行62は、X方向に配列された第2種画素52で構成されている。表示領域125において、第1種画素行61及び第2種画素行62は、Y方向において交互に配列されている。
【0065】
表示領域125は、Y方向に延び、X方向に配列されている複数の画素列(Y方向延びる画素ライン)63を含む。図5において、一つの画素列が、例として、符号63で指示されている。各画素列は、Y方向に所定ピッチで交互に配列された、第1種画素51及び第2種画素52で構成されている。
【0066】
図6は、図5に示す表示領域125の部分に含まれる終端画素を示す。終端画素は、画素行及び画素列双方の端に配置されている画素である。第1種画素の終端画素を、終端第1種画素と呼び、第2種画素の終端画素を、終端第2種画素と呼ぶ。また、画素行又は画素列の少なくとも一方の端に配置されている画素を境界画素と呼ぶ。終端画素は境界画素でもある。境界画素の位置は、境界線255に応じて決定されている。
【0067】
図6は、終端第1種画素51A~51E、並びに、終端第2種画素52A、52B及び52Cを示す。例えば、第1種画素51Dは、第1種画素行61Aの左端に位置し、さらに、画素列63Bの上端に位置する。第2種画素52は、第2種画素行62Aの左端に位置し、さらに、画素列63Aの上端に位置する。なお、画素行又は画素列は、単一の画素で構成されていてもよい。当該単一画素は、その画素行又は画素列の端に配置されている。
【0068】
終端画素は画素行及び画素列の端に位置しているため、画素行及び画素列それぞれに沿った2方向において表示領域の外部に露出している。図6の例において、終端第1種画素51A~51E、並びに、終端第2種画素52A、52B及び52Cは、画素行の左端(X方向の反対側の端)及び画素列の上端(Y方向の反対側の端)に配置されている。終端第1種画素51A~51E、並びに、終端第2種画素52A、52B及び52Cは、左側(X方向の反対側)及び上側(Y方向の反対側)において露出している。
【0069】
終端第1種画素51A~51Eは、それらの緑副画素41Gの側において、露出している。一方、終端第2種画素52A、52B、52Cは、それらの緑副画素41Gと反対側(赤副画素41R及び青副画素41Bの側)において、露出している。言い換えれば、終端第1種画素51A~51Eの緑副画素41Gは、表示領域125の外側を向いており、終端第2種画素52A、52B、52Cの緑副画素41Gは、表示領域125の内側を向いている。
【0070】
図6に示すように、終端第1種画素51A~51Eの重心から緑副画素41Gに向かうベクトルと、表示領域境界線255の上記重心に最も近い点の外側に向かう法線ベクトルとの間の角度は、鋭角である。反対に、終端第2種画素52A、52B及び52Cの重心から緑副画素41Gに向かうベクトルと、表示領域境界線255の上記重心に最も近い点の外側に向かう法線ベクトルとの間の角度は、鈍角である。
【0071】
[輝度調整]
発明者の検討によれば、Rコーナ部において、終端画素の緑副画素が外向きである場合、その終端画素(の緑副画素)が視認されやすく、Rコーナ部における刻み目が目立ちやすい。そこで、OLED表示装置10は、Rコーナ部において視認されやすい画素の輝度を相対的に低下させる。
【0072】
OLED表示装置10は、同一の入力信号に対して、特定の終端画素の輝度を、他の画素の輝度よりも低くする。これにより、Rコーナ部における刻み目を目立ちにくくすることができる(スムージング処理)。後述するように、駆動トランジスタT1に異なるチャネル幅を与えることによって、同一入力映像信号に対する画素の輝度を異なるものとする。
【0073】
具体的には、OLED表示装置10は、終端第1種画素51A~51Eの輝度を、内部画素56の輝度よりも相対的に低くする。内部画素56は、周囲を他の画素に囲まれている画素であり、より具体的には、X方向、X方向の反対方向、Y方向及びY方向の反対方向の4方向において、他の画素に隣接している画素である。
【0074】
OLED表示装置10は、同一の入力映像信号に対して、終端第1種画素51A~51Eの輝度を内部画素56の輝度よりも低くする。なお、終端第1種画素51A~51Eの一部の輝度のみ、例えば、終端第1種画素51A~51Eおいて終端第1種画素51A及び51Bのみを、内部画素56の輝度より低くしてもよい。
【0075】
緑副画素外向き終端画素は、緑副画素内向き終端画素よりも視認されやすく、また、終端画素以外の境界画素よりも視認されやすい。OLED表示装置10は、例えば、同一の入力映像信号に対して、終端第1種画素51A~51Eの輝度を、終端第2種画素52A、52B、52Cの輝度よりも低くする。また、OLED表示装置10は、同一の入力映像信号に対して、終端第1種画素51A~51Eの輝度を、終端画素ではない境界画素の輝度よりも低くする。
【0076】
OLED表示装置10は、同一の入力映像信号に対して、緑副画素内向き終端画素の輝度を、内部画素及び終端画素ではない境界画素と同一にする。緑副画素内向き終端画素と内部画素及び終端画素ではない境界画素の視認性に大きな違いはないからである。緑副画素内向き終端画素の輝度は、内部画素及び/又は終端画素ではない境界画素の輝度よりも低くてもよい。
【0077】
図6は、凸状のRコーナ部を示す。OLED表示装置10は、凸状のRコーナ部に含まれる緑副画素外向き画素において、異なる輝度を与えてもよい。図7は、凸状のRコーナ部における緑副画素外向き画素において、異なる輝度を与える例を示す。
【0078】
図7に示すように、Rコーナ部は、X方向及びY方向における位置が異なる複数の終端画素を含む。図7の例において、終端第1種画素51A~51E及び終端第2種画素52A、52B、52Cの位置は、X方向及びY方向において異なる。さらに、凸状のRコーナ部において、終端第1種画素51A及び51Eの緑副画素41Gを結ぶ線256に対して、それらの間の終端第1種画素51B、51C、及び51Dの緑副画素41Gは、外側に配置されている。
【0079】
図7に示す例において、OLED表示装置10は、同一入力映像信号に対して、終端第1種画素51Bの輝度を、他の終端第1種画素51C、51D、51Eよりも小さくする。終端第1種画素51Bは、終端第1種画素51C、51D、51Eよりも視認されやすいからである。
【0080】
終端第1種画素51Bは、下側、つまりY方向において、第2種画素53Aに隣接している。第2種画素53Aは、第2種画素行の端に配置されている境界画素であり、左側、つまり、X方向の反対側において、露出している(隣接第2種画素が存在しない)。
【0081】
一方、例えば、終端第1種画素51Cは、Y方向(下側)において、第2種画素53Bに隣接している。第2種画素53Bの左側には、終端第2種画素52Aが存在している。つまり、第2種画素53Bは、X方向の反対側に配置されている終端第2種画素52Aに隣接している。他の終端第1種画素51D、51Eの左斜め下にも、第2種画素が配置されている。
【0082】
OLED表示装置10において、相対的に小さい輝度を有する画素の駆動トランジスタT1のチャネル幅は、相対的に大きい輝度を有する画素の駆動トランジスタT1のチャネル幅よりも小さい。駆動トランジスタT1のチャネル幅は、当該画素に対する輝度の補正係数に応じて決定される。
【0083】
例えば、画素の輝度YR、G、Bは、α×(d/255)γで表わすことができる。ここで、αは補正係数、dは階調レベル、そしてγはガンマ値である。一例において、終端第1種画素51A、51C、51Dの補正係数がα、終端第1種画素51Bの補正係数がα、終端第1種画素51Eの補正係数がαである。α(=1.0)>α>α>αの関係が成立する。図7における他の境界画素の補正係数はα(=1.0)である。したがって、図7に示す画素において、終端第1種画素51B輝度が、同一入力信号に対して、最も小さい。
【0084】
画素の駆動トランジスタT1のチャネル幅は、補正係数αに応じて設計される。補正係数αの値が小さい程、チャネル幅が小さい。同一のゲート信号に対して、チャネル幅が小さい駆動トランジスタT1は、小さい駆動電流を発光素子に与える。チャネル幅が小さい程、画素の輝度が小さくなる。
【0085】
画素の輝度補正において色度は維持される。したがって、輝度補正により色変化を防止することができる。このように、緑副画素外向き終端画素のうち、より視認されやすい画素の輝度を相対的に低くすることで、画質の低下をより効果的に防ぐことができる。
【0086】
緑副画素外向き終端画素の輝度補正係数αは、画素配置に応じて決定されている。一例において、輝度補正係数αは、緑副画素外向き終端画素における境界線255の曲率半径に応じて決定される。例えば、緑副画素外向き終端画素の重心から最も近い境界線255上の点が選択され、その点における境界線255の曲率半径が決定される。曲率半径が大きい程、小さい輝度補正係数αが与えられる。例えば、曲率半径の複数の範囲が定義され、範囲それぞれに輝度補正係数αが割り当てられる。
【0087】
他の例において、緑副画素外向き終端画素の輝度補正係数αは、隣接する緑副画素外向き終端画素との間の角度に基づいて決定される。図8は、緑副画素外向き終端画素と、隣接する緑副画素外向き終端画素との間の角度の例を示す。終端第1種画素511Aは、隣接する終端第1種画素511B、511Cに挟まれている。
【0088】
終端第1種画素511Aの所定位置と終端第1種画素511Bの所定位置とを結ぶ直線と、終端第1種画素511Aの所定位置と終端第1種画素511Cの所定位置とを結ぶ直線と、の間の内側角度、つまり表示領域側の角度は、θ1で表わされている。終端第1種画素511Aに割り当てる補正係数αは、角度θ1に基づいて決定される。角度θ1が小さい程、小さい補正係数αが割り当てられる。例えば、角度θ1の間の範囲が定義され、範囲それぞれに輝度補正係数αが割り当てられる。
【0089】
次に凹状のRコーナ部の例を説明する。図9は、デルタナブラパネルにおける画素配置の他の例を示す。図9は、表示領域125の境界(表示領域125の端)を含む一部の領域を模式的に示す。図9は、凹状の曲線的な境界255を示す部分を示す。
【0090】
図9において、一つの第1種画素のみが、例として、符号51で指示されている。また、一つの第2種画素のみが、例として、符号52で指示されている。図9において、一つの第1種画素行が、例として、符号61で指示されている。また、一つの第2種画素行が、例として、符号62で指示されている。図9において、一つの画素列が、例として、符号63で指示されている。第1種画素、第2種画素、第1種画素行、第2種画素行及び画素列に対して、図5を参照した説明が適用される。
【0091】
図10は、凹状Rコーナ部における、終端第1種画素51A~51D、並びに、終端第2種画素52A~52Dを示す。例えば、第1種画素51Cは、第1種画素行61Aの左端に位置し、さらに、画素列63Bの上端に位置する。第2種画素52は、第2種画素行62Aの左端に位置し、さらに、画素列63Aの上端に位置する。
【0092】
終端画素は画素行及び画素列の端に位置しているため、画素行及び画素列それぞれに沿った2方向において表示領域の外部に露出している。図10の例において、終端第1種画素51A~51D、並びに、終端第2種画素52A~52Dは、画素行の左端(X方向の反対側の端)及び画素列の上端(Y方向の反対側の端)に配置されている。終端第1種画素51A~51D、並びに、終端第2種画素52A~52Dは、左側(X方向の反対側)及び上側(Y方向の反対側)において露出している。
【0093】
終端第1種画素51A~51Dは、それらの緑副画素41Gの側において、露出している。一方、終端第2種画素52A~52Dは、それらの緑副画素41Gと反対側(赤副画素41R及び青副画素41Bの側)において、露出している。言い換えれば、終端第1種画素51A~51Dの緑副画素41Gは、表示領域125の外側を向いており、終端第2種画素52A~52Dの緑副画素41Gは、表示領域125の内側を向いている。
【0094】
図10に示すように、終端第1種画素51A~51Dの重心から緑副画素41Gに向かうベクトルと、表示領域境界線255の上記重心に最も近い点の外側に向かう法線ベクトルとの間の角度は、鋭角である。反対に、終端第2種画素52A~52Dの重心から緑副画素41Gに向かうベクトルと、表示領域境界線255の上記重心に最も近い点の外側に向かう法線ベクトルとの間の角度は、鈍角である。
【0095】
OLED表示装置10は、同一の入力映像信号に対して、終端第1種画素51A~51Dの輝度を内部画素56の輝度よりも低くする。なお、終端第1種画素51A~51Dの一部の輝度のみを、内部画素56の輝度より低くしてもよい。OLED表示装置10は、例えば、同一の入力映像信号に対して、終端第1種画素51A~51Dの輝度を、終端第2種画素52A~52Dの輝度よりも低くする。また、OLED表示装置10は、同一の入力映像信号に対して、終端第1種画素51A~51Dの輝度を、終端画素ではない境界画素の輝度よりも低くする。
【0096】
OLED表示装置10は、同一の入力映像信号に対して、終端第2種画素52A~52Dの輝度を、内部画素56及び終端画素ではない境界画素と同一にする。終端第2種画素52A~52Dの輝度は、内部画素56及び/又は終端画素ではない境界画素の輝度よりも低くてもよい。
【0097】
図10は、凹状のRコーナ部を示す。図11は、凹状のRコーナ部における緑副画素外向き終端画素の位置関係を示す。凹状のRコーナ部において、終端第1種画素51A及び51Dの緑副画素41Gを結ぶ線256に対して、それらの間の終端第1種画素51B及び51Cの緑副画素41Gは、内側に配置されている。
【0098】
OLED表示装置10は、凹状のRコーナ部に含まれる緑副画素外向き画素において、異なる輝度を与えてもよい。例えば、境界線255の曲率半径又は隣接緑副画素外向き終端画素との間の角度に応じて、緑副画素外向き終端画素に与える輝度補正率を決定してもよい。
【0099】
凹状Rコーナ部と凸状Rコーナ部の間で、緑副画素外向き終端画素に与える輝度補正率が異なっていてもよい。具体的には、凸状Rコーナ部の緑副画素外向き終端画素の輝度を、凹状Rコーナ部の緑副画素外向き終端画素の輝度よりも小さくする。凸状Rコーナ部の緑副画素外向き終端画素の方が、視認されやすいからである。
【0100】
例えば、表示領域125において、同一入力映像信号に対し、凸状Rコーナ部の緑副画素外向き終端画素の最小輝度値を、凹状のRコーナ部に含まれる緑副画素外向き画素の最小輝度値よりも小さい。つまり、凸状Rコーナ部の緑副画素外向き終端画素の輝度補正率の最小値が、凹状のRコーナ部に含まれる緑副画素外向き画素の輝度補正率の最小値よりも小さい。
【0101】
または、同一入力映像信号に対して、全ての凸状Rコーナ部の緑副画素外向き終端画素の輝度の平均値は、全ての凹状のRコーナ部の緑副画素外向き終端画素の輝度の平均値よりも小さい。凸状Rコーナ部の緑副画素外向き終端画素の輝度補正率の平均値が、凹状のRコーナ部に含まれる緑副画素外向き画素の輝度補正率の平均値よりも小さい。以上のように、凹状のRコーナ部においても、緑副画素外向き終端画素の輝度を相対的に小さくすることで、表示品質の低下を抑制することができる。
【0102】
[駆動トランジスタの構造及び製造方法]
画素回路における駆動トランジスタの構造及びOLED表示装置10の製造方法の一例を説明する。上述のように、OLED表示装置10は、特定の位置に配置される画素、例えば、緑副画素外向き終端画素、の同一信号に対する輝度を小さくするため、特定位置の画素の駆動トランジスタに対して、通常画素である内部画素56の駆動トランジスタよりも小さいチャネル幅を与える。
【0103】
図12Aは、通常画素(輝度補正係数α=1.0)である内部画素56と、低輝度画素(輝度補正係数α<1.0)である終端第1種画素51Aの画素回路の構造を模式的に示す平面図である。内部画素56と終端第1種画素51Aの画素回路の比較の容易のため、図12Aは、これらの画素回路を並べて示している。
【0104】
図12Aにおいて、同一種の複数要素の一つのみが、符号で指示されている。アノード電極162内の符号167が示す破線は、PDLの開口を示す。アノード電極162内のR、G、及びBは、赤、緑及び青の副画素であることをそれぞれ示す。
【0105】
内部画素56及び終端第1種画素51Aは、三つの駆動トランジスタのチャネル幅を除き、同一の構造を有している。これらの画素回路は、赤、青、緑の副画素それぞれを駆動する回路(副画素回路と呼ぶ)を含む。図12Aに示す副画素回路は、図3Bに示す回路構成において、基準電圧供給線109が省略され、トランジスタT3は、基準電圧供給線109に代わり、データ線105に接続されている。トランジスタT3が選択されているとき、データ線105はリセット電圧を供給する。
【0106】
一つの画素を構成する副画素の三つの駆動トランジスタT1は、異なる構造を有していてもよい。内部画素56及び終端第1種画素51Aの間において、同一色の副画素の駆動トランジスタT1は、異なるチャネル幅を有する。本例において、チャネル幅以外の構造は、共通である。
【0107】
以下において、OLED表示装置10の製造工程及び画素回路の層のパターンを説明する。以下の説明において、同一工程で(同時に)形成される要素は、同一層の要素である。OLED表示装置10の製造方法は、まず、ガラス等の絶縁基板151上に、CVD(Chemical Vapor Deposition)等によって例えばシリコン窒化物を堆積して、絶縁膜152を形成する。
【0108】
次に、公知の低温ポリシリコンTFT製造技術を用いて、絶縁膜152上に、ポリシシリコン層を形成する。例えば、CVD法によってアモルファスシリコンを堆積し、ELA(Excimer Laser Annealing)により結晶化してポリシリコン層を形成できる。フォトマスクを使用してパターニングを行って、ポリシリコン層の所望パターンを形成する。
【0109】
より具体的には、フォトレジストポリシリコン層上に塗布し、フォトマスクを介してフォトレジストを露光・現像して、フォトレジストパターンを形成する。ポリシリコン層を、フォトレジストパターンを介してエッチングし、所望のポリシリコンパターンを得る。また、保持容量電極に対して、フォトレジストパターンを介して、高濃度の不純物を注入する。
【0110】
図12Bは、ポリシリコン層(半導体層)のパターンを示す。ポリシリコン層は、トランジスタT1、T2及びT3のチャネルを含む半導体部、並びに、保持容量電極を含む。図12Bにおいて、内部画素56及び終端第1種画素51AそれぞれのトランジスタT1の半導体部が、符号701A及び701Bで指示されている。また、一つのトランジスタT2の半導体部、一つのトランジスタT3の半導体部、及び一つの保持容量電極が、例として、符号702、703及び191で指示されている。
【0111】
図12Bに示すように、終端第1種画素51AのトランジスタT1のチャネル幅W1は、内部画素56のトランジスタT1のチャネル幅W2よりも小さい。これにより、同一のゲート信号(映像信号)に対して、終端第1種画素51Aは、内部画素56よりも、低い輝度を示す。
【0112】
次に、ポリシリコン層上に、CVD法等によって、例えばシリコン酸化膜を付着してゲート絶縁膜156を形成する。更に、スパッタ法等により金属材料を堆積し、フォトマスク及びフォトレジストを使用してパターニングを行って、M1金属層を形成する。図12Cは、M1金属層を示し、駆動トランジスタT1のゲート電極157、保持容量電極192、走査線106及びリセット線107を含む。
【0113】
ゲート電極157及び保持容量電極192は、一つの導体部の一部である。金属層の金属材料は、例えば、例えばMo、W、Nb、MoW、MoNb、Al、Nd、Ti、Cu、Cu合金、Al合金、Ag、Ag合金である。金属層は、単層又は複層でもよい。
【0114】
図12Dは、駆動トランジスタT1のゲート電極157、保持容量電極192、走査線106及びリセット線107を含むM1金属層のパターンを、下層のポリシリコン層のパターンと共に示す。図12Dは、いくつかのコンタクト部も黒色矩形で示す。
【0115】
次に、M1金属層のパターンをマスクとして、例えばイオン注入法により、半導体層に不純物をドープする(セルフアライメント)。不純物は、例えば、ホウ素元素又はアルミニウム元素を含む。ドーピング工程により、トランジスタT1、T2及びT3のソース/ドレインコンタクト領域が形成される。
【0116】
次に、CVD法等によって、例えばシリコン酸化膜等を堆積して、層間絶縁膜158を形成する。層間絶縁膜158、及び、ゲート絶縁膜156に異方性エッチングを行い、コンタクトホールを開口する。
【0117】
次に、スパッタ法等によって、例えば、Ti/Al/Ti等のアルミ合金を堆積し、フォトマスク及びフォトレジストを使用してパターニングを行って、M2金属層を形成する。図12Eは、M2金属層のパターンを示す。M2金属層は、データ線105、電源線108、導体部171、172を含む。導体部171は、トランジスタT1及びT3のドレイン電極を含む。導体部172は、トランジスタT2、トランジスタT1及び保持容量C1を相互接続する。
【0118】
次に、感光性の有機材料を堆積し、平坦化膜161を形成し、アノード電極162と駆動TFTのドレインとを接続するために、コンタクトホールを開口する。さらに、コンタクトホールを形成した平坦化膜161上に、アノード電極162を形成する。図12Fは、内部画素56及び終端第1種画素51Aのアノード電極162を示す。アノード電極162は、導体部171において、駆動トランジスタT1に接続される。
【0119】
アノード電極162は、ITO、IZO、ZnO、In等の透明膜、Ag、Mg、Al、Pt、Pd、Au、Ni、Nd、Ir、Cr又はこれらの化合物金属の反射膜、前記した透明膜の3層を含む。なお、アノード電極162の3層構成は、一例であり2層でもよい。
【0120】
次に、スピンコート法等によって、例えば感光性の有機樹脂膜を堆積し、フォトマスクを使用してパターニングを行って画素定義層163を形成する。パターニングにより画素定義層163には孔が形成され、各副画素のアノード電極162が形成された孔の底で露出する。画素定義層163により、各副画素の発光領域が分離される。
【0121】
次に、画素定義層163を形成した絶縁基板151に対して有機発光材料付着して有機発光膜を成膜する。RGBの色毎に、例えば、メタルマスクを使用して、有機EL材料を成膜して、アノード電極162上に、有機発光膜を形成する。
【0122】
メタルマスクを用いて有機発光材料を選択的に堆積させる場合には、発光領域よりやや大きめの開口部を有するメタルマスクを、順次、絶縁基板151にアライメントしてセットし、選択的に各色の有機発光材料を堆積させる。実際に電流が流れるのは画素定義層163の開口167のみであるので、この部分が発光領域となる。
【0123】
有機発光膜は、下層側から、例えば、正孔注入層、正孔輸送層、発光層、電子輸送層、電子注入層によって構成される。有機発光膜は、電子輸送層/発光層/正孔輸送層、電子輸送層/発光層/正孔輸送層/正孔注入層、電子注入層/電子輸送層/発光層/正孔輸送層、又は発光層単独の、いずれの構造を有してもよい。発光層の材料は副画素の色毎に異なり、必要に応じて正孔注入層や正孔輸送層等の膜厚も色毎に制御する。
【0124】
次に、画素定義層163及び有機発光膜(画素定義層163の開口167における)が露出した、TFT基板100に対して、カソード電極166のための金属材料を付着する。金属材料は、有機発光膜上に付着する。
【0125】
透明カソード電極166の層は、例えば、Li、Ca、LiF/Ca、LiF/Al、Al、Mg又はこれらの合金を蒸着して、形成する。カソード電極166の膜厚は、光取り出し効率を向上させ良好な視野角依存性を確保するため最適化される。カソード電極166の抵抗が高く発光輝度の均一性が損なわれる場合には、さらに、ITO、IZO、ZnOまたはInなどの透明電極形成用の材料で補助電極層を追加する。カソード電極166の形成後、光取り出し効率向上のため、ガラスより屈折率の高い絶縁膜を堆積させキャップ層を形成してもよい。
【0126】
以上により、RGBの各副画素に対応するOLED素子が形成され、アノード電極162と有機発光膜とが接触した部分(画素定義層163の開口167内)が各々、赤、緑、青の発光領域となる。
【0127】
次に、TFT基板100の外周にガラスフリットを塗設し、その上に封止基板200を載置し、ガラスフリット部をレーザ光により加熱し、溶融させTFT基板100と封止基板200を密封する。その後、封止基板200の光出射側にλ/4位相差板201、偏光板202を形成し、OLED表示装置10が完成する。
【0128】
なお、上記チャネル幅の調整による輝度補正は、デルタナブラ画素配置の表示領域を含み、電流駆動される発光素子を含む、OLED表示装置と異なる種類の表示装置に適用することができる。
【0129】
本開示は、上記の実施形態に限定されるものではない。当業者であれば、上記の実施形態の各要素を、本開示の範囲において容易に変更、追加、変換することが可能である。ある実施形態の構成の一部を他の実施形態の構成に置き換えることが可能であり、ある実施形態の構成に他の実施形態の構成を加えることも可能である。
【符号の説明】
【0130】
10 OLED表示装置、41B 青副画素、41G 緑副画素、41R 赤副画素、42 副画素列、43 副画素行、51 第1種画素、52 第2種画素、56 内部画素、61 第1画素行、62 第2種画素行、63 画素列、100 TFT基板、114 カソード電極形成領域、125 表示領域、131 走査ドライバ、132 エミッションドライバ、133 保護回路、151 絶縁基板、152 表示領域、255 表示領域境界線、256 両端の緑副画素外向き終端画素を結ぶ直線、341 ガンマ変換部、342 相対輝度変換部、343 逆ガンマ変換部、344 駆動信号生成部、345 データドライバ、511A-511C 緑副画素外向き終端画素
図1
図2
図3A
図3B
図4
図5
図6
図7
図8
図9
図10
図11
図12A
図12B
図12C
図12D
図12E
図12F