IP Force 特許公報掲載プロジェクト 2022.1.31 β版

知財求人 - 知財ポータルサイト「IP Force」

▶ 株式会社半導体エネルギー研究所の特許一覧

(19)【発行国】日本国特許庁(JP)
(12)【公報種別】特許公報(B2)
(11)【特許番号】
(24)【登録日】2023-11-17
(45)【発行日】2023-11-28
(54)【発明の名称】半導体装置
(51)【国際特許分類】
   H01L 21/336 20060101AFI20231120BHJP
   H01L 29/786 20060101ALI20231120BHJP
   H10B 12/00 20230101ALI20231120BHJP
【FI】
H01L29/78 619A
H01L29/78 618B
H01L29/78 618E
H01L29/78 617T
H01L29/78 626C
H01L29/78 617U
H10B12/00 671Z
H10B12/00 801
【請求項の数】 5
(21)【出願番号】P 2019228804
(22)【出願日】2019-12-19
(65)【公開番号】P2020102623
(43)【公開日】2020-07-02
【審査請求日】2022-12-15
(31)【優先権主張番号】P 2018239735
(32)【優先日】2018-12-21
(33)【優先権主張国・地域又は機関】JP
(73)【特許権者】
【識別番号】000153878
【氏名又は名称】株式会社半導体エネルギー研究所
(72)【発明者】
【氏名】栃林 克明
(72)【発明者】
【氏名】方堂 涼太
(72)【発明者】
【氏名】山崎 舜平
【審査官】鈴木 聡一郎
(56)【参考文献】
【文献】特開2017-147445(JP,A)
【文献】特開2017-201569(JP,A)
【文献】特開2017-076789(JP,A)
【文献】特開2018-026812(JP,A)
【文献】特開2017-199900(JP,A)
(58)【調査した分野】(Int.Cl.,DB名)
H01L 21/336
H01L 29/786
H10B 10/00-99/00
(57)【特許請求の範囲】
【請求項1】
第1の絶縁体と、
前記第1の絶縁体上の第1の導電体と、
前記第1の導電体上の第2の絶縁体と、
前記第2の絶縁体上の第1の酸化物と、
前記第1の酸化物上の第2の導電体および第3の導電体と、
前記第2の導電体および前記第3の導電体上の第3の絶縁体と、
前記第1の酸化物上で、前記第2の導電体と前記第3の導電体の間に配置される第2の酸化物と、
前記第2の酸化物上の第4の絶縁体と、
前記第4の絶縁体上の第4の導電体と、
前記第3の絶縁体の上面に接し、側面が前記第2の酸化物に接する、第5の絶縁体と、
前記第5の絶縁体の上面および側面と、前記第3の絶縁体の側面と、前記第2の絶縁体の側面と、前記第1の絶縁体の上面に接し、側面が前記第2の酸化物に接する、第6の絶縁体と、
前記第6の絶縁体の上面、前記第2の酸化物の上面、前記第4の絶縁体の上面、および前記第4の導電体の上面に接する、第7の絶縁体と、を有し、
前記第1の絶縁体、前記第6の絶縁体、および前記第7の絶縁体は、シリコンを含む窒化物であり、
前記第5の絶縁体は、アルミニウムを含む酸化物である、半導体装置。
【請求項2】
請求項1において、
前記第1の絶縁体は、第1の層と、前記第1の層の上に設けられる第2の層と、を有し、
前記第2の層は、前記第1の層より水素濃度が低い、半導体装置。
【請求項3】
請求項1または請求項2において、
さらに、第8の絶縁体と、を有し、
前記第8の絶縁体は、前記第1の絶縁体と前記第1の導電体の間に配置され、
前記第8の絶縁体は、アルミニウムを含む酸化物である、半導体装置。
【請求項4】
請求項1乃至請求項3のいずれか一項において、
さらに、第9の絶縁体と、第10の絶縁体と、を有し、
前記第9の絶縁体は、前記第2の絶縁体、前記第1の酸化物、前記第2の導電体、および前記第3の導電体と、前記第3の絶縁体の間に配置され、
前記第10の絶縁体は、前記第9の絶縁体と、前記第3の絶縁体の間に配置され、
前記第9の絶縁体は、アルミニウムを含む酸化物であり、
前記第10の絶縁体は、シリコンを含む窒化物である、半導体装置。
【請求項5】
請求項1乃至請求項4のいずれか一項において、
前記第1の酸化物、および前記第2の酸化物は、インジウムと、元素M(Mは、ガリウム、アルミニウム、イットリウム、および錫の中から選ばれる一または複数)と、亜鉛と、を有する、半導体装置。
【発明の詳細な説明】
【技術分野】
【0001】
本発明の一態様は、半導体装置、ならびに半導体装置の作製方法に関する。または、本発明の一態様は、半導体ウエハ、モジュール、および電子機器に関する。
【0002】
なお、本明細書等において半導体装置とは、半導体特性を利用することで機能し得る装置全般を指す。トランジスタなどの半導体素子をはじめ、半導体回路、演算装置、記憶装置は、半導体装置の一態様である。表示装置(液晶表示装置、発光表示装置など)、投影装置、照明装置、電気光学装置、蓄電装置、記憶装置、半導体回路、撮像装置、および電子機器などは、半導体装置を有すると言える場合がある。
【0003】
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の一態様は、物、方法、または、製造方法に関するものである。または、本発明の一態様は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関するものである。
【背景技術】
【0004】
近年、半導体装置の開発が進められ、LSIやCPUやメモリが主に用いられている。CPUは、半導体ウエハから切り離された半導体集積回路(少なくともトランジスタ及びメモリ)を有し、接続端子である電極が形成された半導体素子の集合体である。
【0005】
LSIやCPUやメモリなどの半導体回路(ICチップ)は、回路基板、例えばプリント配線板に実装され、様々な電子機器の部品の一つとして用いられる。
【0006】
また、絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタを構成する技術が注目されている。該トランジスタは集積回路(IC)や画像表示装置(単に表示装置とも表記する)のような電子デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜としてシリコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。
【0007】
また、酸化物半導体を用いたトランジスタは、非導通状態において極めてリーク電流が小さいことが知られている。例えば、酸化物半導体を用いたトランジスタのリーク電流が低いという特性を応用した低消費電力のCPUなどが開示されている(特許文献1参照。)。また、例えば、酸化物半導体を用いたトランジスタのリーク電流が低いという特性を応用して、長期にわたり記憶内容を保持することができる記憶装置などが、開示されている(特許文献2参照。)。
【0008】
また、近年では電子機器の小型化、軽量化に伴い、集積回路のさらなる高密度化への要求が高まっている。また、集積回路を含む半導体装置の生産性の向上が求められている。
【先行技術文献】
【特許文献】
【0009】
【文献】特開2012-257187号公報
【文献】特開2011-151383号公報
【発明の概要】
【発明が解決しようとする課題】
【0010】
本発明の一態様は、良好な電気特性を有する半導体装置を提供することを課題の一つとする。または、本発明の一態様は、ノーマリーオフの電気特性を有する半導体装置を提供することを課題の一つとする。または、本発明の一態様は、信頼性が良好な半導体装置を提供することを課題の一つとする。または、本発明の一態様は、オン電流が大きい半導体装置を提供することを課題の一つとする。または、本発明の一態様は、高い周波数特性を有する半導体装置を提供することを課題の一つとする。または、本発明の一態様は、微細化または高集積化が可能な半導体装置を提供することを課題の一つとする。または、本発明の一態様は、生産性の高い半導体装置を提供することを課題の一つとする。
【0011】
本発明の一態様は、長期間においてデータの保持が可能な半導体装置を提供することを課題の一つとする。本発明の一態様は、情報の書き込み速度が速い半導体装置を提供することを課題の一つとする。本発明の一態様は、設計自由度が高い半導体装置を提供することを課題の一つとする。本発明の一態様は、消費電力を抑えることができる半導体装置を提供することを課題の一つとする。本発明の一態様は、新規な半導体装置を提供することを課題の一つとする。
【0012】
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の課題を抽出することが可能である。
【課題を解決するための手段】
【0013】
本発明の一態様は、第1の絶縁体と、第1の絶縁体上の第1の導電体と、第1の導電体上の第2の絶縁体と、第2の絶縁体上の第1の酸化物と、第1の酸化物上の第2の導電体および第3の導電体と、第2の導電体および第3の導電体上の第3の絶縁体と、第1の酸化物上で、第2の導電体と第3の導電体の間に配置される第2の酸化物と、第2の酸化物上の第4の絶縁体と、第4の絶縁体上の第4の導電体と、第3の絶縁体の上面に接し、側面が第2の酸化物に接する、第5の絶縁体と、第5の絶縁体の上面および側面と、第3の絶縁体の側面と、第2の絶縁体の側面と、第1の絶縁体の上面に接し、側面が第2の酸化物に接する、第6の絶縁体と、第6の絶縁体の上面、第2の酸化物の上面、第4の絶縁体の上面、および第4の導電体の上面に接する、第7の絶縁体と、を有し、第1の絶縁体、第6の絶縁体、および第7の絶縁体は、シリコンを含む窒化物であり、第5の絶縁体は、アルミニウムを含む酸化物である、半導体装置である。
【0014】
また、上記において、第1の絶縁体は、第1の層と、第1の層の上に設けられる第2の層と、を有し、第2の層は、第1の層より水素濃度が低い、ことが好ましい。また、上記において、さらに、第8の絶縁体と、を有し、第8の絶縁体は、第1の絶縁体と第1の導電体の間に配置され、第8の絶縁体は、アルミニウムを含む酸化物である、ことが好ましい。
【0015】
また、上記において、さらに、第9の絶縁体と、第10の絶縁体と、を有し、第9の絶縁体は、第2の絶縁体、第1の酸化物、第2の導電体、および第3の導電体と、第3の絶縁体の間に配置され、第10の絶縁体は、第9の絶縁体と、第3の絶縁体の間に配置され、第9の絶縁体は、アルミニウムを含む酸化物であり、第10の絶縁体は、シリコンを含む窒化物である、ことが好ましい。
【0016】
本発明の他の一態様は、第1乃至第4の導電体と、第1乃至第7の絶縁体と、第1および第2の酸化物と、を有する半導体装置の作製方法において、基板上に第1の絶縁体、第1の絶縁体上の第1の導電体、第1の導電体上の第2の絶縁体、第2の絶縁体上の第1の酸化物、および第1の酸化物上の導電体層を形成し、導電体層上に、第3の絶縁体を成膜し、第3の絶縁体の上に、第5の絶縁体を成膜し、第5の絶縁体の一部、第3の絶縁体の一部、および第2の絶縁体の一部を加工して、第1の絶縁体に達する開口を形成し、第6の絶縁体を成膜し、第6の絶縁体、第5の絶縁体、第3の絶縁体に開口を形成し、導電体層の当該開口に重畳する領域を除去し、第2の導電体、および第3の導電体を形成し、第2の導電体と第3の導電体の間で、第1の酸化物に接するように、酸化膜を成膜し、酸化膜上に、絶縁膜を成膜し、酸素を含む雰囲気でマイクロ波処理を行い、絶縁膜上に、導電膜を成膜し、酸化膜の一部、絶縁膜の一部、および導電膜の一部を、第6の絶縁体の上面が露出するまで除去して、第2の酸化物、第4の絶縁体、および第4の導電体を形成し、第6の絶縁体、第2の酸化物、第4の絶縁体、および第4の導電体の上に、第7の絶縁体を成膜し、第1の絶縁体、第6の絶縁体、および第7の絶縁体は、シリコンを含む窒化物であり、第5の絶縁体は、アルミニウムを含む酸化物である、半導体装置の作製方法である。
【0017】
また、上記において、第1の絶縁体は、第1の層と、第1の層の上に設けられる第2の層と、を有し、第1の層は、PECVD法を用いて成膜され、第2の層は、スパッタリング法を用いて成膜される、ことが好ましい。また、上記において、第5の絶縁体は、スパッタリング法を用いて成膜する、ことが好ましい。
【発明の効果】
【0018】
本発明の一態様により、良好な電気特性を有する半導体装置を提供することができる。または、本発明の一態様により、ノーマリーオフの電気特性を有する半導体装置を提供することができる。または、本発明の一態様により、信頼性が良好な半導体装置を提供することができる。または、本発明の一態様により、オン電流が大きい半導体装置を提供することができる。または、本発明の一態様により、高い周波数特性を有する半導体装置を提供することができる。または、本発明の一態様により、微細化または高集積化が可能な半導体装置を提供することができる。または、本発明の一態様により、生産性の高い半導体装置を提供することができる。
【0019】
または、長期間においてデータの保持が可能な半導体装置を提供することができる。または、データの書き込み速度が速い半導体装置を提供することができる。または、設計自由度が高い半導体装置を提供することができる。または、消費電力を抑えることができる半導体装置を提供することができる。または、新規な半導体装置を提供することができる。
【0020】
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。
【図面の簡単な説明】
【0021】
図1】本発明の一態様に係る半導体装置の上面図および断面図。
図2】本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。
図3】本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。
図4】本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。
図5】本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。
図6】本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。
図7】本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。
図8】本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。
図9】本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。
図10】本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。
図11】本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。
図12】本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。
図13】本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。
図14】本発明の一態様に係る半導体装置の上面図および断面図。
図15】本発明の一態様に係る半導体装置の作製方法を示す上面図および断面図。
図16】本発明の一態様に係る半導体装置の断面図。
図17】本発明の一態様に係る記憶装置の構成を示す断面図。
図18】本発明の一態様に係る記憶装置の構成を示す断面図。
図19】本発明の一態様に係る記憶装置の構成例を示すブロック図および模式図。
図20】本発明の一態様に係る記憶装置の構成例を示す回路図。
図21】本発明の一態様に係る半導体装置の模式図。
図22】本発明の一態様に係る記憶装置の模式図。
図23】本発明の一態様に係る電子機器を示す図。
【発明を実施するための形態】
【0022】
以下、実施の形態について図面を参照しながら説明する。ただし、実施の形態は多くの異なる態様で実施することが可能であり、趣旨およびその範囲から逸脱することなくその形態および詳細を様々に変更し得ることは、当業者であれば容易に理解される。したがって、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。
【0023】
また、図面において、大きさ、層の厚さ、または領域は、明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されない。なお、図面は、理想的な例を模式的に示したものであり、図面に示す形状または値などに限定されない。例えば、実際の製造工程において、エッチングなどの処理により層やレジストマスクなどが意図せずに目減りすることがあるが、理解を容易とするために図に反映しないことがある。また、図面において、同一部分または同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する場合がある。また、同様の機能を指す場合には、ハッチパターンを同じくし、特に符号を付さない場合がある。
【0024】
また、特に上面図(「平面図」ともいう)や斜視図などにおいて、発明の理解を容易とするため、一部の構成要素の記載を省略する場合がある。また、一部の隠れ線などの記載を省略する場合がある。
【0025】
また、本明細書等において、第1、第2等として付される序数詞は便宜上用いるものであり、工程順または積層順を示すものではない。そのため、例えば、「第1の」を「第2の」または「第3の」などと適宜置き換えて説明することができる。また、本明細書等に記載されている序数詞と、本発明の一態様を特定するために用いられる序数詞は一致しない場合がある。
【0026】
また、本明細書等において、「上に」、「下に」などの配置を示す語句は、構成同士の位置関係を、図面を参照して説明するために、便宜上用いている。また、構成同士の位置関係は、各構成を描写する方向に応じて適宜変化するものである。したがって、明細書で説明した語句に限定されず、状況に応じて適切に言い換えることができる。
【0027】
例えば、本明細書等において、XとYとが接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接的に接続されている場合とが、本明細書等に開示されているものとする。したがって、所定の接続関係、例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関係以外のものも、図または文章に開示されているものとする。
【0028】
ここで、X、Yは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
【0029】
また、ソースやドレインの機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細書等においては、ソースやドレインの用語は、入れ替えて用いることができる場合がある。
【0030】
なお、本明細書等において、トランジスタの構造によっては、実際にチャネルの形成される領域(チャネル形成領域)におけるチャネル幅(以下、「実効的なチャネル幅」ともいう)と、トランジスタの上面図において示されるチャネル幅(以下、「見かけ上のチャネル幅」ともいう)と、が異なる場合がある。例えば、ゲートが半導体の側面を覆う場合、実効的なチャネル幅が、見かけ上のチャネル幅よりも大きくなり、その影響が無視できなくなる場合がある。例えば、微細かつゲートが半導体の側面を覆うトランジスタでは、半導体の側面に形成されるチャネル形成領域の割合が大きくなる場合がある。その場合は、見かけ上のチャネル幅よりも、実効的なチャネル幅の方が大きくなる。
【0031】
このような場合、実効的なチャネル幅の、実測による見積もりが困難となる場合がある。例えば、設計値から実効的なチャネル幅を見積もるためには、半導体の形状が既知という仮定が必要である。したがって、半導体の形状が正確にわからない場合には、実効的なチャネル幅を正確に測定することは困難である。
【0032】
本明細書では、単にチャネル幅と記載した場合には、見かけ上のチャネル幅を指す場合がある。または、本明細書では、単にチャネル幅と記載した場合には、実効的なチャネル幅を指す場合がある。なお、チャネル長、チャネル幅、実効的なチャネル幅、見かけ上のチャネル幅などは、断面TEM像などを解析することなどによって、値を決定することができる。
【0033】
なお、半導体の不純物とは、例えば、半導体を構成する主成分以外をいう。例えば、濃度が0.1原子%未満の元素は不純物と言える。不純物が含まれることにより、例えば、半導体のDOS(Density of States)が高くなることや、結晶性が低下することなどが起こる場合がある。半導体が酸化物半導体である場合、半導体の特性を変化させる不純物としては、例えば、第1族元素、第2族元素、第13族元素、第14族元素、第15族元素、および酸化物半導体の主成分以外の遷移金属などがあり、例えば、水素、リチウム、ナトリウム、シリコン、ホウ素、リン、炭素、窒素などがある。酸化物半導体の場合、水も不純物として機能する場合がある。また、酸化物半導体の場合、例えば不純物の混入によって酸素欠損を形成する場合がある。また、半導体がシリコンである場合、半導体の特性を変化させる不純物としては、例えば、酸素、水素を除く第1族元素、第2族元素、第13族元素、第15族元素などがある。
【0034】
なお、本明細書等において、酸化窒化シリコンとは、その組成として、窒素よりも酸素の含有量が多いものである。また、窒化酸化シリコンとは、その組成として、酸素よりも窒素の含有量が多いものである。
【0035】
また、本明細書等において、「絶縁体」という用語を、絶縁膜または絶縁層と言い換えることができる。また、「導電体」という用語を、導電膜または導電層と言い換えることができる。また、「半導体」という用語を、半導体膜または半導体層と言い換えることができる。
【0036】
また、本明細書等において、「平行」とは、二つの直線が-10度以上10度以下の角度で配置されている状態をいう。したがって、-5度以上5度以下の場合も含まれる。また、「略平行」とは、二つの直線が-30度以上30度以下の角度で配置されている状態をいう。また、「垂直」とは、二つの直線が80度以上100度以下の角度で配置されている状態をいう。したがって、85度以上95度以下の場合も含まれる。また、「略垂直」とは、二つの直線が60度以上120度以下の角度で配置されている状態をいう。
【0037】
なお、本明細書において、バリア膜とは、水、水素などの不純物および酸素の透過を抑制する機能を有する膜のことであり、当該バリア膜に導電性を有する場合は、導電性バリア膜と呼ぶことがある。
【0038】
本明細書等において、金属酸化物(metal oxide)とは、広い意味での金属の酸化物である。金属酸化物は、酸化物絶縁体、酸化物導電体(透明酸化物導電体を含む)、酸化物半導体(Oxide Semiconductorまたは単にOSともいう)などに分類される。例えば、トランジスタの半導体層に金属酸化物を用いた場合、当該金属酸化物を酸化物半導体と呼称する場合がある。つまり、OS FETあるいはOSトランジスタと記載する場合においては、酸化物または酸化物半導体を有するトランジスタと換言することができる。
【0039】
また、本明細書等において、ノーマリーオフとは、ゲートに電位を印加しない、またはゲートに接地電位を与えたときに、トランジスタに流れるチャネル幅1μmあたりの電流が、室温において1×10-20A以下、85℃において1×10-18A以下、または125℃において1×10-16A以下であることをいう。
【0040】
(実施の形態1)
以下では、本発明の一態様に係るトランジスタ200を有する半導体装置の一例、およびその作製方法について説明する。
【0041】
<半導体装置の構成例>
図1(A)、図1(B)、図1(C)、および図1(D)は、本発明の一態様に係るトランジスタ200、およびトランジスタ200周辺の上面図および断面図である。
【0042】
図1(A)は、トランジスタ200を有する半導体装置の上面図である。また、図1(B)、および図1(C)は、当該半導体装置の断面図である。ここで、図1(B)は、図1(A)にA1-A2の一点鎖線で示す部位の断面図であり、トランジスタ200のチャネル長方向の断面図でもある。また、図1(C)は、図1(A)にA3-A4の一点鎖線で示す部位の断面図であり、トランジスタ200のチャネル幅方向の断面図でもある。また、図1(D)は、図1(A)にA5-A6の一点鎖線で示す部位の断面図である。なお、図1(A)の上面図では、図の明瞭化のために一部の要素を省いている。
【0043】
本発明の一態様の半導体装置は、基板(図示せず)上の絶縁体212と、絶縁体212上の絶縁体214と、絶縁体214上のトランジスタ200と、トランジスタ200上の絶縁体280と、絶縁体280上の絶縁体282と、絶縁体282上の絶縁体283と、絶縁体283上の絶縁体274と、絶縁体274および絶縁体283上の絶縁体284と、絶縁体284上の絶縁体286と、を有する。絶縁体212、絶縁体214、絶縁体280、絶縁体282、絶縁体283、絶縁体274、絶縁体284、および絶縁体286は層間膜として機能する。なお、絶縁体212は、図1(B)、(C)、(D)に示すように、絶縁体212aと、絶縁体212a上の絶縁体212bの積層構造であることが好ましい。また、トランジスタ200と電気的に接続し、プラグとして機能する導電体240(導電体240a、および導電体240b)とを有する。
【0044】
また、絶縁体272、絶縁体273、絶縁体280、絶縁体282、絶縁体283、絶縁体284、および絶縁体286の開口の内壁に接して絶縁体248aが設けられ、絶縁体248aの内側の側面に接して絶縁体247aが設けられ、絶縁体247aの内側の側面に接して導電体240aの第1の導電体が設けられ、さらに内側に導電体240aの第2の導電体が設けられている。ここで、絶縁体248aは上記開口の絶縁体284より上の部分に接していればよく、例えば、絶縁体282、絶縁体283、絶縁体284、および絶縁体286と接する構成にすればよい。この場合、絶縁体247aは、絶縁体272、絶縁体273、絶縁体280、および絶縁体248aに接して設けられる。なお、絶縁体248b、絶縁体247b、導電体240bは、それぞれ、絶縁体248a、絶縁体247a、導電体240aと同様に設けることができる。また、以下において、絶縁体247aと絶縁体247bをまとめて絶縁体247という場合がある。また、以下において、絶縁体248aと絶縁体248bをまとめて絶縁体248という場合がある。
【0045】
ここで、図1(B)、(C)、(D)に示すように、本実施の形態に示すトランジスタ200は、絶縁体212上に形成され、上面と側面が絶縁体283および絶縁体284に覆われていることが好ましい。さらに、上面視において、絶縁体283と絶縁体212は、トランジスタ200の外側で接している構造が好ましい。さらに、絶縁体283、絶縁体284、および絶縁体212でトランジスタ200が封止されていることが好ましい。また、絶縁体274は、トランジスタ200と重畳しないように配置され、絶縁体283および絶縁体284に接して設けられる。
【0046】
[トランジスタ200]
図1に示すように、トランジスタ200は、絶縁体214上の絶縁体216と、絶縁体216に埋め込まれるように配置された導電体205(導電体205a、および導電体205b)と、絶縁体216上、および導電体205上の絶縁体222と、絶縁体222上の絶縁体224と、絶縁体224上の酸化物230aと、酸化物230a上の酸化物230bと、酸化物230b上の酸化物243aおよび酸化物243bと、酸化物243a上の導電体242aと、酸化物243b上の導電体242bと、導電体242a、導電体242bおよび絶縁体224上の絶縁体272と、絶縁体272上の絶縁体273と、酸化物230b上の酸化物230c1と、酸化物230b上の酸化物230c2と、酸化物230c2上の絶縁体250と、絶縁体250上に位置し、酸化物230c2と重なる導電体260(導電体260a、および導電体260b)と、を有する。また、酸化物230c1は、酸化物243aの側面、酸化物243bの側面、導電体242aの側面および導電体242bの側面とそれぞれ接する。導電体260は、導電体260aおよび導電体260bを有し、導電体260bの底面および側面を包むように導電体260aが配置される。ここで、図1(B)に示すように、導電体260の上面は、絶縁体250の上面、酸化物230c1の上面、および酸化物230c2の上面と略一致する。また、絶縁体284は、導電体260、絶縁体250、酸化物230c1、酸化物230c2、絶縁体283および絶縁体274のそれぞれの上面と接する。
【0047】
なお、以下において、酸化物230c1、および酸化物230c2をまとめて酸化物230cと呼ぶ場合がある。また、酸化物230a、酸化物230b、および酸化物230cをまとめて酸化物230と呼ぶ場合がある。また、酸化物243aと酸化物243bをまとめて酸化物243と呼ぶ場合がある。また、導電体242aと導電体242bをまとめて導電体242と呼ぶ場合がある。
【0048】
トランジスタ200において、導電体260は、トランジスタのゲートとして機能し、導電体242aおよび導電体242bは、それぞれソース電極またはドレイン電極として機能する。トランジスタ200は、ゲートとして機能する導電体260が、絶縁体280などによって形成される開口を埋めるように自己整合的に形成される。導電体260をこのように形成することにより、導電体242aと導電体242bの間の領域に、導電体260を位置合わせすることなく確実に配置することができる。
【0049】
また、絶縁体212a、絶縁体212b、絶縁体214、絶縁体222、絶縁体272、絶縁体273、絶縁体247、絶縁体248、絶縁体282、絶縁体283および絶縁体284の少なくとも一は、水素(例えば、水素原子、水素分子などの少なくとも一)または水分子の拡散を抑制する機能を有することが好ましい。特に、絶縁体212a、絶縁体212b、絶縁体273、絶縁体248、絶縁体283および絶縁体284は、水素(例えば、水素原子、水素分子などの少なくとも一)または水分子の拡散を抑制する機能が高いことが好ましい。また、絶縁体212a、絶縁体212b、絶縁体214、絶縁体222、絶縁体272、絶縁体273、絶縁体247、絶縁体248、絶縁体282、絶縁体283および絶縁体284の少なくとも一は、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有することが好ましい。
【0050】
例えば、絶縁体212a、絶縁体212b、絶縁体214、絶縁体222、絶縁体272、絶縁体273、絶縁体247、絶縁体248、絶縁体282、絶縁体283および絶縁体284の少なくとも一は、絶縁体224、絶縁体250、および絶縁体280の少なくとも一よりも、酸素および水素の一方または双方の透過性が低いことが好ましい。
【0051】
絶縁体212a、絶縁体212b、絶縁体214、絶縁体222、絶縁体272、絶縁体273、絶縁体247、絶縁体248、絶縁体282、絶縁体283および絶縁体284としては、例えば、酸化アルミニウム、酸化ハフニウム、酸化ガリウム、インジウムガリウム亜鉛酸化物、窒化シリコン、または窒化酸化シリコンなどを用いることができる。特に、絶縁体212a、絶縁体212b、絶縁体273、絶縁体248、絶縁体283および絶縁体284としては、より水素バリア性が高い、窒化シリコンまたは窒化酸化シリコンを用いることが好ましい。
【0052】
図1に示すように、本実施の形態に示す半導体装置の一態様では、絶縁体214、絶縁体216、絶縁体222、絶縁体224、絶縁体272、絶縁体273、絶縁体280、および絶縁体282がパターニングされており、絶縁体283および絶縁体284がこれらを覆う構造になっている。つまり、絶縁体283は、絶縁体282の上面および側面と、絶縁体280の側面と、絶縁体272の側面と、絶縁体273の側面と、絶縁体224の側面と、絶縁体222の側面と、絶縁体216の側面と、絶縁体214の側面と、絶縁体212の上面に接する。また、絶縁体284は、絶縁体283、絶縁体274、酸化物230c、絶縁体250、導電体260の上面に接する。これにより、酸化物230、絶縁体250、導電体260、絶縁体214、絶縁体216、絶縁体222、絶縁体224、絶縁体272、絶縁体273、絶縁体280、および絶縁体282は、絶縁体283、絶縁体284、および絶縁体212によって、外部から隔離される。
【0053】
また、酸化物230は、絶縁体224上の酸化物230aと、酸化物230a上の酸化物230bと、酸化物230b上に配置され、少なくとも一部が酸化物230bの上面に接する酸化物230c1と、酸化物230c1上の酸化物230c2と、を有することが好ましい。ここで、酸化物230c1の側面は、酸化物243a、酸化物243b、導電体242a、導電体242b、絶縁体272、絶縁体273、絶縁体280、絶縁体282、および絶縁体283に接して設けられていることが好ましい。
【0054】
なお、トランジスタ200では、チャネル形成領域と、その近傍において、酸化物230a、酸化物230b、酸化物230c1、および酸化物230c2を積層する構成について示しているが、本発明はこれに限られるものではない。例えば、酸化物230bの単層、酸化物230bと酸化物230aの2層構造としてもよい。また、例えば、酸化物230cを、酸化物230c1または酸化物230c2のいずれか一層のみの構造にしてもよい。
【0055】
トランジスタ200は、チャネル形成領域を含む酸化物230(酸化物230a、酸化物230b、酸化物230c1、および酸化物230c2)に、酸化物半導体として機能する金属酸化物(以下、酸化物半導体ともいう)を用いることが好ましい。例えば、酸化物半導体として機能する金属酸化物は、エネルギーギャップが2eV以上、好ましくは2.5eV以上のものを用いることが好ましい。このように、エネルギーギャップの大きい金属酸化物を用いることで、トランジスタ200の非導通状態におけるリーク電流(オフ電流)を極めて小さくすることができる。このようなトランジスタを用いることで、低消費電力の半導体装置を提供できる。
【0056】
例えば、酸化物230として、In-M-Zn酸化物(元素Mは、アルミニウム、ガリウム、イットリウム、錫、銅、バナジウム、ベリリウム、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種)等の金属酸化物を用いるとよい。特に、元素Mは、アルミニウム、ガリウム、イットリウム、または錫を用いるとよい。また、酸化物230として、In-M酸化物、In-Zn酸化物、またはM-Zn酸化物を用いてもよい。
【0057】
酸化物230は、酸化物230aと、酸化物230a上の酸化物230bと、酸化物230b上の酸化物230c1と、酸化物230c1上の酸化物230c2と、を有する。酸化物230b下に酸化物230aを有することで、酸化物230aよりも下方に形成された構造物から、酸化物230bへの不純物の拡散を抑制することができる。また、酸化物230c1上に酸化物230c2を有することで、酸化物230c2よりも上方に形成された構造物から、酸化物230bへの不純物の拡散を抑制することができる。
【0058】
なお、酸化物230は、各金属原子の原子数比が異なる酸化物層の積層構造を有することが好ましい。具体的には、酸化物230aに用いる金属酸化物において、構成元素中の元素Mの原子数比が、酸化物230bに用いる金属酸化物における、構成元素中の元素Mの原子数比より、大きいことが好ましい。また、酸化物230aに用いる金属酸化物において、Inに対する元素Mの原子数比が、酸化物230bに用いる金属酸化物における、Inに対する元素Mの原子数比より大きいことが好ましい。また、酸化物230bに用いる金属酸化物において、元素Mに対するInの原子数比が、酸化物230aに用いる金属酸化物における、元素Mに対するInの原子数比より大きいことが好ましい。また、酸化物230cは、酸化物230aまたは酸化物230bに用いることができる金属酸化物を、用いることができる。例えば、酸化物230c1として、酸化物230bに用いることができる金属酸化物を用い、酸化物230c2として、酸化物230aに用いることができる金属酸化物を用いればよい。
【0059】
具体的には、酸化物230aとして、In:Ga:Zn=1:3:4[原子数比]、または1:1:0.5[原子数比]の金属酸化物を用いればよい。また、酸化物230bとして、In:Ga:Zn=4:2:3[原子数比]、または1:1:1[原子数比]の金属酸化物を用いればよい。また、酸化物230c1として、In:Ga:Zn=4:2:3[原子数比]、または1:1:1[原子数比]の金属酸化物を用いればよい。また、酸化物230c1として、In-Zn酸化物を用いてもよい。また、酸化物230c2として、In:Ga:Zn=1:3:4[原子数比]、Ga:Zn=2:1[原子数比]、またはGa:Zn=2:5[原子数比]の金属酸化物を用いればよい。また、酸化物230c2として、酸化ガリウムを用いてもよい。
【0060】
また、酸化物230bは、結晶性を有することが好ましい。例えば、後述するCAAC-OS(c-axis aligned crystalline oxide semiconductor)を用いることが好ましい。CAAC-OSなどの結晶性を有する酸化物は、不純物や欠陥(酸素欠損など)が少なく、結晶性の高い、緻密な構造を有している。よって、ソース電極またはドレイン電極による、酸化物230bからの酸素の引き抜きを抑制することができる。これにより、加熱処理を行っても、酸化物230bから酸素が引き抜かれることを低減できるので、トランジスタ200は、製造工程における高い温度(所謂サーマルバジェット)に対して安定である。
【0061】
また、酸化物230aおよび酸化物230c2の伝導帯下端のエネルギーが、酸化物230bおよび酸化物230c1の伝導帯下端のエネルギーより高くなることが好ましい。また、言い換えると、酸化物230aおよび酸化物230c2の電子親和力が、酸化物230bおよび酸化物230c1の電子親和力より小さいことが好ましい。
【0062】
ここで、電子親和力または伝導帯下端のエネルギー準位Ecは、真空準位と価電子帯上端のエネルギーEvとの差であるイオン化ポテンシャルIpと、エネルギーギャップEgから求めることができる。イオン化ポテンシャルIpは、例えば、紫外線光電子分光分析(UPS:Ultraviolet Photoelectron Spectroscopy)装置を用いて測定することができる。エネルギーギャップEgは、例えば、分光エリプソメータを用いて測定することができる。
【0063】
また、酸化物230a、酸化物230b、および酸化物230cの接合部において、伝導帯下端のエネルギー準位はなだらかに変化する。換言すると、酸化物230a、酸化物230b、および酸化物230cの接合部における伝導帯下端のエネルギー準位は、連続的に変化または連続接合するともいうことができる。このようにするためには、酸化物230aと酸化物230bとの界面、および酸化物230bと酸化物230cとの界面において形成される混合層の欠陥準位密度を低くするとよい。
【0064】
また、キャリアの主たる経路は酸化物230bとなる。酸化物230a、酸化物230cを上述の構成とすることで、酸化物230aと酸化物230bとの界面、および酸化物230bと酸化物230cとの界面における欠陥準位密度を低くすることができる。そのため、界面散乱によるキャリア伝導への影響が小さくなり、トランジスタ200は高いオン電流、および高い周波数特性を得ることができる。
【0065】
酸化物230(例えば、酸化物230b)には、キャリア濃度の低い酸化物半導体を用いることが好ましい。酸化物半導体のキャリア濃度を低くする場合においては、酸化物半導体中の不純物濃度を低くし、欠陥準位密度を低くすればよい。本明細書等において、不純物濃度が低く、欠陥準位密度の低いことを高純度真性または実質的に高純度真性という。なお、酸化物半導体中の不純物としては、例えば、水素、窒素、アルカリ金属、アルカリ土類金属、鉄、ニッケル、シリコン等がある。
【0066】
特に、酸化物半導体に含まれる水素は、金属原子と結合する酸素と反応して水になるため、酸化物半導体中に酸素欠損(V:oxygen vacancyともいう)を形成する場合がある。さらに、酸素欠損に水素が入った欠陥(以下、VHと呼ぶ場合がある。)はドナーとして機能し、キャリアである電子が生成されることがある。また、水素の一部が金属原子と結合する酸素と結合して、キャリアである電子を生成する場合がある。従って、水素が多く含まれている酸化物半導体を用いたトランジスタは、ノーマリーオン特性となりやすい。また、酸化物半導体中の水素は、熱、電界などのストレスによって動きやすいため、酸化物半導体に多くの水素が含まれると、トランジスタの信頼性が悪化する恐れもある。
【0067】
Hは、酸化物半導体のドナーとして機能しうる。しかしながら、当該欠陥を定量的に評価することは困難である。そこで、酸化物半導体においては、ドナー濃度ではなく、キャリア濃度で評価される場合がある。よって、本明細書等では、酸化物半導体のパラメータとして、ドナー濃度ではなく、電界が印加されない状態を想定したキャリア濃度を用いる場合がある。つまり、本明細書等に記載の「キャリア濃度」は、「ドナー濃度」と言い換えることができる場合がある。
【0068】
以上より、酸化物半導体を酸化物230に用いる場合、酸化物230中のVHをできる限り低減し、高純度真性または実質的に高純度真性にすることが好ましい。このように、VHが十分低減された酸化物半導体を得るには、酸化物半導体中の水分、水素などの不純物を除去すること(脱水、脱水素化処理と記載する場合がある。)と、酸化物半導体に酸素を供給して酸素欠損を補填すること(加酸素化処理と記載する場合がある。)が重要である。VHなどの不純物が十分に低減された酸化物半導体をトランジスタのチャネル形成領域に用いることで、安定した電気特性を付与することができる。
【0069】
しかしながら、水素濃度が低減されるように酸化物半導体を形成しても、酸化物半導体と接する、層間膜として機能する絶縁膜などから水素が取り込まれる恐れがある。例えば、層間膜として機能する絶縁膜を成膜する場合、成膜時に反応性の高い水素(例えば、水素ラジカル等)が大量に発生し、層間膜として機能する絶縁膜に大量の水素が取り込まれる場合がある。層間膜として機能する絶縁膜に取り込まれた大量の水素の一部は、トランジスタ200作製工程中の加熱処理等により、ビアとして機能する導電体240などを介して酸化物230まで拡散するおそれがある。このように、層間膜として機能する絶縁膜に含まれる水素に起因して、酸化物半導体中の水素濃度が高くなるおそれがある。
【0070】
これに対して、本実施の形態に示すトランジスタ200では、絶縁体280を含むトランジスタ200を、水素バリア性が高い絶縁膜(絶縁体212、絶縁体283、および絶縁体284など)で封止することで、絶縁体280およびトランジスタ200に水素が混入するのを低減する。
【0071】
図1(B)、(C)、(D)に示すように、本実施の形態に示す半導体装置において、トランジスタ200と絶縁体280を含むブロックは、絶縁体212、絶縁体283、および絶縁体284によって封止されている。ここで、絶縁体212は、トランジスタ200の下部に配置された絶縁体214に接する。絶縁体283は、トランジスタ200の上部に配置された絶縁体282に接する。また、絶縁体283は、絶縁体216、絶縁体222、絶縁体224、絶縁体272、絶縁体273、絶縁体280、絶縁体282の側面に接する。また、絶縁体283は、絶縁体212の上面に接する。
【0072】
ここで、酸化物230c、絶縁体250、および導電体260の上面は、絶縁体283の上面から露出している。これに対して、絶縁体284が、絶縁体283、絶縁体274、酸化物230c、絶縁体250、および導電体260の上面に接して設けられている。
【0073】
このようにして、絶縁体280とトランジスタ200を含むブロックの、下面を絶縁体212が、側面を絶縁体283が、上面を絶縁体283および絶縁体284が、包み込むことができる。つまり、絶縁体212、絶縁体283、および絶縁体284によって、絶縁体280とトランジスタ200を含むブロックを、トランジスタ200の外部の層間膜(絶縁体274、および絶縁体286など)と離隔することができる。
【0074】
上記の通り、絶縁体212、絶縁体283、および絶縁体284は、水素(例えば、水素原子、水素分子などの少なくとも一)の拡散を抑制する機能を有する。絶縁体212、絶縁体283、および絶縁体284は、例えば、絶縁体274または絶縁体286よりも水素の透過性が低いことが好ましい。このような絶縁体212、絶縁体283、および絶縁体284が、トランジスタ200と絶縁体280を含むブロックと、絶縁体274および絶縁体286などの層間膜との間に形成されていることで、絶縁体274および絶縁体286などの層間膜に含まれる水素がトランジスタ200と絶縁体280を含むブロックに混入するのを低減することができる。よって、絶縁体274および絶縁体286などの層間膜に起因して、導電体242または酸化物230などに拡散する水素の量を低減することができる。
【0075】
このようにトランジスタ200および絶縁体280を絶縁体212、絶縁体283、および絶縁体284で封止することで、酸化物230中の水素濃度を低減することができる。例えば、酸化物230bの二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)により得られる水素濃度を、1×1020atoms/cm未満、好ましくは1×1019atoms/cm未満、より好ましくは5×1018atoms/cm未満、さらに好ましくは1×1018atoms/cm未満とすることができる。水素などの不純物が十分に低減された酸化物230をトランジスタ200のチャネル形成領域に用いることで、ノーマリーオフ特性にすることができ、安定した電気特性を有するとともに、信頼性を向上させることができる。
【0076】
また、酸化物230に酸化物半導体を用いる場合、チャネル形成領域として機能する領域の酸化物半導体のキャリア濃度は、1×1018cm-3以下であることが好ましく、1×1017cm-3未満であることがより好ましく、1×1016cm-3未満であることがさらに好ましく、1×1013cm-3未満であることがさらに好ましく、1×1012cm-3未満であることがさらに好ましい。なお、チャネル形成領域として機能する領域の酸化物半導体のキャリア濃度の下限値については、特に限定は無いが、例えば、1×10-9cm-3とすることができる。
【0077】
なお、絶縁体283および絶縁体284には導電体240が貫通しているが、絶縁体248が導電体240を囲んで設けられているので、導電体240を介して絶縁体283の内側に混入する水素も低減することができる。絶縁体248は、少なくとも絶縁体286および絶縁体284の側面に接して設けられる。つまり、導電体240、トランジスタ200、および絶縁体280を含むブロックは、絶縁体212、絶縁体283、絶縁体284、および絶縁体248によって、絶縁体274、絶縁体286などの層間膜と離隔されている。よって、絶縁体212、絶縁体283、絶縁体284、および絶縁体248で、トランジスタ200と絶縁体280を含むブロックをより確実に封止し、絶縁体274、絶縁体286等に含まれる水素などの不純物が、当該ブロックに混入するのを低減することができる。
【0078】
また、水素原子を含まない、または水素原子の含有量が少ない、原料ガスを用いて、層間絶縁膜(絶縁体216、絶縁体274、絶縁体280、絶縁体286など)、およびゲート絶縁膜(絶縁体224、絶縁体250など)を成膜することで、これらの絶縁膜に含まれる水素濃度を低減し、酸化物半導体のチャネル形成領域に混入する水素の低減を図ってもよい。
【0079】
上記絶縁膜の成膜では、成膜ガスとして、シリコン原子を含む分子を有するガスが主に用いられる。上記絶縁膜に含まれる水素を低減するには、当該シリコン原子を含む分子に含まれる水素原子が少ないことが好ましく、当該シリコン原子を含む分子が水素原子を含まないことがより好ましい。もちろん、シリコン原子を含む分子を有するガス以外の成膜ガスも、含有される水素原子が少ないことが好ましく、水素原子を含まないことがより好ましい。
【0080】
上記のようなシリコン原子を含む分子をSi-Rで表すと、例えば、官能基Rとして、イソシアネート基(-N=C=O)、シアネート基(-O-C≡N)、シアノ基(-C≡N)、ジアゾ基(=N)、アジド基(-N)、ニトロソ基(-NO)、およびニトロ基(-NO)の少なくとも一つを用いることができる。例えば、1≦x≦3、1≦y≦8、とすればよい。このようなシリコン原子を含む分子としては、例えば、テトライソシアネートシラン、テトラシアネートシラン、テトラシアノシラン、ヘキサイソシアネートシラン、オクタイソシアネートシラン等を用いることができる。ここでは、シリコン原子に同じ種類の官能基が結合する分子を例示したが、本実施の形態はこれに限られるものではない。シリコン原子に異なる種類の官能基が結合する構成にしてもよい。
【0081】
また、例えば、官能基Rとしてハロゲン(Cl、Br、I、またはF)を用いる構成にしてもよい。例えば、1≦x≦2、1≦y≦6、とすればよい。このようなシリコン原子を含む分子としては、例えば、テトラクロロシラン(SiCl)、ヘキサクロロジシラン(SiCl)等を用いることができる。塩素を官能基とする例を示したが、塩素以外の、臭素、ヨウ素、フッ素等のハロゲンを官能基として用いてもよい。また、シリコン原子に異なる種類のハロゲンが結合する構成にしてもよい。
【0082】
絶縁体216、絶縁体274、絶縁体280、絶縁体224、および絶縁体250の成膜は、上記のようなシリコン原子を含む分子を有するガスを用いた、化学気相成長(CVD:Chemical Vapor Deposition)法によって行えばよい。CVD法は、成膜速度が比較的早いので、膜厚が厚い絶縁体280、絶縁体274、および絶縁体216の成膜を行うにあたって好適である。
【0083】
CVD法として、プラズマを利用するプラズマCVD(PECVD:Plasma Enhanced CVD)法、または熱を利用する熱CVD(TCVD:Thermal CVD)法、を用いることが好ましい。熱CVD法を用いる場合、大気圧下で成膜を行なう常圧CVD(APCVD:Atmospheric Pressure CVD)法を用いてもよいし、大気圧より低い減圧状態で成膜を行う減圧CVD(LPCVD:Low Pressure CVD)法を用いてもよい。
【0084】
CVD法を用いて絶縁体216、絶縁体274、絶縁体280、絶縁体224、および絶縁体250を成膜する場合、酸化剤を用いることが好ましい。酸化剤としては、O、O、NO、NO、NO、N、N、N、CO、CO、などの水素原子を含まないガスを用いることが好ましい。
【0085】
また、絶縁体216、絶縁体274、絶縁体280、絶縁体224、および絶縁体250の成膜は、ALD(Atomic Layer Deposition)法によって行ってもよい。ALD法では、反応のための第1の原料ガス(以下、プリカーサと呼ぶ。前駆体、金属プリカーサとも呼ぶことができる。)と第2の原料ガス(以下、リアクタントと呼ぶ。反応剤、非金属プリカーサとも呼ぶことができる。)を交互にチャンバーに導入し、これらの原料ガスの導入を繰り返すことで成膜を行う。
【0086】
ALD法は、原料ガスを切り替えながら成膜することで、原子の性質である自己制御性を利用し、一層ずつ原子を堆積することができる。よって、ALD法は、極薄膜厚の成膜、アスペクト比の高い構造への成膜、ピンホールなどの欠陥の少ない成膜、および被覆性に優れた成膜などを行うことができる。このため、ALD法は、絶縁体250、および絶縁体224の成膜を行うにあたって好適である。
【0087】
ALD法としては、プリカーサ及びリアクタントの反応を熱エネルギーのみで行う熱ALD(Thermal ALD)法をもちいてもよいし、プラズマ励起されたリアクタントを用いるPEALD(Plasma Enhanced ALD)法を用いてもよい。
【0088】
ALD法を用いる場合、プリカーサとして、上記シリコン原子を含む分子を有するガスを、リアクタントとして、上記酸化剤を用いればよい。これにより、絶縁体216、絶縁体274、絶縁体280、絶縁体224、および絶縁体250中に取り込まれる水素の量を大きく低減することができる。
【0089】
なお、上記では、シリコン原子を含む分子が水素原子を含まない例について示したが、本実施の形態はこれに限られるものではない。上記のシリコン原子を含む分子において、シリコン原子に結合する官能基の一部が水素原子に置換される構成にしてもよい。ただし、上記のシリコン原子を含む分子に含まれる水素原子は、シラン(SiH)より少ないことが好ましい。つまり、上記のシリコン原子を含む分子は、シリコン1原子あたり3原子以下の水素原子を有することが好ましい。また、上記のシリコン原子を含む分子を有するガスが、シリコン1原子あたり3原子以下の水素原子を有すると、より好ましい。
【0090】
以上のように、水素原子が低減または除去されたガスを用いた成膜方法で、絶縁体216、絶縁体274、絶縁体280、絶縁体286、絶縁体224、および絶縁体250の少なくとも一つを成膜することで、これらの絶縁膜に含まれる水素の量を低減することができる。特に、酸化物230とともに、絶縁体283と絶縁体212に封止された領域に形成される、絶縁体216、絶縁体224、絶縁体280、および絶縁体250を上記の成膜方法で成膜することで、当該封止された領域内の水素濃度を低減し、さらに外部から混入する水素を、絶縁体283、絶縁体212、および絶縁体284により低減できるのでより好ましい。
【0091】
以上より、電気特性の変動を抑制し、安定した電気特性を有するとともに、信頼性を向上させた半導体装置を提供することができる。または、ノーマリーオフの電気特性を有する半導体装置を提供することができる。または、オン電流が大きいトランジスタを有する半導体装置を提供することができる。または、高い周波数特性を有するトランジスタを有する半導体装置を提供することができる。または、オフ電流が小さいトランジスタを有する半導体装置を提供することができる。
【0092】
以下では、本発明の一態様に係るトランジスタ200を有する半導体装置の詳細な構成について説明する。
【0093】
導電体205は、酸化物230、および導電体260と、重なるように配置する。また、導電体205は、絶縁体216に埋め込まれて設けることが好ましい。また、導電体205の一部が、絶縁体214に埋め込まれて設けられる場合もある。
【0094】
ここで、導電体260は、第1のゲート(トップゲートともいう)として機能する場合がある。また、導電体205は、第2のゲート(ボトムゲートともいう)として機能する場合がある。その場合、導電体205に印加する電位を、導電体260に印加する電位と、連動させず、独立して変化させることで、トランジスタ200のVthを制御することができる。特に、導電体205に負の電位を印加することにより、トランジスタ200のVthを0Vより大きくし、オフ電流を低減することが可能となる。したがって、導電体205に負の電位を印加したほうが、印加しない場合よりも、導電体260に印加する電位が0Vのときのドレイン電流を小さくすることができる。
【0095】
なお、導電体205は、図1(A)に示すように、酸化物230の導電体242aおよび導電体242bと重ならない領域の大きさよりも、大きく設けるとよい。特に、図1(C)に示すように、導電体205は、酸化物230のチャネル幅方向と交わる端部よりも外側の領域においても、延伸していることが好ましい。つまり、酸化物230のチャネル幅方向における側面の外側において、導電体205と、導電体260とは、絶縁体を介して重畳していることが好ましい。または、導電体205を大きく設けることによって、導電体205形成以降の作製工程のプラズマを用いた処理において、局所的なチャージング(チャージアップと言う)の緩和ができる場合がある。ただし、本発明の一態様はこれに限定されない。導電体205は、少なくとも導電体242aと、導電体242bとの間に位置する酸化物230と重畳すればよい。
【0096】
また、絶縁体224の底面を基準として、酸化物230aおよび酸化物230bと、導電体260とが、重ならない領域における導電体260の底面の高さは、酸化物230bの底面の高さより低いことが好ましい。また、酸化物230bと、導電体260とが、重ならない領域における導電体260の底面の高さと、酸化物230bの底面の高さと、の差は、0nm以上100nm以下、好ましくは、3nm以上50nm以下、より好ましくは、5nm以上20nm以下とする。
【0097】
このように、ゲートとして機能する導電体260が、チャネル形成領域の酸化物230bの側面および上面を酸化物230cおよび絶縁体250を介して覆う構成となっており、導電体260の電界をチャネル形成領域の酸化物230b全体に作用させやすくなる。よって、トランジスタ200のオン電流を増大させ、周波数特性を向上させることができる。本明細書において、第1のゲート、および第2のゲートの電界によって、チャネル形成領域を電気的に取り囲むトランジスタの構造を、surrounded channel(S-channel)構造とよぶ。
【0098】
また、導電体205aは、水または水素などの不純物および酸素の透過を抑制する導電体が好ましい。例えば、チタン、窒化チタン、タンタル、または窒化タンタルを用いることができる。また、導電体205bは、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。なお、導電体205を2層で図示したが、3層以上の多層構造としてもよい。
【0099】
ここで、酸化物半導体と、酸化物半導体の下層に位置する絶縁体、または導電体と、酸化物半導体の上層に位置する絶縁体、または導電体とを、大気開放を行わずに、異なる膜種を連続成膜することで、不純物(特に、水素、水)の濃度が低減された、実質的に高純度真性である酸化物半導体膜を成膜することができるので好ましい。
【0100】
絶縁体212、絶縁体214、絶縁体222、絶縁体272、絶縁体273、絶縁体282、絶縁体283、および絶縁体284の少なくとも一つは、水または水素などの不純物が、基板側から、または、上方からトランジスタ200に混入するのを抑制するバリア絶縁膜として機能することが好ましい。したがって、絶縁体212、絶縁体214、絶縁体222、絶縁体272、絶縁体273、絶縁体282、絶縁体283、および絶縁体284の少なくとも一つは、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子(NO、NO、NOなど)、銅原子などの不純物の拡散を抑制する機能を有する(上記不純物が透過しにくい)絶縁性材料を用いることが好ましい。または、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する(上記酸素が透過しにくい)絶縁性材料を用いることが好ましい。
【0101】
例えば、絶縁体212、絶縁体273、絶縁体283、および絶縁体284として、窒化シリコンまたは窒化酸化シリコンなどを用い、絶縁体214、絶縁体222、絶縁体272、および絶縁体282として、酸化アルミニウムまたは酸化ハフニウムなどを用いることが好ましい。これにより、水または水素などの不純物が絶縁体212、および絶縁体214を介して、基板側からトランジスタ200側に拡散するのを抑制することができる。または、絶縁体224などに含まれる酸素が、絶縁体212、および絶縁体214を介して基板側に、拡散するのを抑制することができる。また、水または水素などの不純物が絶縁体282、絶縁体283、および絶縁体284の外部に配置されている絶縁体274、および絶縁体286などからトランジスタ200側に拡散するのを抑制することができる。また、水または水素などの不純物が絶縁体272、および絶縁体273の上方に配置されている絶縁体280などから、酸化物230などに拡散するのを抑制することができる。このように、トランジスタ200を、水または水素などの不純物、および酸素の拡散を抑制する機能を有する、絶縁体212、絶縁体214、絶縁体222、絶縁体272、絶縁体273、絶縁体282、絶縁体283、および絶縁体284で取り囲む構造とすることが好ましい。
【0102】
また、絶縁体212、絶縁体283、および絶縁体284の抵抗率を低くすることが好ましい場合がある。例えば、絶縁体212、絶縁体283、および絶縁体284の抵抗率を概略1×1013Ωcmとすることで、半導体装置作製工程のプラズマ等を用いる処理において、絶縁体212、絶縁体283、および絶縁体284が、導電体205、導電体242または導電体260のチャージアップを緩和することができる場合がある。絶縁体212、絶縁体283、および絶縁体284の抵抗率は、好ましくは、1×1010Ωcm以上1×1015Ωcm以下とする。
【0103】
図1(B)、(C)、(D)に示すように、絶縁体212上に絶縁体214を配置することで、絶縁体212のみを配置する場合より、水または水素などの不純物に対するバリア性を向上させ、酸化物230に混入する水素濃度を低減させることができる。
【0104】
なお、図1(B)、(C)、(D)などにおいて、絶縁体212は、絶縁体212aと絶縁体212bの積層構造にしたが、これに限られることなく、絶縁体212aまたは絶縁体212bのいずれか一方を設けた単層構造にしてもよい。また、図1(B)、(C)、(D)などにおいて、絶縁体214を設ける構造にしているが、これに限られることなく、絶縁体214を設けない構造にしてもよい。
【0105】
また、絶縁体216、絶縁体280、絶縁体274、および絶縁体286は、絶縁体214よりも誘電率が低いことが好ましい。誘電率が低い材料を層間膜とすることで、配線間に生じる寄生容量を低減することができる。例えば、絶縁体216、絶縁体280、絶縁体274、および絶縁体286として、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、または空孔を有する酸化シリコンなどを適宜用いればよい。
【0106】
絶縁体216は、絶縁体212、絶縁体283、および絶縁体284で封止された領域内に形成されるので、絶縁体216中の水または水素などの不純物濃度が低減されていることが好ましい。例えば、絶縁体216中の水または水素などの不純物濃度は、絶縁体274より低いことが好ましい。また、絶縁体216の上面は、平坦化されていることが好ましい。
【0107】
絶縁体222、および絶縁体224は、ゲート絶縁体としての機能を有する。
【0108】
ここで、酸化物230と接する絶縁体224は、加熱により酸素を脱離することが好ましい。本明細書では、加熱により離脱する酸素を過剰酸素と呼ぶことがある。例えば、絶縁体224は、酸化シリコンまたは酸化窒化シリコンなどを適宜用いればよい。酸素を含む絶縁体を酸化物230に接して設けることにより、酸化物230中の酸素欠損を低減し、トランジスタ200の信頼性を向上させることができる。
【0109】
絶縁体224として、具体的には、加熱により一部の酸素が脱離する酸化物材料を用いることが好ましい。加熱により酸素を脱離する酸化物とは、昇温脱離ガス分析(TDS(Thermal Desorption Spectroscopy)分析)にて、酸素分子の脱離量が1.0×1018molecules/cm以上、好ましくは1.0×1019molecules/cm以上、さらに好ましくは2.0×1019molecules/cm以上、または3.0×1020molecules/cm以上である酸化物膜である。なお、上記TDS分析時における膜の表面温度としては100℃以上700℃以下、または100℃以上400℃以下の範囲が好ましい。
【0110】
絶縁体224は、絶縁体212、絶縁体283、および絶縁体284で封止された領域内に形成されるので、絶縁体224中の水または水素などの不純物濃度が低減されていることが好ましい。例えば、絶縁体224中の水または水素などの不純物濃度は、絶縁体274より低いことが好ましい。
【0111】
絶縁体222は、水または水素などの不純物が、基板側からトランジスタ200に混入するのを抑制するバリア絶縁膜として機能することが好ましい。例えば、絶縁体222は、絶縁体224より水素透過性が低いことが好ましい。絶縁体222、絶縁体272、および絶縁体273によって、絶縁体224および酸化物230などを囲むことにより、外方から水または水素などの不純物がトランジスタ200に侵入することを低減することができる。
【0112】
さらに、絶縁体222は、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する(上記酸素が透過しにくい)ことが好ましい。例えば、絶縁体222は、絶縁体224より酸素透過性が低いことが好ましい。絶縁体222が、酸素や不純物の拡散を抑制する機能を有することで、酸化物230が有する酸素が、絶縁体222より下側へ拡散することを低減できるので、好ましい。また、導電体205が、絶縁体224や、酸化物230が有する酸素と反応することを抑制することができる。
【0113】
絶縁体222は、絶縁性材料であるアルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を用いるとよい。アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体として、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)などを用いることが好ましい。このような材料を用いて絶縁体222を形成した場合、絶縁体222は、酸化物230からの酸素の放出や、トランジスタ200の周辺部から酸化物230への水素等の不純物の混入を抑制する層として機能する。
【0114】
または、これらの絶縁体に、例えば、酸化アルミニウム、酸化ビスマス、酸化ゲルマニウム、酸化ニオブ、酸化シリコン、酸化チタン、酸化タングステン、酸化イットリウム、酸化ジルコニウムを添加してもよい。またはこれらの絶縁体を窒化処理してもよい。上記の絶縁体に酸化シリコン、酸化窒化シリコンまたは窒化シリコンを積層して用いてもよい。
【0115】
また、絶縁体222は、例えば、酸化アルミニウム、酸化ハフニウム、酸化タンタル、酸化ジルコニウム、チタン酸ジルコン酸鉛(PZT)、チタン酸ストロンチウム(SrTiO)または(Ba,Sr)TiO(BST)などのいわゆるhigh-k材料を含む絶縁体を単層または積層で用いてもよい。トランジスタの微細化、および高集積化が進むと、ゲート絶縁体の薄膜化により、リーク電流などの問題が生じる場合がある。ゲート絶縁体として機能する絶縁体にhigh-k材料を用いることで、物理膜厚を保ちながら、トランジスタ動作時のゲート電位の低減が可能となる。
【0116】
なお、絶縁体222、および絶縁体224が、2層以上の積層構造を有していてもよい。その場合、同じ材料からなる積層構造に限定されず、異なる材料からなる積層構造でもよい。
【0117】
また、酸化物230bと、ソース電極またはドレイン電極として機能する導電体242(導電体242aおよび導電体242b)と、の間に酸化物243(酸化物243aおよび酸化物243b)を配置してもよい。導電体242と、酸化物230とが接しない構成となるので、導電体242が、酸化物230の酸素を吸収することを抑制できる。つまり、導電体242の酸化を防止することで、導電体242の導電率の低下を抑制することができる。従って、酸化物243は、導電体242の酸化を抑制する機能を有することが好ましい。
【0118】
従って、酸化物243は、酸素の透過を抑制する機能を有することが好ましい。ソース電極やドレイン電極として機能する導電体242と酸化物230bとの間に酸素の透過を抑制する機能を有する酸化物243を配置することで、導電体242と、酸化物230bとの間の電気抵抗が低減されるので好ましい。このような構成とすることで、トランジスタ200の電気特性およびトランジスタ200の信頼性を向上させることができる。
【0119】
酸化物243として、元素Mを有する金属酸化物を用いてもよい。特に、元素Mは、アルミニウム、ガリウム、イットリウム、または錫を用いるとよい。酸化物243は、酸化物230bよりも元素Mの濃度が高いことが好ましい。また、酸化物243として、酸化ガリウムを用いてもよい。また、酸化物243として、In-M-Zn酸化物等の金属酸化物を用いてもよい。具体的には、酸化物243に用いる金属酸化物において、Inに対する元素Mの原子数比が、酸化物230bに用いる金属酸化物における、Inに対する元素Mの原子数比より大きいことが好ましい。また、酸化物243の膜厚は、0.5nm以上5nm以下が好ましく、より好ましくは、1nm以上3nm以下である。また、酸化物243は、結晶性を有すると好ましい。酸化物243が結晶性を有する場合、酸化物230中の酸素の放出を好適に抑制することが出来る。例えば、酸化物243としては、六方晶などの結晶構造であれば、酸化物230中の酸素の放出を抑制できる場合がある。
【0120】
なお、酸化物243は必ずしも設けなくてもよい。その場合、導電体242(導電体242a、および導電体242b)と酸化物230とが接することで、酸化物230中の酸素が導電体242へ拡散し、導電体242が酸化する場合がある。導電体242が酸化することで、導電体242の導電率が低下する蓋然性が高い。なお、酸化物230中の酸素が導電体242へ拡散することを、導電体242が酸化物230中の酸素を吸収する、と言い換えることができる。
【0121】
また、酸化物230中の酸素が導電体242(導電体242a、および導電体242b)へ拡散することで、導電体242aと酸化物230bとの間、および、導電体242bと酸化物230bとの間に異層が形成される場合がある。当該異層は、導電体242よりも酸素を多く含むため、当該異層は絶縁性を有すると推定される。このとき、導電体242と、当該異層と、酸化物230bとの3層構造は、金属-絶縁体-半導体からなる3層構造とみなすことができ、MIS(Metal-Insulator-Semiconductor)構造と呼ぶ、またはMIS構造を主としたダイオード接合構造と呼ぶ場合がある。
【0122】
なお、上記異層は、導電体242と酸化物230bとの間に形成されることに限られず、例えば、異層が、導電体242と酸化物230c1との間に形成される場合や、導電体242と酸化物230bとの間、および導電体242と酸化物230c1との間に形成される場合がある。
【0123】
酸化物243上には、ソース電極、およびドレイン電極として機能する導電体242(導電体242a、および導電体242b)が設けられる。導電体242の膜厚は、例えば、1nm以上50nm以下、好ましくは2nm以上25nm以下、とすればよい。
【0124】
導電体242としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウム、イリジウム、ストロンチウム、ランタンから選ばれた金属元素、または上述した金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いることが好ましい。例えば、窒化タンタル、窒化チタン、タングステン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物などを用いることが好ましい。また、窒化タンタル、窒化チタン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物は、酸化しにくい導電性材料、または、酸素を吸収しても導電性を維持する材料であるため、好ましい。
【0125】
また、図1(D)に示すように、絶縁体272は、導電体242b、酸化物243b、酸化物230a、酸化物230b、および絶縁体224を覆って設けられる。さらに、絶縁体272を覆って絶縁体273が設けられる。これにより、導電体242bの側面および導電体242bの上面方向から導電体242bへの水素や水などの不純物および酸素の拡散を抑制することができる。従って、導電体242bの周囲からの導電体242bへの酸素の拡散を抑制することができるので、導電体242bの酸化を抑制することができる。尚、導電体242aについても同様の効果を有する。さらに、酸化物230aの側面、および酸化物230bの側面方向から酸化物230aおよび酸化物230bへの水素や水などの不純物の拡散を抑制することができる。絶縁体272としては、例えば、酸化アルミニウムなどを用いることができる。また、絶縁体273としては、例えば、窒化シリコン、または窒化酸化シリコンなどを用いることができる。
【0126】
以上のように導電体242の周囲を水素や水などの不純物および酸素の透過を抑制する機能を有する絶縁体273、絶縁体272、および酸化物243で囲む構成とすることで、導電体242の酸化を抑制し、トランジスタ200の電気特性および信頼性を向上させることができる。
【0127】
なお、図1(B)(C)(D)では、絶縁体272は、導電体242の上面および側面と、酸化物243の側面と、酸化物230bの側面と、酸化物230aの側面と、絶縁体224の上面と、接しているが、本実施の形態はこれに限られるものではない。例えば、絶縁体272が、導電体242の上面のみに設けられる構成にしてもよい。
【0128】
絶縁体250は、ゲート絶縁体として機能する。絶縁体250は、酸化物230cの上面に接して配置することが好ましい。絶縁体250は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンを用いることができる。特に、酸化シリコン、および酸化窒化シリコンは熱に対し安定であるため好ましい。
【0129】
絶縁体224と同様に、絶縁体250は、加熱により酸素が放出される絶縁体を用いて形成することが好ましい。加熱により酸素が放出される絶縁体を、絶縁体250として、酸化物230cの上面に接して設けることにより、酸化物230bのチャネル形成領域に効果的に酸素を供給することができる。また、絶縁体224と同様に、絶縁体250中の水または水素などの不純物濃度が低減されていることが好ましい。絶縁体250の膜厚は、1nm以上20nm以下とするのが好ましい。
【0130】
また、絶縁体250と導電体260との間に金属酸化物を設けてもよい。当該金属酸化物は、絶縁体250から導電体260への酸素拡散を抑制することが好ましい。酸素の拡散を抑制する金属酸化物を設けることで、絶縁体250から導電体260への酸素の拡散が抑制される。つまり、酸化物230へ供給する酸素量の減少を抑制することができる。また、絶縁体250の酸素による導電体260の酸化を抑制することができる。
【0131】
また、当該金属酸化物は、ゲート絶縁体の一部としての機能を有する場合がある。したがって、絶縁体250に酸化シリコンや酸化窒化シリコンなどを用いる場合、当該金属酸化物は、比誘電率が高いhigh-k材料である金属酸化物を用いることが好ましい。ゲート絶縁体を、絶縁体250と当該金属酸化物との積層構造とすることで、熱に対して安定、かつ比誘電率の高い積層構造とすることができる。したがって、ゲート絶縁体の物理膜厚を保持したまま、トランジスタ動作時に印加するゲート電位の低減化が可能となる。また、ゲート絶縁体として機能する絶縁体の等価酸化膜厚(EOT)の薄膜化が可能となる。
【0132】
具体的には、ハフニウム、アルミニウム、ガリウム、イットリウム、ジルコニウム、タングステン、チタン、タンタル、ニッケル、ゲルマニウム、または、マグネシウムなどから選ばれた一種、または二種以上が含まれた金属酸化物を用いることができる。特に、アルミニウム、またはハフニウムの一方または双方の酸化物を含む絶縁体である、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)などを用いることが好ましい。
【0133】
または、当該金属酸化物は、ゲートの一部としての機能を有する場合がある。この場合は、酸素を含む導電性材料をチャネル形成領域側に設けるとよい。酸素を含む導電性材料をチャネル形成領域側に設けることで、当該導電性材料から離脱した酸素がチャネル形成領域に供給されやすくなる。
【0134】
特に、ゲートとして機能する導電体として、チャネルが形成される金属酸化物に含まれる金属元素および酸素を含む導電性材料を用いることが好ましい。また、前述した金属元素および窒素を含む導電性材料を用いてもよい。また、インジウム錫酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、シリコンを添加したインジウム錫酸化物を用いてもよい。また、窒素を含むインジウムガリウム亜鉛酸化物を用いてもよい。このような材料を用いることで、チャネルが形成される金属酸化物に含まれる水素を捕獲することができる場合がある。または、外方の絶縁体などから混入する水素を捕獲することができる場合がある。
【0135】
導電体260は、図1では2層構造として示しているが、単層構造でもよいし、3層以上の積層構造であってもよい。
【0136】
導電体260aは、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子(NO、NO、NOなど)、銅原子などの不純物の拡散を抑制する機能を有する導電性材料を用いることが好ましい。または、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する導電性材料を用いることが好ましい。
【0137】
また、導電体260aが酸素の拡散を抑制する機能を持つことにより、絶縁体250に含まれる酸素により、導電体260bが酸化して導電率が低下することを抑制することができる。酸素の拡散を抑制する機能を有する導電性材料としては、例えば、タンタル、窒化タンタル、ルテニウム、または酸化ルテニウムなどを用いることが好ましい。
【0138】
また、導電体260bは、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。また、導電体260は、配線としても機能するため、導電性が高い導電体を用いることが好ましい。例えば、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることができる。また、導電体260bは積層構造としてもよく、例えば、チタン又は窒化チタンと上記導電性材料との積層構造としてもよい。
【0139】
絶縁体280は、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、または空孔を有する酸化シリコンなどを有することが好ましい。特に、酸化シリコンおよび酸化窒化シリコンは、熱的に安定であるため好ましい。特に、酸化シリコン、酸化窒化シリコン、空孔を有する酸化シリコンなどの材料は、加熱により脱離する酸素を含む領域を容易に形成することができるため好ましい。また、絶縁体280は、上記の材料が積層された構造でもよく、例えば、スパッタリング法で成膜した酸化シリコンと、その上に積層されたCVD法で成膜された酸化窒化シリコンの積層構造とすればよい。また、さらに上に窒化シリコンを積層してもよい。
【0140】
絶縁体280は、絶縁体212、絶縁体283、および絶縁体284で封止された領域内に形成されるので、絶縁体280中の水または水素などの不純物濃度が低減されていることが好ましい。例えば、絶縁体280中の水または水素などの不純物濃度は、絶縁体274より低いことが好ましい。また、絶縁体280の上面は、平坦化されていてもよい。
【0141】
絶縁体282、絶縁体283および絶縁体284は、水または水素などの不純物が、上方から絶縁体280に混入するのを抑制するバリア絶縁膜として機能することが好ましい。また、絶縁体282、絶縁体283および絶縁体284は、酸素の透過を抑制するバリア絶縁膜として機能することが好ましい。絶縁体282、絶縁体283および絶縁体284としては、例えば、酸化アルミニウム、窒化シリコン、または窒化酸化シリコンなどの絶縁体を用いればよい。例えば、絶縁体282として、酸素に対してバリア性が高い酸化アルミニウムを用い、絶縁体283および絶縁体284として、水素に対してバリア性が高い窒化シリコンまたは窒化酸化シリコンを用いればよい。
【0142】
絶縁体282は、絶縁体280の上面に接して配置され、側面が絶縁体280の側面と概略一致する。絶縁体283は、絶縁体282および絶縁体212bの上面に接し、且つ絶縁体216、絶縁体222、絶縁体224、絶縁体272、絶縁体273、絶縁体280、および絶縁体282の側面に接して配置される。絶縁体282および絶縁体283の側面は、酸化物230c1の側面に接する。絶縁体284は、絶縁体283、導電体260、絶縁体250、酸化物230c、および絶縁体274の上面に接して配置される。
【0143】
図1(B)、(C)、(D)に示すように、絶縁体283および絶縁体284の下に絶縁体282を配置することで、絶縁体283および絶縁体284のみを配置する場合より、水または水素などの不純物に対するバリア性を向上させ、絶縁体280などに混入する水素濃度を低減させることができる。
【0144】
ここで、トランジスタ200は、図1(B)(C)(D)に示すように、絶縁体284と、絶縁体250とが、直接接する構造となっている。このような構造とすることで、絶縁体280に含まれる酸素が、導電体260に吸収され難くなる。従って、絶縁体280に含まれる酸素は、酸化物230cを介して、酸化物230aおよび酸化物230bへ効率よく供給することができるので、酸化物230a中および酸化物230b中の酸素欠損を低減し、トランジスタ200の電気特性および信頼性を向上させることができる。また、絶縁体280に含まれる水素などの不純物が絶縁体250へ混入することを抑えることができるので、さらに、絶縁体250および酸化物230の水素濃度を低減することができる。よって、トランジスタ200の電気特性および信頼性への悪影響を抑制することができる。
【0145】
また、トランジスタ200と重ならない領域において、絶縁体283と絶縁体284の間に、層間膜として機能する絶縁体274を設けることが好ましい。ここで絶縁体274は、下面および側面が絶縁体283に接し、上面が絶縁体284に接する。絶縁体274の上面は、絶縁体283の上面と面一になることが好ましい。絶縁体274は、絶縁体224などと同様に、膜中の水または水素などの不純物濃度が低減されていることが好ましい。
【0146】
また、絶縁体284の上に、層間膜として機能する絶縁体286を設けることが好ましい。絶縁体286は、膜中の水または水素などの不純物濃度が低減されていることが好ましい。
【0147】
導電体240aおよび導電体240bは、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。また、導電体240aおよび導電体240bは積層構造としてもよい。なお、図1(A)で導電体240aおよび導電体240bは、上面視において円形状にしているが、これに限られるものではない。例えば、導電体240aおよび導電体240bが、上面視において、楕円などの略円形状、四角形などの多角形状、四角形等の多角形の角部を丸めた形状になっていてもよい。
【0148】
また、導電体240を積層構造とする場合、絶縁体247と接する導電体には、水または水素などの不純物、および酸素の透過を抑制する機能を有する導電性材料を用いることが好ましい。例えば、タンタル、窒化タンタル、チタン、窒化チタン、ルテニウム、または酸化ルテニウムなどを用いることが好ましい。また、水または水素などの不純物、および酸素の透過を抑制する機能を有する導電性材料は、単層または積層で用いてもよい。当該導電性材料を用いることで、絶縁体280、絶縁体286などから拡散する水または水素などの不純物が、導電体240aおよび導電体240bを通じて酸化物230に混入するのをさらに低減することができる。また、絶縁体280に添加された酸素が導電体240aおよび導電体240bに吸収されるのを防ぐことができる。
【0149】
また、導電体240の側面に接して絶縁体247が設けられ、絶縁体247の側面に接して絶縁体248が設けられる。水または水素などの不純物に対してバリア性が高い絶縁体248が、少なくとも絶縁体284に接して設けられるので、絶縁体286などから水または水素などの不純物が、導電体240aおよび導電体240bを通じて酸化物230に混入するのをさらに低減することができる。また、酸素に対してバリア性が高い絶縁体247が、絶縁体272、絶縁体273、絶縁体280、および絶縁体248に接して設けられるので、絶縁体280に含まれる酸素が導電体240aおよび導電体240bに吸収されるのを防ぐことができる。絶縁体247としては、例えば、酸化アルミニウムなどを用いることができる。また、絶縁体248としては、例えば、窒化シリコン、または窒化酸化シリコンなどを用いることができる。特に、窒化シリコンは水素に対するバリア性が高いので、絶縁体248として好適である。
【0150】
また、導電体240aの上面、および導電体240bの上面に接して配線として機能する導電体を配置してもよい。当該導電体は、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。また、当該導電体は、積層構造としてもよく、例えば、チタン又は窒化チタンと上記導電性材料との積層としてもよい。なお、当該導電体は、絶縁体に設けられた開口に埋め込むように形成してもよい。
【0151】
<半導体装置の構成材料>
以下では、半導体装置に用いることができる構成材料について説明する。
【0152】
<基板>
トランジスタ200を形成する基板としては、例えば、絶縁体基板、半導体基板、または導電体基板を用いればよい。絶縁体基板としては、例えば、ガラス基板、石英基板、サファイア基板、安定化ジルコニア基板(イットリア安定化ジルコニア基板など)、樹脂基板などがある。また、半導体基板としては、例えば、シリコン、ゲルマニウムからなる半導体基板、または炭化シリコン、シリコンゲルマニウム、ヒ化ガリウム、リン化インジウム、酸化亜鉛、酸化ガリウムからなる化合物半導体基板などがある。さらには、前述の半導体基板内部に絶縁体領域を有する半導体基板、例えば、SOI(Silicon On Insulator)基板などがある。導電体基板としては、黒鉛基板、金属基板、合金基板、導電性樹脂基板などがある。または、金属の窒化物を有する基板、金属の酸化物を有する基板などがある。さらには、絶縁体基板に導電体または半導体が設けられた基板、半導体基板に導電体または絶縁体が設けられた基板、導電体基板に半導体または絶縁体が設けられた基板などがある。または、これらの基板に素子が設けられたものを用いてもよい。基板に設けられる素子としては、容量素子、抵抗素子、スイッチ素子、発光素子、記憶素子などがある。
【0153】
<絶縁体>
絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、金属窒化酸化物などがある。
【0154】
例えば、トランジスタの微細化、および高集積化が進むと、ゲート絶縁体の薄膜化により、リーク電流などの問題が生じる場合がある。ゲート絶縁体として機能する絶縁体に、high-k材料を用いることで物理膜厚を保ちながら、トランジスタ動作時の低電圧化が可能となる。一方、層間膜として機能する絶縁体には、比誘電率が低い材料を用いることで、配線間に生じる寄生容量を低減することができる。したがって、絶縁体の機能に応じて、材料を選択するとよい。
【0155】
また、比誘電率の高い絶縁体としては、酸化ガリウム、酸化ハフニウム、酸化ジルコニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物、またはシリコンおよびハフニウムを有する窒化物などがある。
【0156】
また、比誘電率が低い絶縁体としては、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコン、または樹脂などがある。
【0157】
また、酸化物半導体を用いたトランジスタは、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体で囲うことによって、トランジスタの電気特性を安定にすることができる。水素などの不純物および酸素の透過を抑制する機能を有する絶縁体としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウム、またはタンタルを含む絶縁体を、単層で、または積層で用いればよい。具体的には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体として、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、または酸化タンタルなどの金属酸化物、窒化アルミニウム、窒化アルミニウムチタン、窒化チタン、窒化酸化シリコンまたは窒化シリコンなどの金属窒化物を用いることができる。
【0158】
また、ゲート絶縁体として機能する絶縁体は、加熱により脱離する酸素を含む領域を有する絶縁体であることが好ましい。例えば、加熱により脱離する酸素を含む領域を有する酸化シリコンまたは酸化窒化シリコンを酸化物230と接する構造とすることで、酸化物230が有する酸素欠損を補償することができる。
【0159】
<導電体>
導電体としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウム、イリジウム、ストロンチウム、ランタンなどから選ばれた金属元素、または上述した金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いることが好ましい。例えば、窒化タンタル、窒化チタン、タングステン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物などを用いることが好ましい。また、窒化タンタル、窒化チタン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物は、酸化しにくい導電性材料、または、酸素を吸収しても導電性を維持する材料であるため、好ましい。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを用いてもよい。
【0160】
また、上記の材料で形成される導電層を複数積層して用いてもよい。例えば、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、酸素を含む導電性材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。
【0161】
なお、トランジスタのチャネル形成領域に酸化物を用いる場合において、ゲートとして機能する導電体には、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造を用いることが好ましい。この場合は、酸素を含む導電性材料をチャネル形成領域側に設けるとよい。酸素を含む導電性材料をチャネル形成領域側に設けることで、当該導電性材料から離脱した酸素がチャネル形成領域に供給されやすくなる。
【0162】
特に、ゲートとして機能する導電体として、チャネルが形成される金属酸化物に含まれる金属元素および酸素を含む導電性材料を用いることが好ましい。また、前述した金属元素および窒素を含む導電性材料を用いてもよい。例えば、窒化チタン、窒化タンタルなどの窒素を含む導電性材料を用いてもよい。また、インジウム錫酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、シリコンを添加したインジウム錫酸化物を用いてもよい。また、窒素を含むインジウムガリウム亜鉛酸化物を用いてもよい。このような材料を用いることで、チャネルが形成される金属酸化物に含まれる水素を捕獲することができる場合がある。または、外方の絶縁体などから混入する水素を捕獲することができる場合がある。
【0163】
<金属酸化物>
酸化物230として、酸化物半導体として機能する金属酸化物を用いることが好ましい。以下では、本発明に係る酸化物230に適用可能な金属酸化物について説明する。
【0164】
金属酸化物は、少なくともインジウムまたは亜鉛を含むことが好ましい。特に、インジウムおよび亜鉛を含むことが好ましい。また、それらに加えて、アルミニウム、ガリウム、イットリウムまたは錫などが含まれていることが好ましい。また、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種が含まれていてもよい。
【0165】
ここでは、金属酸化物が、インジウム、元素Mおよび亜鉛を有するIn-M-Zn酸化物である場合を考える。なお、元素Mは、アルミニウム、ガリウム、イットリウム、または錫などとする。そのほかの元素Mに適用可能な元素としては、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、マグネシウムなどがある。ただし、元素Mとして、前述の元素を複数組み合わせても構わない場合がある。
【0166】
なお、本明細書等において、窒素を有する金属酸化物も金属酸化物(metal oxide)と総称する場合がある。また、窒素を有する金属酸化物を、金属酸窒化物(metal oxynitride)と呼称してもよい。
【0167】
[金属酸化物の構造]
酸化物半導体(金属酸化物)は、単結晶酸化物半導体と、それ以外の非単結晶酸化物半導体と、に分けられる。非単結晶酸化物半導体としては、例えば、CAAC-OS、多結晶酸化物半導体、nc-OS(nanocrystalline oxide semiconductor)、擬似非晶質酸化物半導体(a-like OS:amorphous-like oxide semiconductor)、および非晶質酸化物半導体などがある。
【0168】
CAAC-OSは、c軸配向性を有し、かつa-b面方向において複数のナノ結晶が連結し、歪みを有した結晶構造となっている。なお、歪みとは、複数のナノ結晶が連結する領域において、格子配列の揃った領域と、別の格子配列の揃った領域と、の間で格子配列の向きが変化している箇所を指す。
【0169】
ナノ結晶は、六角形を基本とするが、正六角形状とは限らず、非正六角形状である場合がある。また、歪みにおいて、五角形、および七角形などの格子配列を有する場合がある。なお、CAAC-OSにおいて、歪み近傍においても、明確な結晶粒界(グレインバウンダリーともいう)を確認することは難しい。すなわち、格子配列の歪みによって、結晶粒界の形成が抑制されていることがわかる。これは、CAAC-OSが、a-b面方向において酸素原子の配列が稠密でないことや、金属元素が置換することで原子間の結合距離が変化することなどによって、歪みを許容することができるためである。
【0170】
また、CAAC-OSは、インジウム、および酸素を有する層(以下、In層)と、元素M、亜鉛、および酸素を有する層(以下、(M,Zn)層)とが積層した、層状の結晶構造(層状構造ともいう)を有する傾向がある。なお、インジウムと元素Mは、互いに置換可能であり、(M,Zn)層の元素Mがインジウムと置換した場合、(In,M,Zn)層と表すこともできる。また、In層のインジウムが元素Mと置換した場合、(In,M)層と表すこともできる。
【0171】
CAAC-OSは結晶性の高い金属酸化物である。一方、CAAC-OSは、明確な結晶粒界を確認することが難しいため、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。また、金属酸化物の結晶性は不純物の混入や欠陥の生成などによって低下する場合があるため、CAAC-OSは不純物や欠陥(酸素欠損(V:oxygen vacancyともいう)など)の少ない金属酸化物ともいえる。したがって、CAAC-OSを有する金属酸化物は、物理的性質が安定する。そのため、CAAC-OSを有する金属酸化物は熱に強く、信頼性が高い。
【0172】
nc-OSは、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上3nm以下の領域)において原子配列に周期性を有する。また、nc-OSは、異なるナノ結晶間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。したがって、nc-OSは、分析方法によっては、a-like OSや非晶質酸化物半導体と区別が付かない場合がある。
【0173】
なお、インジウムと、ガリウムと、亜鉛と、を有する金属酸化物の一種である、インジウム-ガリウム-亜鉛酸化物(以下、IGZO)は、上述のナノ結晶とすることで安定な構造をとる場合がある。特に、IGZOは、大気中では結晶成長がし難い傾向があるため、大きな結晶(ここでは、数mmの結晶、または数cmの結晶)よりも小さな結晶(例えば、上述のナノ結晶)とする方が、構造的に安定となる場合がある。
【0174】
a-like OSは、nc-OSと非晶質酸化物半導体との間の構造を有する金属酸化物である。a-like OSは、鬆または低密度領域を有する。すなわち、a-like OSは、nc-OSおよびCAAC-OSと比べて、結晶性が低い。
【0175】
酸化物半導体(金属酸化物)は、多様な構造をとり、それぞれが異なる特性を有する。本発明の一態様の酸化物半導体は、非晶質酸化物半導体、多結晶酸化物半導体、a-like OS、nc-OS、CAAC-OSのうち、二種以上を有していてもよい。
【0176】
なお、本発明の一態様の半導体装置においては、酸化物半導体(金属酸化物)の構造に特に限定はないが、結晶性を有すると好ましい。例えば、酸化物230をCAAC-OS構造とし、酸化物243を六方晶の結晶構造とすることが出来る。酸化物230、及び酸化物243を上記の結晶構造とすることで、高い信頼性を有する半導体装置とすることができる。また、酸化物230a、酸化物230c、および酸化物243を概略同じ組成とすることができる。
【0177】
[不純物]
ここで、金属酸化物中における各不純物の影響について説明する。
【0178】
また、金属酸化物にアルカリ金属またはアルカリ土類金属が含まれると、欠陥準位を形成し、キャリアを生成する場合がある。したがって、アルカリ金属またはアルカリ土類金属が含まれている金属酸化物をチャネル形成領域に用いたトランジスタはノーマリーオン特性となりやすい。このため、金属酸化物中のアルカリ金属またはアルカリ土類金属の濃度を低減することが好ましい。具体的には、金属酸化物中のアルカリ金属またはアルカリ土類金属の濃度(SIMSにより得られる濃度)を、1×1018atoms/cm以下、好ましくは2×1016atoms/cm以下にする。
【0179】
また、金属酸化物に含まれる水素は、金属原子と結合する酸素と反応して水になるため、酸素欠損を形成する場合がある。当該酸素欠損に水素が入ることで、キャリアである電子が生成される場合がある。また、水素の一部が金属原子と結合する酸素と結合して、キャリアである電子を生成することがある。従って、水素が含まれている金属酸化物を用いたトランジスタは、ノーマリーオン特性となりやすい。このため、金属酸化物中の水素はできる限り低減されていることが好ましい。
【0180】
トランジスタの半導体に用いる金属酸化物として、結晶性の高い薄膜を用いることが好ましい。該薄膜を用いることで、トランジスタの安定性または信頼性を向上させることができる。該薄膜として、例えば、単結晶金属酸化物の薄膜または多結晶金属酸化物の薄膜が挙げられる。しかしながら、単結晶金属酸化物の薄膜または多結晶金属酸化物の薄膜を基板上に形成するには、高温またはレーザー加熱の工程が必要とされる。よって、製造工程のコストが増加し、さらに、スループットも低下してしまう。
【0181】
<その他の半導体材料>
酸化物230に用いることができる半導体材料は、上述の金属酸化物に限られない。酸化物230として、バンドギャップを有する半導体材料(ゼロギャップ半導体ではない半導体材料)を用いてもよい。例えば、シリコンなどの単体元素の半導体、ヒ化ガリウムなどの化合物半導体、半導体として機能する層状物質(原子層物質、2次元材料などともいう。)などを半導体材料に用いることが好ましい。特に、半導体として機能する層状物質を半導体材料に用いると好適である。
【0182】
ここで、本明細書等において、層状物質とは、層状の結晶構造を有する材料群の総称である。層状の結晶構造は、共有結合やイオン結合によって形成される層が、ファンデルワールス力のような、共有結合やイオン結合よりも弱い結合を介して積層している構造である。層状物質は、単位層内における電気伝導性が高く、つまり、2次元電気伝導性が高い。半導体として機能し、かつ、2次元電気伝導性の高い材料をチャネル形成領域に用いることで、オン電流の大きいトランジスタを提供することができる。
【0183】
層状物質として、グラフェン、シリセン、カルコゲン化物などがある。カルコゲン化物は、カルコゲンを含む化合物である。また、カルコゲンは、第16族に属する元素の総称であり、酸素、硫黄、セレン、テルル、ポロニウム、リバモリウムが含まれる。また、カルコゲン化物として、遷移金属カルコゲナイド、13族カルコゲナイドなどが挙げられる。
【0184】
酸化物230として、例えば、半導体として機能する遷移金属カルコゲナイドを用いることが好ましい。酸化物230として適用可能な遷移金属カルコゲナイドとして、具体的には、硫化モリブデン(代表的にはMoS)、セレン化モリブデン(代表的にはMoSe)、モリブデンテルル(代表的にはMoTe)、硫化タングステン(代表的にはWS)、セレン化タングステン(代表的にはWSe)、タングステンテルル(代表的にはWTe)、硫化ハフニウム(代表的にはHfS)、セレン化ハフニウム(代表的にはHfSe)、硫化ジルコニウム(代表的にはZrS)、セレン化ジルコニウム(代表的にはZrSe)などが挙げられる。
【0185】
<半導体装置の作製方法>
次に、図1に示す、本発明に係るトランジスタ200を有する半導体装置について、作製方法を図2乃至図13を用いて説明する。また、図2乃至図13において、各図の(A)は上面図を示す。また、各図の(B)は、(A)に示すA1-A2の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル長方向の断面図でもある。また、各図の(C)は、(A)にA3-A4の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル幅方向の断面図でもある。また、各図の(D)は、(A)にA5-A6の一点鎖線で示す部位に対応する断面図である。なお、各図の(A)の上面図では、図の明瞭化のために一部の要素を省いている。
【0186】
まず、基板(図示しない)を準備し、当該基板上に絶縁体212を成膜する。絶縁体212は、絶縁体212aと絶縁体212bの積層構造にすることが好ましい。絶縁体212の成膜は、スパッタリング法、化学気相成長(CVD:Chemical Vapor Deposition)法、分子線エピタキシー(MBE:Molecular Beam Epitaxy)法、パルスレーザ堆積(PLD:Pulsed Laser Deposition)法、またはALD(Atomic Layer Deposition)法などを用いて行うことができる。
【0187】
なお、CVD法は、プラズマを利用するプラズマCVD(PECVD:Plasma Enhanced CVD)法、熱を利用する熱CVD(TCVD:Thermal CVD)法、光を利用する光CVD(Photo CVD)法などに分類できる。さらに用いる原料ガスによって金属CVD(MCVD:Metal CVD)法、有機金属CVD(MOCVD:Metal Organic CVD)法に分けることができる。また、成膜時の圧力によって、大気圧下で成膜を行なう常圧CVD(APCVD:Atmospheric Pressure CVD)法、大気圧より低い減圧状態で成膜を行う減圧CVD(LPCVD:Low Pressure CVD)法、に分けることができる。
【0188】
プラズマCVD法は、比較的低温で高品質の膜が得られる。また、熱CVD法は、プラズマを用いないため、被処理物へのプラズマダメージを小さくすることが可能な成膜方法である。例えば、半導体装置に含まれる配線、電極、素子(トランジスタ、容量素子など)などは、プラズマから電荷を受け取ることでチャージアップする場合がある。このとき、蓄積した電荷によって、半導体装置に含まれる配線、電極、素子などが破壊される場合がある。一方、プラズマを用いない熱CVD法の場合、こういったプラズマダメージが生じないため、半導体装置の歩留まりを高くすることができる。また、熱CVD法では、成膜中のプラズマダメージが生じないため、欠陥の少ない膜が得られる。
【0189】
また、ALD法としては、プリカーサ及びリアクタントの反応を熱エネルギーのみで行う熱ALD(Thermal ALD)法、プラズマ励起されたリアクタントを用いるPEALD(Plasma Enhanced ALD)法などを用いることができる。
【0190】
ALD法は、原子の性質である自己制御性を利用し、一層ずつ原子を堆積することができるので、極薄の成膜が可能、アスペクト比の高い構造への成膜が可能、ピンホールなどの欠陥の少ない成膜が可能、被覆性に優れた成膜が可能、および低温での成膜が可能、などの効果がある。PEALD法では、プラズマを利用することで、より低温での成膜が可能となり好ましい場合がある。なお、ALD法で用いるプリカーサには炭素などの不純物を含むものがある。このため、ALD法により設けられた膜は、他の成膜法により設けられた膜と比較して、炭素などの不純物を多く含む場合がある。なお、不純物の定量は、X線光電子分光法(XPS:X-ray Photoelectron Spectroscopy)を用いて行うことができる。
【0191】
CVD法およびALD法は、ターゲットなどから放出される粒子が堆積する成膜方法とは異なり、被処理物の表面における反応により膜が形成される成膜方法である。したがって、被処理物の形状の影響を受けにくく、良好な段差被覆性を有する成膜方法である。特に、ALD法は、優れた段差被覆性と、優れた厚さの均一性を有するため、アスペクト比の高い開口部の表面を被覆する場合などに好適である。ただし、ALD法は、比較的成膜速度が遅いため、成膜速度の速いCVD法などの他の成膜方法と組み合わせて用いることが好ましい場合もある。
【0192】
CVD法およびALD法は、原料ガスの流量比によって、得られる膜の組成を制御することができる。例えば、CVD法およびALD法では、原料ガスの流量比によって、任意の組成の膜を成膜することができる。また、例えば、CVD法およびALD法では、成膜しながら原料ガスの流量比を変化させることによって、組成が連続的に変化した膜を成膜することができる。原料ガスの流量比を変化させながら成膜する場合、複数の成膜室を用いて成膜する場合と比べて、搬送や圧力調整に掛かる時間を要さない分、成膜に掛かる時間を短くすることができる。したがって、半導体装置の生産性を高めることができる場合がある。
【0193】
本実施の形態では、絶縁体212aとしてPECVD法によって窒化シリコンを成膜し、絶縁体212bとしてスパッタリング法によって窒化シリコンを成膜する。これにより絶縁体212aを、絶縁体212bより速いレートで成膜できるので、生産性を向上させることができる。また、より酸化物230の近くに配置される絶縁体212bの水素濃度を、絶縁体212aより低減することができる。このように、絶縁体212として、窒化シリコンのように水または水素などの不純物が透過しにくい絶縁体を用いることにより絶縁体212より下層から水または水素などの不純物の拡散を抑制することができる。また、絶縁体212として、窒化シリコンなどの銅が透過しにくい絶縁体を用いることにより、絶縁体212より下層(図示せず)の導電体に銅など拡散しやすい金属を用いても、当該金属が絶縁体212を介して上の層に拡散するのを抑制することができる。
【0194】
次に、絶縁体212上に絶縁体214を成膜する。絶縁体214の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。本実施の形態では、絶縁体214として、スパッタリング法で成膜した酸化アルミニウムを用いる。絶縁体212上に絶縁体214を設けることで、水または水素などの不純物に対するバリア性を向上させることができる。
【0195】
次に、絶縁体214上に絶縁体216を成膜する。絶縁体216の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。本実施の形態では、絶縁体216として、酸化シリコンまたは酸化窒化シリコンを用いる。また、絶縁体216は、スパッタリング法、または、上述の水素原子が低減または除去されたガスを用いた成膜方法で成膜することが好ましい。これにより、絶縁体216の水素濃度を低減することができる。
【0196】
次に、絶縁体216に絶縁体214に達する開口を形成する。開口とは、例えば、溝やスリットなども含まれる。また、開口が形成された領域を指して開口部とする場合がある。開口の形成はウェットエッチングを用いてもよいが、ドライエッチングを用いるほうが微細加工には好ましい。また、絶縁体214は、絶縁体216をエッチングして溝を形成する際のエッチングストッパ膜として機能する絶縁体を選択することが好ましい。例えば、溝を形成する絶縁体216に酸化シリコン膜または酸化窒化シリコン膜を用いた場合は、絶縁体214は酸化アルミニウム膜、または酸化ハフニウム膜を用いるとよい。
【0197】
開口の形成後に、導電体205aとなる導電膜を成膜する。該導電膜は、酸素の透過を抑制する機能を有する導電体を含むことが望ましい。たとえば、窒化タンタル、窒化タングステン、窒化チタンなどを用いることができる。またはタンタル、タングステン、チタン、モリブデン、アルミニウム、銅、モリブデンタングステン合金との積層膜とすることができる。導電体205aとなる導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
【0198】
本実施の形態では、導電体205aとなる導電膜を多層構造とする。まず、スパッタリング法によって窒化タンタルを成膜し、当該窒化タンタルの上に窒化チタンを積層する。このような金属窒化物を導電体205bの下層に用いることにより、後述する導電体205bとなる導電膜として銅などの拡散しやすい金属を用いても、当該金属が導電体205aから外に拡散するのを防ぐことができる。
【0199】
次に、導電体205bとなる導電膜を成膜する。該導電膜の成膜は、メッキ法、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。本実施の形態では、導電体205bとなる導電膜として、銅などの低抵抗導電性材料を成膜する。
【0200】
次に、CMP処理(Chemical Mechanical Polishing)を行うことで、導電体205aとなる導電膜、ならびに導電体205bとなる導電膜の一部を除去し、絶縁体216を露出する。その結果、開口部のみに、導電体205a及び導電体205bが残存する。これにより、上面が平坦な、導電体205を形成することができる。なお、当該CMP処理により、絶縁体216の一部が除去される場合がある(図2参照)。
【0201】
なお、上記においては、導電体205を絶縁体216の開口に埋め込むように形成したが、本実施の形態はこれに限られるものではない。例えば、絶縁体214上に導電体205を形成し、導電体205上に絶縁体216を成膜し、絶縁体216にCMP処理を行うことで、絶縁体216の一部を除去し、導電体205の表面を露出させてもよい。
【0202】
次に、絶縁体216、および導電体205上に絶縁体222を成膜する。絶縁体222として、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を成膜するとよい。なお、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体として、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)などを用いることが好ましい。アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体は、酸素、水素、および水に対するバリア性を有する。絶縁体222が、水素および水に対するバリア性を有することで、トランジスタ200の周辺に設けられた構造体に含まれる水素、および水が、絶縁体222を通じてトランジスタ200の内側へ拡散することが抑制され、酸化物230中の酸素欠損の生成を抑制することができる。
【0203】
絶縁体222の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。
【0204】
次に、絶縁体222上に絶縁体224を成膜する。絶縁体224の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。本実施の形態では、絶縁体224として、酸化シリコンまたは酸化窒化シリコンを用いる。また、絶縁体224は、上述の水素原子が低減または除去されたガスを用いた成膜方法で成膜することが好ましい。これにより、絶縁体224の水素濃度を低減することができる。絶縁体224は、後の工程で酸化物230aと接する絶縁体224となるので、このように水素濃度が低減されていることが好適である。
【0205】
続いて、加熱処理を行うことが好ましい。加熱処理は、250℃以上650℃以下、好ましくは300℃以上500℃以下、さらに好ましくは320℃以上450℃以下で行えばよい。なお、加熱処理は、窒素または不活性ガス雰囲気、または酸化性ガスを10ppm以上、1%以上、もしくは10%以上含む雰囲気で行う。また、加熱処理は減圧状態で行ってもよい。または、加熱処理は、窒素または不活性ガス雰囲気で加熱処理した後に、脱離した酸素を補うために酸化性ガスを10ppm以上、1%以上、または10%以上含む雰囲気で加熱処理を行ってもよい。
【0206】
本実施の形態では、窒素雰囲気にて400℃の温度で1時間の処理を行った後に、連続して酸素雰囲気にて400℃の温度で1時間の処理を行う。当該加熱処理によって、絶縁体224に含まれる水、水素などの不純物を除去することができる。
【0207】
また、加熱処理は、絶縁体222の成膜後に行ってもよい。当該加熱処理は、上述した加熱処理条件を用いることができる。
【0208】
ここで、絶縁体224に過剰酸素領域を形成するために、減圧状態で酸素を含むプラズマ処理を行ってもよい。酸素を含むプラズマ処理は、例えばマイクロ波を用いた高密度プラズマを発生させる電源を有する装置を用いることが好ましい。または、基板側にRFなどの高周波を印加する電源を有してもよい。高密度プラズマを用いることより、高密度の酸素ラジカルを生成することができ、基板側にRFを印加することで、高密度プラズマによって生成された酸素ラジカルを効率よく絶縁体224内に導くことができる。または、この装置を用いて不活性ガスを含むプラズマ処理を行った後に、脱離した酸素を補うために酸素を含むプラズマ処理を行ってもよい。なお、当該プラズマ処理の条件を適宜選択することにより、絶縁体224に含まれる水、水素などの不純物を除去することができる。その場合、加熱処理は行わなくてもよい。
【0209】
ここで、絶縁体224上に、例えば、スパッタリング法によって、酸化アルミニウムを成膜し、該酸化アルミニウムを絶縁体224に達するまで、CMPを行ってもよい。当該CMPを行うことで絶縁体224表面の平坦化および絶縁体224表面の平滑化を行うことができる。当該酸化アルミニウムを絶縁体224上に配置してCMPを行うことで、CMPの終点検出が容易となる。また、CMPによって、絶縁体224の一部が研磨されて、絶縁体224の膜厚が薄くなることがあるが、絶縁体224の成膜時に膜厚を調整すればよい。絶縁体224表面の平坦化および平滑化を行うことで、後に成膜する酸化物の被覆率の悪化を防止し、半導体装置の歩留りの低下を防ぐことができる場合がある。また、絶縁体224上に、スパッタリング法によって、酸化アルミニウムを成膜することにより、絶縁体224に酸素を添加することができるので好ましい。
【0210】
次に、絶縁体224上に、酸化膜230A、酸化膜230Bを順に成膜する(図2参照)。なお、上記酸化膜は、大気環境にさらさずに連続して成膜することが好ましい。大気開放せずに成膜することで、酸化膜230A、および酸化膜230B上に大気環境からの不純物または水分が付着することを防ぐことができ、酸化膜230Aと酸化膜230Bとの界面近傍を清浄に保つことができる。
【0211】
酸化膜230Aおよび、酸化膜230Bの成膜はスパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。
【0212】
例えば、酸化膜230A、および酸化膜230Bをスパッタリング法によって成膜する場合は、スパッタリングガスとして酸素、または、酸素と希ガスの混合ガスを用いる。スパッタリングガスに含まれる酸素の割合を高めることで、成膜される酸化膜中の過剰酸素を増やすことができる。また、上記の酸化膜をスパッタリング法によって成膜する場合は、上記のIn-M-Zn酸化物ターゲットを用いることができる。
【0213】
特に、酸化膜230Aの成膜時に、スパッタリングガスに含まれる酸素の一部が絶縁体224に供給される場合がある。したがって、酸化膜230Aのスパッタリングガスに含まれる酸素の割合は70%以上、好ましくは80%以上、より好ましくは100%とすればよい。
【0214】
また、酸化膜230Bをスパッタリング法で形成する場合、スパッタリングガスに含まれる酸素の割合を1%以上30%以下、好ましくは5%以上20%以下として成膜すると、酸素欠乏型の酸化物半導体が形成される。酸素欠乏型の酸化物半導体をチャネル形成領域に用いたトランジスタは、比較的高い電界効果移動度が得られる。また、基板を加熱しながら成膜を行うことによって、当該酸化膜の結晶性を向上させることができる。ただし、本発明の一態様はこれに限定されない。酸化膜230Bをスパッタリング法で形成する場合、スパッタリングガスに含まれる酸素の割合を、30%を超えて100%以下、好ましくは70%以上100%以下として成膜すると、酸素過剰型の酸化物半導体が形成される。酸素過剰型の酸化物半導体をチャネル形成領域に用いたトランジスタは、比較的高い信頼性が得られる。
【0215】
本実施の形態では、酸化膜230Aとして、スパッタリング法によって、In:Ga:Zn=1:1:0.5[原子数比](2:2:1[原子数比])、あるいは1:3:4[原子数比]のターゲットを用いて成膜する。また、酸化膜230Bとして、スパッタリング法によって、In:Ga:Zn=4:2:4.1[原子数比]、あるいは1:1:1[原子数比]のターゲットを用いて成膜する。なお、各酸化膜は、成膜条件、および原子数比を適宜選択することで、酸化物230に求める特性に合わせて形成するとよい。
【0216】
次に、加熱処理を行ってもよい。加熱処理は、上述した加熱処理条件を用いることができる。加熱処理によって、酸化膜230A、および酸化膜230B中の水、水素などの不純物を除去することなどができる。本実施の形態では、窒素雰囲気にて400℃の温度で1時間の処理を行った後に、連続して酸素雰囲気にて400℃の温度で1時間の処理を行う。
【0217】
次に、酸化膜230B上に酸化膜243Aを成膜する(図2参照)。酸化膜243Aの成膜はスパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。酸化膜243Aは、Inに対するGaの原子数比が、酸化膜230BのInに対するGaの原子数比より大きいことが好ましい。本実施の形態では、酸化膜243Aとして、スパッタリング法によって、In:Ga:Zn=1:3:4[原子数比]のターゲットを用いて成膜する。
【0218】
次に、酸化膜243A上に導電膜242Aを成膜する(図2参照)。導電膜242Aの成膜はスパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。
【0219】
次に、リソグラフィー法を用いて、酸化膜230A、酸化膜230B、酸化膜243A、および導電膜242Aを島状に加工して、酸化物230a、酸化物230b、酸化物層243B、および導電体層242Bを形成する(図3参照)。ここで、酸化物230a、酸化物230b、酸化物層243B、および導電体層242Bは、少なくとも一部が導電体205と重なるように形成する。また、当該加工はドライエッチング法やウェットエッチング法を用いることができる。ドライエッチング法による加工は微細加工に適している。なお、当該工程において、絶縁体224の酸化物230aと重ならない領域の膜厚が薄くなることがある。
【0220】
なお、リソグラフィー法では、まず、マスクを介してレジストを露光する。次に、露光された領域を、現像液を用いて除去または残存させてレジストマスクを形成する。次に、当該レジストマスクを介してエッチング処理することで導電体、半導体または絶縁体などを所望の形状に加工することができる。例えば、KrFエキシマレーザ光、ArFエキシマレーザ光、EUV(Extreme Ultraviolet)光などを用いて、レジストを露光することでレジストマスクを形成すればよい。また、基板と投影レンズとの間に液体(例えば水)を満たして露光する、液浸技術を用いてもよい。また、前述した光に代えて、電子ビームやイオンビームを用いてもよい。なお、電子ビームやイオンビームを用いる場合には、マスクは不要となる。なお、レジストマスクの除去には、アッシングなどのドライエッチング処理を行う、ウェットエッチング処理を行う、ドライエッチング処理後にウェットエッチング処理を行う、またはウェットエッチング処理後にドライエッチング処理を行うことができる。
【0221】
また、レジストマスクの代わりに絶縁体や導電体からなるハードマスクを用いてもよい。ハードマスクを用いる場合、導電膜242A上にハードマスク材料となる絶縁膜や導電膜を形成し、その上にレジストマスクを形成し、ハードマスク材料をエッチングすることで所望の形状のハードマスクを形成することができる。導電膜242Aなどのエッチングは、レジストマスクを除去してから行っても良いし、レジストマスクを残したまま行っても良い。後者の場合、エッチング中にレジストマスクが消失することがある。導電膜242Aなどのエッチング後にハードマスクをエッチングにより除去しても良い。一方、ハードマスクの材料が後工程に影響が無い、あるいは後工程で利用できる場合、必ずしもハードマスクを除去する必要は無い。
【0222】
ドライエッチング装置としては、平行平板型電極を有する容量結合型プラズマ(CCP:Capacitively Coupled Plasma)エッチング装置を用いることができる。平行平板型電極を有する容量結合型プラズマエッチング装置は、平行平板型電極の一方の電極に高周波電源を印加する構成でもよい。または平行平板型電極の一方の電極に複数の異なった高周波電源を印加する構成でもよい。または平行平板型電極それぞれに同じ周波数の高周波電源を印加する構成でもよい。または平行平板型電極それぞれに周波数の異なる高周波電源を印加する構成でもよい。または高密度プラズマ源を有するドライエッチング装置を用いることができる。高密度プラズマ源を有するドライエッチング装置は、例えば、誘導結合型プラズマ(ICP:Inductively Coupled Plasma)エッチング装置などを用いることができる。
【0223】
ここで、酸化物230a、酸化物230b、酸化物層243B、および導電体層242Bの側面は、絶縁体222の上面に対し、概略垂直であることが好ましい。酸化物230a、酸化物230b、酸化物層243B、および導電体層242Bの側面が、絶縁体222の上面に対し、概略垂直であることで、複数のトランジスタ200を設ける際に、小面積化、高密度化が可能となる。ただし、これに限られず、酸化物230a、酸化物230b、酸化物層243B、および導電体層242Bの側面と絶縁体222の上面のなす角が低い角度になる構成にしてもよい。
【0224】
次に、絶縁体224、酸化物230a、酸化物230b、酸化物層243B、および導電体層242Bの上に、絶縁体272を成膜する(図4参照)。絶縁体272の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。絶縁体272は、酸素の透過を抑制する機能を有する絶縁膜を用いることが好ましい。例えば、スパッタリング法またはALD法によって、酸化アルミニウムを成膜すればよい。
【0225】
次に、絶縁体272上に、絶縁体273を成膜する(図4参照)。絶縁体273の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。例えば、スパッタリング法またはPECVD法によって、窒化シリコンまたは窒化酸化シリコンを成膜することが好ましい。
【0226】
次に、絶縁体273の上に、絶縁体280を成膜する(図5参照)。絶縁体280となる絶縁膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。例えば、絶縁体280として、スパッタリング法を用いて酸化シリコン膜を成膜し、その上にPEALD法またはサーマルALD法を用いて酸化シリコン膜を成膜すればよい。また、絶縁体280は、上述の水素原子が低減または除去されたガスを用いた成膜方法で成膜することが好ましい。これにより、絶縁体280の水素濃度を低減することができる。
【0227】
次に、絶縁体280にCMP処理を行い、上面が平坦な絶縁体280を形成する(図5参照)。なお、絶縁体224と同様に、絶縁体280上に、例えば、スパッタリング法によって、酸化アルミニウムを成膜し、該酸化アルミニウムを絶縁体280に達するまで、CMPを行ってもよい。
【0228】
次に、加熱処理を行ってもよい。本実施の形態では、窒素雰囲気にて400℃の温度で1時間の処理を行う。該加熱処理によって、絶縁体250および絶縁体280中の水分濃度および水素濃度を低減させることができる。なお、上記加熱処理後、大気に曝すことなく連続して、絶縁体282の成膜を行ってもよい。
【0229】
次に、絶縁体280上に絶縁体282を形成する。絶縁体282の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる(図6参照)。絶縁体282となる絶縁膜としては、例えば、スパッタリング法によって、酸化アルミニウムを成膜することが好ましい。スパッタリング法を用いて、酸素を含む雰囲気で絶縁体282の成膜を行うことで、成膜しながら、絶縁体280に酸素を添加することができる。このとき、基板加熱を行いながら、絶縁体280を成膜することが好ましい。
【0230】
次に、絶縁体282の一部、絶縁体280の一部、絶縁体273の一部、絶縁体272の一部、絶縁体224の一部、絶縁体222の一部、絶縁体216の一部、および絶縁体214の一部、を加工して、絶縁体212に達する開口を形成する(図7参照)。該開口は、トランジスタ200が囲まれるように形成される場合がある。または、該開口は、複数のトランジスタ200が囲まれるように形成される場合がある。よって、該開口において、絶縁体282の一部、絶縁体280の一部、絶縁体273の一部、絶縁体272の一部、絶縁体224の一部、絶縁体222の一部、絶縁体216の一部、および絶縁体214の一部が露出する。
【0231】
絶縁体282の一部、絶縁体280の一部、絶縁体273の一部、絶縁体272の一部、絶縁体224の一部、絶縁体222の一部、絶縁体216の一部、および絶縁体214の一部の加工は、ドライエッチング法、またはウェットエッチング法を用いることができる。ドライエッチング法による加工は微細加工に適している。また、当該加工は、それぞれ異なる条件で加工してもよい。
【0232】
なお、上記開口の形成によって、絶縁体212bの上面が露出するが、本実施の形態はこれに限られるものではない。例えば、絶縁体212aの上面が露出するまで開口を形成して、後述の工程で絶縁体212aの上面と絶縁体283が接する構成にしてもよい。また、例えば、上記開口の形成で、絶縁体212bの一部を除去して、絶縁体212bの絶縁体214と重畳しない領域の膜厚が、他の領域の膜厚より薄くなるようにしてもよい。なお、上記開口の形成後に、後述する絶縁膜250A成膜後に行うマイクロ波、またはRF等の高周波の照射または酸素プラズマ処理を行ってもよい。
【0233】
次に、絶縁体282、絶縁体280、絶縁体272、絶縁体273、絶縁体224、絶縁体222、絶縁体216、および絶縁体214を覆って、絶縁体283を成膜する(図7参照)。図7に示すように、絶縁体283は、上記開口の底面において、絶縁体212と接する。つまり、トランジスタ200および絶縁体280を含むブロックは、上面及び側面が絶縁体283に、下面が絶縁体212に包み込まれることになる。このように、バリア性の高い絶縁体283および絶縁体212でトランジスタ200を包み込むことで、外部から水、または水素などの不純物が侵入するのを防止することができる。
【0234】
絶縁体283の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。例えば、絶縁体283は、スパッタリング法で窒化シリコンを成膜し、PECVD法でさらに窒化シリコンを成膜すればよい。上記のように、絶縁体283の成膜で、スパッタリング法で窒化シリコンを成膜してから、レートの速いPECVD法で窒化シリコンを成膜することで、生産性の向上を図ることができる。さらに、PECVD法による成膜で、チャンバー内に大量の水素が発生しても、スパッタリング法で窒化シリコンがすでに成膜しているので、当該水素が絶縁体280などに混入するのを低減することができる。
【0235】
次に絶縁体283上に、絶縁体274を成膜する(図8参照)。絶縁体274の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。例えば、絶縁体274は、APCVD法を用いて酸化窒化シリコンを成膜すればよい。また、絶縁体274は、上述の水素原子が低減または除去されたガスを用いた成膜方法で成膜することが好ましい。これにより、絶縁体274の水素濃度を低減することができる。
【0236】
次に、絶縁体283の上面が露出するまで、絶縁体274にCMP処理を行い、上面が平坦な絶縁体274を形成する(図8参照)。
【0237】
次に、絶縁体283の一部、絶縁体282の一部、絶縁体280の一部、絶縁体273の一部、絶縁体272の一部、導電体層242Bの一部、および酸化物層243Bの一部を加工して、酸化物230bに達する開口を形成する(図9参照)。該開口は、導電体205と重なるように形成することが好ましい。該開口の形成によって、酸化物243a、酸化物243b、導電体242a、および導電体242bを形成する。
【0238】
絶縁体283の一部、絶縁体282の一部、絶縁体280の一部、絶縁体273の一部、絶縁体272の一部、導電体層242Bの一部、および酸化物層243Bの加工は、ドライエッチング法、またはウェットエッチング法を用いることができる。ドライエッチング法による加工は微細加工に適している。また、当該加工は、それぞれ異なる条件で加工してもよい。
【0239】
ここで、上記加工によって、酸化物230bの上記開口と重畳する領域の一部が、除去される場合がある。これにより、酸化物230bの上記開口と重畳する領域の膜厚が、他の領域の膜厚より薄くなる場合がある。また、酸化物230bの上記開口と重畳する領域のチャネル幅方向の長さが、他の領域のチャネル幅方向の長さより短くなる場合がある。
【0240】
これまでのドライエッチングなどの処理を行うことによって、エッチングガスなどに起因した不純物が酸化物230a、および酸化物230bなどの表面または内部に付着または拡散することがある。不純物としては、例えば、フッ素または塩素などがある。
【0241】
上記の不純物などを除去するために、洗浄を行う。洗浄方法としては、洗浄液など用いたウェット洗浄、プラズマを用いたプラズマ処理、または加熱処理による洗浄などがあり、上記洗浄を適宜組み合わせて行ってもよい。
【0242】
ウェット洗浄としては、シュウ酸、リン酸、アンモニア水、またはフッ化水素酸などを炭酸水または純水で希釈した水溶液を用いて洗浄処理を行ってもよい。または、純水または炭酸水を用いた超音波洗浄を行ってもよい。
【0243】
上記エッチング後、または上記洗浄後に加熱処理を行ってもよい。加熱処理は、例えば、100℃以上450℃以下、より好ましくは350℃以上400℃以下で行えばよい。なお、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気、または酸化性ガスを10ppm以上、1%以上、もしくは10%以上含む雰囲気で行う。例えば、加熱処理は酸素雰囲気で行うことが好ましい。これにより、酸化物230aおよび酸化物230bに酸素を供給して、酸素欠損Vの低減を図ることができる。また、加熱処理は減圧状態で行ってもよい。または、酸素雰囲気で加熱処理した後に、大気に露出せずに連続して窒素雰囲気で加熱処理を行ってもよい。
【0244】
次に、酸化膜230C1を成膜し、さらに酸化膜230C2を成膜する(図10参照)。なお、以下において、酸化膜230C1と酸化膜230C2をまとめて酸化膜230Cという場合がある。酸化膜230C1の成膜前に加熱処理を行っても良く、当該加熱処理は、減圧下で行い、大気に暴露することなく、連続して酸化膜230C1および酸化膜230C2を成膜することが好ましい。また、当該加熱処理は、酸素を含む雰囲気で行うことが好ましい。このような処理を行うことによって、酸化物230bの表面などに吸着している水分および水素を除去し、さらに酸化物230aおよび酸化物230b中の水分濃度および水素濃度を低減させることができる。加熱処理の温度は、100℃以上400℃以下が好ましく、さらに好ましくは150℃以上350℃以下である。本実施の形態では、加熱処理の温度を200℃とし、減圧下で行う。
【0245】
ここで、酸化膜230C1は、少なくとも酸化物230aの側面の一部、酸化物230bの側面の一部および上面の一部、酸化物243の側面の一部、導電体242の側面の一部、絶縁体272の側面の一部、絶縁体273の側面の一部、絶縁体280の側面の一部、絶縁体282の側面の一部、および絶縁体283の側面および上面と接するように設けられることが好ましい。導電体242は、酸化物243、絶縁体272、酸化膜230C1に囲まれることで、以降の工程において導電体242の酸化による導電率の低下を抑制することができる。また、酸化膜230C2は、酸化膜230C1の上面に接して設けられる。
【0246】
酸化膜230C1および酸化膜230C2の成膜はスパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。酸化膜230C1として、Gaに対するInの原子数比が、酸化膜230AのGaに対するInの原子数比より大きいことが好ましい。本実施の形態では、酸化膜230C1として、スパッタリング法によって、In:Ga:Zn=4:2:4.1[原子数比]のターゲットを用いて成膜する。また、酸化膜230C2として、Inに対するGaの原子数比が、酸化膜230BのInに対するGaの原子数比より大きいことが好ましい。本実施の形態では、酸化膜230C2として、スパッタリング法によって、In:Ga:Zn=1:3:4[原子数比]のターゲットを用いて成膜する。
【0247】
酸化膜230Cの成膜時に、スパッタリングガスに含まれる酸素の一部が酸化物230aおよび酸化物230bに供給される場合がある。または、酸化膜230Cの成膜時に、スパッタリングガスに含まれる酸素の一部が絶縁体280に供給される場合がある。したがって、酸化膜230C1及び酸化膜230C2の少なくとも一方のスパッタリングガスに含まれる酸素の割合は70%以上、好ましくは80%以上、より好ましくは100%とすればよい。
【0248】
次に、加熱処理を行っても良い。また、当該加熱処理を減圧下で行い、大気に暴露することなく、連続して、絶縁膜250Aの成膜を行ってもよい。当該加熱処理を行うことによって、酸化膜230Cの表面などに吸着している水分および水素を除去し、さらに酸化物230a、酸化物230bおよび酸化膜230C中の水分濃度および水素濃度を低減させることができる。加熱処理の温度は、100℃以上400℃以下が好ましい。本実施の形態では、加熱処理の温度を200℃とする。
【0249】
次に、酸化膜230C上に絶縁膜250Aを成膜する(図10参照)。絶縁膜250Aは、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて成膜することができる。また、絶縁膜250Aは、上述の水素原子が低減または除去されたガスを用いた成膜方法で成膜することが好ましい。これにより、絶縁膜250Aの水素濃度を低減することができる。絶縁膜250Aは、後の工程で酸化物230cと接する絶縁体250となるので、このように水素濃度が低減されていることが好適である。
【0250】
次に、マイクロ波、またはRF等の高周波を絶縁体280、絶縁体250、酸化物230b、および酸化物230aなどに照射してもよい。照射されたマイクロ波、またはRF等の高周波は絶縁体280、絶縁体250、酸化物230b、および酸化物230aなどに浸透して、これらの中の水素を除去する。特に、酸化物230aおよび酸化物230bにおいては、VoHの結合が切断される反応が起きて、別言すると「VH→Vo+H」という反応が起きて、脱水素化されることになる。このとき発生した水素の一部は、酸素と結合してHOとして、酸化物230、および絶縁体280から除去される場合がある。また、水素の一部は、導電体242にゲッタリングされる場合がある。このように、マイクロ波、またはRF等の高周波を照射することで、絶縁体280、絶縁体250、酸化物230b、および酸化物230aなどの水素濃度を低減することができる。なお、マイクロ波、またはRF等の高周波の照射は、上記CMP処理の前に行ってもよい。
【0251】
また、マイクロ波、またはRF等の高周波によって酸素ガスをプラズマ化し、酸素ラジカルを形成してもよい。つまり、絶縁体280、絶縁体250、酸化物230b、および酸化物230aなどに酸素を有する雰囲気でプラズマ処理を行ってもよい。このような処理を以下において、酸素プラズマ処理という場合がある。また、形成した酸素ラジカルによって、絶縁体280、絶縁体250、酸化物230b、および酸化物230aなどに酸素を供給することができる。また、絶縁体250、絶縁体280などに酸素を有する雰囲気でプラズマ処理を行う場合、酸化物230にマイクロ波、またはRF等の高周波が照射されにくい構成にしてもよい。
【0252】
なお、酸素プラズマ処理は、例えばマイクロ波を用いた高密度プラズマを発生させる電源を有する、マイクロ波処理装置を用いることが好ましい。また、マイクロ波処理装置は基板側にRFを印加する電源を有してもよい。高密度プラズマを用いることにより、高密度の酸素ラジカルを生成することができる。また、基板側にRFを印加することで、高密度プラズマによって生成された酸素イオンを、効率よく絶縁体250、絶縁体280および酸化物230中に導くことができる。また、上記酸素プラズマ処理は、減圧下で行うことが好ましく、圧力を60Pa以上、好ましくは133Pa以上、より好ましくは200Pa以上、さらに好ましくは400Pa以上とすればよい。また、酸素流量比(O/O+Ar)が50%以下、好ましくは10%以上30%以下で行うとよい。また、処理温度は、例えば400℃程度で行えばよい。また、酸素プラズマ処理を行った後に、外気に曝すことなく、連続して熱処理を行ってもよい。
【0253】
次に、導電膜260Aaおよび導電膜260Abを成膜する(図11参照)。導電膜260Aaおよび導電膜260Abの成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。例えば、CVD法を用いることが好ましい。本実施の形態では、ALD法を用いて、導電膜260Aaを成膜し、CVD法を用いて導電膜260Abを成膜する。
【0254】
次に、CMP処理によって、酸化膜230C1、酸化膜230C2、絶縁膜250A、導電膜260Aaおよび導電膜260Abを絶縁体274および絶縁体283が露出するまで研磨することによって、酸化物230c1、酸化物230c2、絶縁体250および導電体260(導電体260aおよび導電体260b)を形成する(図12参照)。
【0255】
次に、絶縁体274、絶縁体283、酸化物230c、絶縁体250、および導電体260を覆って、絶縁体284を成膜する(図13参照)。これにより、トランジスタ200および絶縁体280を含むブロックは、上面及び側面が絶縁体283および絶縁体284に、下面が絶縁体212に包み込まれることになる。このように、バリア性の高い絶縁体283、絶縁体284および絶縁体212でトランジスタ200を包み込むことで、外部から水、または水素などの不純物が侵入するのを防止することができる。
【0256】
絶縁体284の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。例えば、絶縁体284は、スパッタリング法またはPECVD法を用いて窒化シリコンを成膜すればよい。
【0257】
次に絶縁体284上に、絶縁体286を成膜する(図13参照)。絶縁体286の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。例えば、絶縁体286は、PECVD法を用いて酸化窒化シリコンを成膜すればよい。また、絶縁体286は、上述の水素原子が低減または除去されたガスを用いた成膜方法で成膜することが好ましい。これにより、絶縁体286の水素濃度を低減することができる。
【0258】
次に、絶縁体286にCMP処理を行い、上面が平坦な絶縁体286を形成する(図13参照)。
【0259】
次に、絶縁体272、絶縁体273、絶縁体280、絶縁体282、絶縁体283、絶縁体284および絶縁体286に、導電体242aおよび導電体242bに達する開口を形成する。当該開口の形成は、リソグラフィー法を用いて行えばよい。
【0260】
次に、上記開口の内壁に接して絶縁体248を形成する。絶縁体248は、開口に対して被覆性の低い成膜方法を用いることが好ましい。これにより、上記開口の少なくとも絶縁体284より上の部分に接するように絶縁体248を形成することができる。例えば、絶縁体248は、PECVD法を用いて、窒化シリコンを成膜することが好ましい。このように絶縁体248を設けることで、絶縁体212、絶縁体283、絶縁体284、および絶縁体248によって、導電体240、トランジスタ200、および絶縁体280を含むブロックを封止することができる。
【0261】
次に、絶縁体247となる絶縁膜を成膜し、当該絶縁膜を異方性エッチングして絶縁体247を形成する。当該絶縁膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法、またはALD法などを用いて行うことができる。絶縁体247となる絶縁膜としては、酸素の透過を抑制する機能を有する絶縁膜を用いることが好ましい。例えば、ALD法を用いて、酸化アルミニウムを成膜することが好ましい。
【0262】
また、絶縁体247となる絶縁膜の異方性エッチングとしては、例えばドライエッチング法などを用いればよい。開口の側壁部に絶縁体247を設けることで、外方からの酸素の透過を抑制し、次に形成する導電体240aおよび導電体240bの酸化を防止することができる。
【0263】
次に、導電体240aおよび導電体240bとなる導電膜を成膜する。導電体240aおよび導電体240bとなる導電膜は、水、水素など不純物の透過を抑制する機能を有する導電体を含む積層構造とすることが望ましい。たとえば、窒化タンタル、窒化チタンなどと、タングステン、モリブデン、銅などと、の積層とすることができる。導電体240となる導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法またはALD法などを用いて行うことができる。
【0264】
次に、CMP処理を行うことで、導電体240aおよび導電体240bとなる導電膜の一部を除去し、絶縁体286を露出する。その結果、上記開口のみに、当該導電膜が残存することで上面が平坦な導電体240aおよび導電体240bを形成することができる(図1参照)。なお、当該CMP処理により、絶縁体286の一部が除去される場合がある。また、導電体240aおよび導電体240bの上に、配線層として機能する導電体を形成してもよい。
【0265】
以上により、図1に示すトランジスタ200を有する半導体装置を作製することができる。図2乃至図13に示すように、本実施の形態に示す半導体装置の作製方法を用いることで、トランジスタ200を作製することができる。
【0266】
<半導体装置の変形例>
以下では、図14乃至図16を用いて、先の<半導体装置の構成例>で示したものとは異なる、本発明の一態様に係るトランジスタ200を有する半導体装置の一例について説明する。なお、図14乃至図16に示す半導体装置において、<半導体装置の構成例>に示した半導体装置(図1参照。)を構成する構造と同機能を有する構造には、同符号を付記する。なお、本項目において、トランジスタ200の構成材料については<半導体装置の構成例>で詳細に説明した材料を用いることができる。
【0267】
<半導体装置の変形例1>
図14(A)は、トランジスタ200を有する半導体装置の上面図である。また、図14(B)は、図14(A)に示すA1-A2の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル長方向の断面図でもある。また、図14(C)は、図14(A)にA3-A4の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル幅方向の断面図でもある。また、図14(D)は、図14(A)にA5-A6の一点鎖線で示す部位に対応する断面図である。なお、図14(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。
【0268】
図14に示すトランジスタ200は、絶縁体282が除去されている点において、図1に示すトランジスタ200と異なる。これにより、絶縁体283が、絶縁体280の上面に接することになる。
【0269】
図14に示す半導体装置を作製する場合、図6に示す工程までは、図1に示す半導体装置と同様の方法で作製すればよい。図6に示す工程で、絶縁体282を成膜して絶縁体280に酸素を添加した後で、絶縁体282にCMP処理を行う。ここで、絶縁体282はCMP処理で除去し、上面が平坦な絶縁体280が形成される。なお、絶縁体282の除去をCMP処理で行うため、図5に示す絶縁体280上面のCMP処理は行わなくてもよい。
【0270】
次に、絶縁体280の一部、絶縁体273の一部、絶縁体272の一部、絶縁体224の一部、絶縁体222の一部、絶縁体216の一部、および絶縁体214の一部、を加工して、絶縁体212に達する開口を形成する(図15参照)。次に、絶縁体280、絶縁体272、絶縁体273、絶縁体224、絶縁体222、絶縁体216、および絶縁体214を覆って、絶縁体283を成膜する(図15参照)。このとき、絶縁体283は絶縁体280の上面に接して形成される。なお、上記開口の形成、および絶縁体283の成膜は、上記図7に係る記載を参酌すればよい。以下の工程については、上記図8乃至図13に示す工程と同様に行えばよい。
【0271】
このような構造にすることで、酸化物230c、絶縁体250、および導電体260を埋め込む開口を形成する際に、絶縁体282をエッチングする必要がなくなるので、比較的容易に開口を形成することができる。これにより、半導体装置の生産性向上を図ることができる。
【0272】
<半導体装置の変形例2>
図16(A)および図16(B)に、複数のトランジスタ200_1乃至トランジスタ200_nを、絶縁体284、絶縁体283、および絶縁体212で、包括して封止した構成について示す。なお、図16(A)および図16(B)において、トランジスタ200_1乃至トランジスタ200_nは、チャネル長方向に並んでいるように見えるが、これにかぎられるものではない。トランジスタ200_1乃至トランジスタ200_nは、チャネル幅方向に並んでいてもよいし、マトリクス状に配置されていてもよいし、規則性を持たずに配置されていてもよい。なお、トランジスタ200_1乃至トランジスタ200_nは、酸化物230c1および酸化物230c2の一方または両方が、各トランジスタごとに分離されていてもよい。
【0273】
図16(A)に示すように、複数のトランジスタ200_1乃至トランジスタ200_nの外側において、絶縁体283と絶縁体212が接する部分(以下、封止部265と呼ぶ場合がある。)が形成されている。封止部265は、複数のトランジスタ200_1乃至トランジスタ200_nを囲むように形成されている。このような構造にすることで、複数のトランジスタ200_1乃至トランジスタ200_nを絶縁体284、絶縁体283、および絶縁体212で包み込むことができる。つまり、複数のトランジスタ200_1乃至トランジスタ200_nの、四方の側面と上方を絶縁体283および絶縁体284が、下方を絶縁体212が包み込むことができる。このように、封止部265に囲まれたトランジスタ群が、基板上に複数設けられることになる。
【0274】
ここで、封止部265と当該封止部265に最近接の酸化物230との距離は、短いことが好ましい。例えば、封止部265と当該封止部265に最近接の酸化物230の距離は、1μm以下が好ましく、500nm以下がより好ましい。このような構成にすることで、絶縁体283などに封止される絶縁体280の体積を小さくすることができるので、絶縁体280に含まれる水素の量を低減することができる。
【0275】
また、封止部265に重ねてダイシングライン(スクライブライン、分断ライン、又は切断ラインと呼ぶ場合がある)を設けてもよい。上記基板はダイシングラインにおいて分断されるので、封止部265に囲まれたトランジスタ群が1チップとして取り出されることになる。
【0276】
また、図16(A)では、複数のトランジスタ200_1乃至トランジスタ200_nを一つの封止部265で囲む例について示したが、これに限られるものではない。図16(B)に示すように、複数のトランジスタ200_1乃至トランジスタ200_nを複数の封止部で囲む構成にしてもよい。図16(B)では、複数のトランジスタ200_1乃至トランジスタ200_nを封止部265aで囲み、さらに外側の封止部265bでも囲む構成にしている。
【0277】
このように、複数の封止部で複数のトランジスタ200_1乃至トランジスタ200_nを囲む構成にすることで、絶縁体283と絶縁体212が接する部分が増えるので、絶縁体283と絶縁体212の密着性をより向上させることができる。これにより、より確実に複数のトランジスタ200_1乃至トランジスタ200_nを封止することができる。
【0278】
この場合、封止部265aまたは封止部265bに重ねてダイシングラインを設けてもよいし、封止部265aと封止部265bの間にダイシングラインを設けてもよい。
【0279】
本発明の一態様により、良好な電気特性を有する半導体装置を提供することができる。または、本発明の一態様により、ノーマリーオフの電気特性を有する半導体装置を提供することができる。または、本発明の一態様により、信頼性が良好な半導体装置を提供することができる。本発明の一態様により、オン電流の大きい半導体装置を提供することができる。または、本発明の一態様により、高い周波数特性を有する半導体装置を提供することができる。または、本発明の一態様により、微細化または高集積化が可能な半導体装置を提供することができる。または、本発明の一態様により、オフ電流の小さい半導体装置を提供することができる。または、本発明の一態様により、消費電力が低減された半導体装置を提供することができる。または、本発明の一態様により、生産性の高い半導体装置を提供することができる。
【0280】
(実施の形態2)
本実施の形態では、半導体装置の一形態を、図17および図18を用いて説明する。
【0281】
[記憶装置1]
本発明の一態様である容量素子を使用した、半導体装置(記憶装置)の一例を図17に示す。本発明の一態様の半導体装置は、トランジスタ200はトランジスタ300の上方に設けられ、容量素子100はトランジスタ300、およびトランジスタ200の上方に設けられている。なお、トランジスタ200として、先の実施の形態で説明したトランジスタ200を用いることができる。
【0282】
トランジスタ200は、酸化物半導体を有する半導体層にチャネルが形成されるトランジスタである。トランジスタ200は、オフ電流が小さいため、これを記憶装置に用いることにより長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作を必要としない、あるいは、リフレッシュ動作の頻度が極めて少ないため、記憶装置の消費電力を十分に低減することができる。
【0283】
図17に示す半導体装置において、配線1001はトランジスタ300のソースと電気的に接続され、配線1002はトランジスタ300のドレインと電気的に接続されている。また、配線1003はトランジスタ200のソースおよびドレインの一方と電気的に接続され、配線1004はトランジスタ200の第1のゲートと電気的に接続され、配線1006はトランジスタ200の第2のゲートと電気的に接続されている。そして、トランジスタ300のゲート、およびトランジスタ200のソースおよびドレインの他方は、容量素子100の電極の一方と電気的に接続され、配線1005は容量素子100の電極の他方と電気的に接続されている。
【0284】
また、図17に示す記憶装置は、マトリクス状に配置することで、メモリセルアレイを構成することができる。
【0285】
<トランジスタ300>
トランジスタ300は、基板311上に設けられ、ゲートとして機能する導電体316、ゲート絶縁体として機能する絶縁体315、基板311の一部からなる半導体領域313、およびソース領域またはドレイン領域として機能する低抵抗領域314a、および低抵抗領域314bを有する。トランジスタ300は、pチャネル型、あるいはnチャネル型のいずれでもよい。
【0286】
ここで、図17に示すトランジスタ300はチャネルが形成される半導体領域313(基板311の一部)が凸形状を有する。また、半導体領域313の側面および上面を、絶縁体315を介して、導電体316が覆うように設けられている。なお、導電体316は仕事関数を調整する材料を用いてもよい。このようなトランジスタ300は半導体基板の凸部を利用していることからFIN型トランジスタとも呼ばれる。なお、凸部の上部に接して、凸部を形成するためのマスクとして機能する絶縁体を有していてもよい。また、ここでは半導体基板の一部を加工して凸部を形成する場合を示したが、SOI基板を加工して凸形状を有する半導体膜を形成してもよい。
【0287】
なお、図17に示すトランジスタ300は一例であり、その構造に限定されず、回路構成や駆動方法に応じて適切なトランジスタを用いればよい。
【0288】
<容量素子100>
容量素子100は、トランジスタ200の上方に設けられる。容量素子100は、第1の電極として機能する導電体110と、第2の電極として機能する導電体120、および誘電体として機能する絶縁体130とを有する。ここで、導電体112は、導電体240の上面に接して設ければよい。
【0289】
また、例えば、導電体112と、導電体110は、同時に形成することができる。なお、導電体112は、容量素子100、トランジスタ200、またはトランジスタ300と電気的に接続するプラグ、または配線としての機能を有する。
【0290】
図17では、導電体112、および導電体110は単層構造を示したが、当該構成に限定されず、2層以上の積層構造でもよい。例えば、バリア性を有する導電体と導電性が高い導電体との間に、バリア性を有する導電体、および導電性が高い導電体に対して密着性が高い導電体を形成してもよい。
【0291】
また、絶縁体130は、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウム、酸化ハフニウム、酸化窒化ハフニウム、窒化酸化ハフニウム、窒化ハフニウムなどを用いればよく、積層または単層で設けることができる。
【0292】
例えば、絶縁体130には、酸化窒化シリコンなどの絶縁耐力が大きい材料と、高誘電率(high-k)材料との積層構造を用いることが好ましい。当該構成により、容量素子100は、高誘電率(high-k)の絶縁体を有することで、十分な容量を確保でき、絶縁耐力が大きい絶縁体を有することで、絶縁耐力が向上し、容量素子100の静電破壊を抑制することができる。
【0293】
なお、高誘電率(high-k)材料(高い比誘電率の材料)の絶縁体としては、酸化ガリウム、酸化ハフニウム、酸化ジルコニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物またはシリコンおよびハフニウムを有する窒化物などがある。
【0294】
一方、絶縁耐力が大きい材料(低い比誘電率の材料)としては、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンまたは樹脂などがある。
【0295】
<配線層>
各構造体の間には、層間膜、配線、およびプラグ等が設けられた配線層が設けられていてもよい。また、配線層は、設計に応じて複数層設けることができる。ここで、プラグまたは配線としての機能を有する導電体は、複数の構造をまとめて同一の符号を付与する場合がある。また、本明細書等において、配線と、配線と電気的に接続するプラグとが一体物であってもよい。すなわち、導電体の一部が配線として機能する場合、および導電体の一部がプラグとして機能する場合もある。
【0296】
例えば、トランジスタ300上には、層間膜として、絶縁体320、絶縁体322、絶縁体324、および絶縁体326が順に積層して設けられている。また、絶縁体320、絶縁体322、絶縁体324、および絶縁体326には容量素子100、またはトランジスタ200と電気的に接続する導電体328、および導電体330等が埋め込まれている。なお、導電体328、および導電体330はプラグ、または配線として機能する。
【0297】
また、層間膜として機能する絶縁体は、その下方の凹凸形状を被覆する平坦化膜として機能してもよい。例えば、絶縁体322の上面は、平坦性を高めるために化学機械研磨(CMP)法等を用いた平坦化処理により平坦化されていてもよい。
【0298】
絶縁体326、および導電体330上に、配線層を設けてもよい。例えば、図17において、絶縁体350、絶縁体352、及び絶縁体354が順に積層して設けられている。また、絶縁体350、絶縁体352、及び絶縁体354には、導電体356が形成されている。導電体356は、プラグ、または配線として機能する。
【0299】
同様に、絶縁体210、絶縁体212、絶縁体214、および絶縁体216には、導電体218、及びトランジスタ200を構成する導電体(導電体205)等が埋め込まれている。なお、導電体218は、容量素子100、またはトランジスタ300と電気的に接続するプラグ、または配線としての機能を有する。さらに、導電体120、および絶縁体130上には、絶縁体150が設けられている。
【0300】
ここで、上記実施の形態に示す絶縁体247と同様に、プラグとして機能する導電体218の側面に接して絶縁体217が設けられる。絶縁体217は、絶縁体210、絶縁体212、絶縁体214、および絶縁体216に形成された開口の内壁に接して設けられている。つまり、絶縁体217は、導電体218と、絶縁体210、絶縁体212、絶縁体214、および絶縁体216と、の間に設けられている。なお、導電体205は導電体218と並行して形成することができるので、導電体205の側面に接して絶縁体217が形成される場合もある。
【0301】
絶縁体217としては、例えば、窒化シリコン、酸化アルミニウム、または窒化酸化シリコンなどの絶縁体を用いればよい。絶縁体217は、絶縁体212、絶縁体214、および絶縁体222に接して設けられるので、絶縁体210または絶縁体216などから水または水素などの不純物が、導電体218を通じて酸化物230に混入するのを抑制することができる。特に、窒化シリコンは水素に対するブロッキング性が高いので好適である。また、絶縁体210または絶縁体216に含まれる酸素が導電体218に吸収されるのを防ぐことができる。
【0302】
絶縁体217は、絶縁体247と同様の方法で形成することができる。なお、導電体218の耐酸化性が十分高く、絶縁体216の水素濃度が十分低減されている場合、絶縁体217を設けなくてもよい。
【0303】
層間膜として用いることができる絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、金属窒化酸化物などがある。
【0304】
例えば、層間膜として機能する絶縁体には、比誘電率が低い材料を用いることで、配線間に生じる寄生容量を低減することができる。したがって、絶縁体の機能に応じて、材料を選択するとよい。
【0305】
例えば、絶縁体150、絶縁体210、絶縁体352、および絶縁体354等には、比誘電率の低い絶縁体を用いることが好ましい。例えば、当該絶縁体は、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンまたは樹脂などを有することが好ましい。または、当該絶縁体は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコンまたは空孔を有する酸化シリコンと、樹脂との積層構造を有することが好ましい。酸化シリコンおよび酸化窒化シリコンは、熱的に安定であるため、樹脂と組み合わせることで、熱的に安定かつ比誘電率の低い積層構造とすることができる。樹脂としては、例えば、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミドなど)、ポリイミド、ポリカーボネートまたはアクリルなどがある。
【0306】
また、酸化物半導体を用いたトランジスタは、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体で囲うことによって、トランジスタの電気特性を安定にすることができる。従って、絶縁体214、絶縁体212および絶縁体350等には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体を用いればよい。
【0307】
水素などの不純物および酸素の透過を抑制する機能を有する絶縁体としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウムまたはタンタルを含む絶縁体を、単層で、または積層で用いればよい。具体的には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体として、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムまたは酸化タンタルなどの金属酸化物、窒化酸化シリコンまたは窒化シリコンなどを用いることができる。
【0308】
配線、プラグに用いることができる導電体としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウムなどから選ばれた金属元素を1種以上含む材料を用いることができる。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを用いてもよい。
【0309】
例えば、導電体328、導電体330、導電体356、導電体218、および導電体112等としては、上記の材料で形成される金属材料、合金材料、金属窒化物材料、または金属酸化物材料などの導電性材料を、単層または積層して用いることができる。耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましく、タングステンを用いることが好ましい。または、アルミニウムや銅などの低抵抗導電性材料で形成することが好ましい。低抵抗導電性材料を用いることで配線抵抗を低くすることができる。
【0310】
<酸化物半導体が設けられた層の配線、またはプラグ>
なお、トランジスタ200に、酸化物半導体を用いる場合、酸化物半導体の近傍に過剰酸素領域を有する絶縁体が設けることがある。その場合、該過剰酸素領域を有する絶縁体と、該過剰酸素領域を有する絶縁体に設ける導電体との間に、バリア性を有する絶縁体を設けることが好ましい。
【0311】
例えば、図17では、過剰酸素を有する絶縁体224および絶縁体280と、導電体240との間に、絶縁体247および絶縁体248を設けるとよい。絶縁体247および絶縁体248と、絶縁体222、絶縁体272、絶縁体273、絶縁体282、絶縁体283、および絶縁体284とが接して設けられることで、絶縁体280、およびトランジスタ200は、バリア性を有する絶縁体により、封止される構造にすることができる。
【0312】
つまり、絶縁体247を設けることで、絶縁体224および絶縁体280が有する過剰酸素が、導電体240に吸収されることを抑制することができる。また、絶縁体248を有することで、不純物である水素が、導電体240を介して、トランジスタ200へ拡散することを抑制することができる。
【0313】
なお、絶縁体247および絶縁体248としては、水または水素などの不純物、および酸素の拡散を抑制する機能を有する絶縁性材料を用いるとよい。例えば、窒化シリコン、窒化酸化シリコン、酸化アルミニウムまたは酸化ハフニウムなどを用いることが好ましい。特に、窒化シリコンは水素に対するブロッキング性が高いため好ましい。また、他にも、例えば、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジムまたは酸化タンタルなどの金属酸化物などを用いることができる。
【0314】
また、絶縁体216、絶縁体224、絶縁体280、絶縁体250、絶縁体274、および絶縁体286は、先の実施の形態に示すように、水素原子が低減または除去されたガスを用いた成膜方法で形成されることが好ましい。これにより、絶縁体216、絶縁体224、絶縁体280、絶縁体250、および絶縁体274の水素濃度を低減することができる。
【0315】
また、図17に示すように、絶縁体210、絶縁体216、絶縁体224、絶縁体280、および絶縁体286には、導電体242に接続されるビアである、導電体240および導電体218が配置されている。上記のように、絶縁体216、絶縁体224、絶縁体280、絶縁体274、および絶縁体286の水素濃度を低減することで、導電体240および導電体218を介して導電体242および酸化物230に拡散する水素量をさらに低減することができる。
【0316】
このようにして、トランジスタ200近傍のシリコン系絶縁膜の水素濃度を低減し、酸化物230の水素濃度を低減することができる。
【0317】
<ダイシングライン>
以下では、大面積基板を半導体素子ごとに分断することによって、複数の半導体装置をチップ状で取り出す場合に設けられるダイシングライン(スクライブライン、分断ライン、又は切断ラインと呼ぶ場合がある)について説明する。分断方法としては、例えば、まず、基板に半導体素子を分断するための溝(ダイシングライン)を形成した後、ダイシングラインにおいて切断し、複数の半導体装置に分断(分割)する場合がある。
【0318】
ここで、例えば、図17に示すように、絶縁体283と、絶縁体212とが接する領域がダイシングラインと重なるように設計することが好ましい。つまり、複数のトランジスタ200を有するメモリセルの外縁に設けられるダイシングラインとなる領域近傍において、絶縁体280、絶縁体224、絶縁体222、絶縁体216、および絶縁体214に開口を設ける。
【0319】
つまり、上記絶縁体280、絶縁体224、絶縁体222、絶縁体216、および絶縁体214に設けた開口において、絶縁体212と、絶縁体283とが接する。例えば、このとき、絶縁体212と、絶縁体283とを同材料及び同方法を用いて形成してもよい。絶縁体212、および絶縁体283を、同材料、および同方法で設けることで、密着性を高めることができる。例えば、窒化シリコンを用いることが好ましい。
【0320】
当該構造により、絶縁体212、絶縁体284、および絶縁体283で、トランジスタ200を包み込むことができる。絶縁体212、絶縁体284、および絶縁体283は、酸素、水素、及び水の拡散を抑制する機能を有しているため、本実施の形態に示す半導体素子が形成された回路領域ごとに、基板を分断することにより、複数のチップに加工しても、分断した基板の側面方向から、水素又は水などの不純物が混入し、トランジスタ200に拡散することを防ぐことができる。
【0321】
また、当該構造により、絶縁体280、および絶縁体224の過剰酸素が外部に拡散することを防ぐことができる。従って、絶縁体280、および絶縁体224の過剰酸素は、効率的にトランジスタ200におけるチャネルが形成される酸化物に供給される。当該酸素により、トランジスタ200におけるチャネルが形成される酸化物の酸素欠損を低減することができる。これにより、トランジスタ200におけるチャネルが形成される酸化物を欠陥準位密度が低い、安定な特性を有する酸化物半導体とすることができる。つまり、トランジスタ200の電気特性の変動を抑制すると共に、信頼性を向上させることができる。
【0322】
以上が構成例についての説明である。本構成を用いることで、酸化物半導体を有するトランジスタを用いた半導体装置において、電気特性の変動を抑制すると共に、信頼性を向上させることができる。または、オン電流が大きい酸化物半導体を有するトランジスタを提供することができる。または、オフ電流が小さい酸化物半導体を有するトランジスタを提供することができる。または、消費電力が低減された半導体装置を提供することができる。
【0323】
[記憶装置2]
本発明の一態様である半導体装置を使用した、記憶装置の一例を図18に示す。図18に示す記憶装置は、図17で示したトランジスタ200、トランジスタ300、および容量素子100を有する半導体装置に加え、トランジスタ400を有している。
【0324】
トランジスタ400は、トランジスタ200の第2のゲート電圧を制御することができる。例えば、トランジスタ400の第1のゲート及び第2のゲートをソースとダイオード接続し、トランジスタ400のソースと、トランジスタ200の第2のゲートを接続する構成とする。当該構成でトランジスタ200の第2のゲートの負電位を保持するとき、トランジスタ400の第1のゲートーソース間の電圧および、第2のゲートーソース間の電圧は、0Vになる。トランジスタ400において、第2のゲート電圧及び第1のゲート電圧が0Vのときのドレイン電流が非常に小さいため、トランジスタ200およびトランジスタ400に電源供給をしなくても、トランジスタ200の第2のゲートの負電位を長時間維持することができる。これにより、トランジスタ200、およびトランジスタ400を有する記憶装置は、長期にわたり記憶内容を保持することが可能である。
【0325】
従って、図18において、配線1001はトランジスタ300のソースと電気的に接続され、配線1002はトランジスタ300のドレインと電気的に接続されている。また、配線1003はトランジスタ200のソースおよびドレインの一方と電気的に接続され、配線1004はトランジスタ200のゲートと電気的に接続され、配線1006はトランジスタ200のバックゲートと電気的に接続されている。そして、トランジスタ300のゲート、およびトランジスタ200のソースおよびドレインの他方は、容量素子100の電極の一方と電気的に接続され、配線1005は容量素子100の電極の他方と電気的に接続されている。配線1007はトランジスタ400のソースと電気的に接続され、配線1008はトランジスタ400のゲートと電気的に接続され、配線1009はトランジスタ400のバックゲートと電気的に接続され、配線1010はトランジスタ400のドレインと電気的に接続されている。ここで、配線1006、配線1007、配線1008、及び配線1009が電気的に接続されている。
【0326】
また、図18に示す記憶装置は、図17に示す記憶装置と同様に、マトリクス状に配置することで、メモリセルアレイを構成することができる。なお、1個のトランジスタ400は、複数のトランジスタ200の第2のゲート電圧を制御することができる。そのため、トランジスタ400は、トランジスタ200よりも、少ない個数を設けるとよい。また、また、図18に示す記憶装置は、図17に示す記憶装置と同様に、トランジスタ200、およびトランジスタ400を絶縁体212と絶縁体283で封止することができる。
【0327】
<トランジスタ400>
トランジスタ400は、トランジスタ200と、同じ層に形成されており、並行して作製することができるトランジスタである。トランジスタ400は、第1のゲートとして機能する導電体460(導電体460a、および導電体460b)と、第2のゲートとして機能する導電体405と、ゲート絶縁層として機能する絶縁体222、および絶縁体450と、チャネル形成領域を有する酸化物430cと、ソースとして機能する導電体442a、酸化物443a、酸化物431a、および酸化物431bと、ドレインとして機能する導電体442b、酸化物443b、酸化物432a、および酸化物432bと、およびプラグとして機能する導電体440(導電体440a、および導電体440b)と、を有する。
【0328】
トランジスタ400において、導電体405は、導電体205と、同じ層である。酸化物431a、および酸化物432aは、酸化物230aと、同じ層であり、酸化物431b、および酸化物432bは、酸化物230bと、同じ層である。導電体442は、導電体242と、同じ層である。酸化物443は、酸化物243と、同じ層である。酸化物430cは、酸化物230cと、同じ層である。絶縁体450は、絶縁体250と、同じ層である。導電体460は、導電体260と、同じ層である。導電体440は、導電体240と、同じ層である。なお、酸化物430cは、酸化物230c2に対応する層だけにしてもよい。
【0329】
なお、同じ層に形成された構造体は、同時に形成することができる。例えば、酸化物430cは、酸化物230cとなる酸化膜を加工することで、形成することができる。
【0330】
トランジスタ400の活性層として機能する酸化物430cは、酸化物230などと同様に、酸素欠損が低減され、水素または水などの不純物が低減されている。これにより、トランジスタ400のしきい値電圧を0Vより大きくし、オフ電流を低減し、第2のゲート電圧及び第1のゲート電圧が0Vのときのドレイン電流を非常に小さくすることができる。
【0331】
本実施の形態に示す構成、方法などは、他の実施の形態および他の実施例に示す構成、構造、方法などと適宜組み合わせて用いることができる。
【0332】
(実施の形態3)
本実施の形態では、図19および図20を用いて、本発明の一態様に係る、酸化物を半導体に用いたトランジスタ(以下、OSトランジスタと呼ぶ場合がある)、および容量素子が適用されている記憶装置(以下、OSメモリ装置と呼ぶ場合がある)について説明する。OSメモリ装置は、少なくとも容量素子と、容量素子の充放電を制御するOSトランジスタを有する記憶装置である。OSトランジスタのオフ電流は極めて小さいので、OSメモリ装置は優れた保持特性をもち、不揮発性メモリとして機能させることができる。
【0333】
<記憶装置の構成例>
図19(A)にOSメモリ装置の構成の一例を示す。記憶装置1400は、周辺回路1411、およびメモリセルアレイ1470を有する。周辺回路1411は、行回路1420、列回路1430、出力回路1440、コントロールロジック回路1460を有する。
【0334】
列回路1430は、例えば、列デコーダ、プリチャージ回路、センスアンプ、および書き込み回路等を有する。プリチャージ回路は、配線をプリチャージする機能を有する。センスアンプは、メモリセルから読み出されたデータ信号を増幅する機能を有する。なお、上記配線は、メモリセルアレイ1470が有するメモリセルに接続されている配線であり、詳しくは後述する。増幅されたデータ信号は、出力回路1440を介して、データ信号RDATAとして記憶装置1400の外部に出力される。また、行回路1420は、例えば、行デコーダ、ワード線ドライバ回路等を有し、アクセスする行を選択することができる。
【0335】
記憶装置1400には、外部から電源電圧として低電源電圧(VSS)、周辺回路1411用の高電源電圧(VDD)、メモリセルアレイ1470用の高電源電圧(VIL)が供給される。また、記憶装置1400には、制御信号(CE、WE、RE)、アドレス信号ADDR、データ信号WDATAが外部から入力される。アドレス信号ADDRは、行デコーダおよび列デコーダに入力され、WDATAは書き込み回路に入力される。
【0336】
コントロールロジック回路1460は、外部からの入力信号(CE、WE、RE)を処理して、行デコーダ、列デコーダの制御信号を生成する。CEは、チップイネーブル信号であり、WEは、書き込みイネーブル信号であり、REは、読み出しイネーブル信号である。コントロールロジック回路1460が処理する信号は、これに限定されるものではなく、必要に応じて、他の制御信号を入力すればよい。
【0337】
メモリセルアレイ1470は、行列状に配置された、複数個のメモリセルMCと、複数の配線を有する。なお、メモリセルアレイ1470と行回路1420とを接続している配線の数は、メモリセルMCの構成、一列に有するメモリセルMCの数などによって決まる。また、メモリセルアレイ1470と列回路1430とを接続している配線の数は、メモリセルMCの構成、一行に有するメモリセルMCの数などによって決まる。
【0338】
なお、図19(A)において、周辺回路1411とメモリセルアレイ1470を同一平面上に形成する例について示したが、本実施の形態はこれに限られるものではない。例えば、図19(B)に示すように、周辺回路1411の一部の上に、メモリセルアレイ1470が重なるように設けられてもよい。例えば、メモリセルアレイ1470の下に重なるように、センスアンプを設ける構成にしてもよい。
【0339】
図20に上述のメモリセルMCに適用できるメモリセルの構成例について説明する。
【0340】
[DOSRAM]
図20(A)乃至(C)に、DRAMのメモリセルの回路構成例を示す。本明細書等において、1OSトランジスタ1容量素子型のメモリセルを用いたDRAMを、DOSRAM(Dynamic Oxide Semiconductor Random Access Memory)と呼ぶ場合がある。図20(A)に示す、メモリセル1471は、トランジスタM1と、容量素子CAと、を有する。なお、トランジスタM1は、ゲート(フロントゲートと呼ぶ場合がある)、及びバックゲートを有する。
【0341】
トランジスタM1の第1端子は、容量素子CAの第1端子と接続され、トランジスタM1の第2端子は、配線BILと接続され、トランジスタM1のゲートは、配線WOLと接続され、トランジスタM1のバックゲートは、配線BGLと接続されている。容量素子CAの第2端子は、配線CALと接続されている。
【0342】
配線BILは、ビット線として機能し、配線WOLは、ワード線として機能する。配線CALは、容量素子CAの第2端子に所定の電位を印加するための配線として機能する。データの書き込み時、及び読み出し時において、配線CALには、低レベル電位を印加するのが好ましい。配線BGLは、トランジスタM1のバックゲートに電位を印加するための配線として機能する。配線BGLに任意の電位を印加することによって、トランジスタM1のしきい値電圧を増減することができる。
【0343】
また、メモリセルMCは、メモリセル1471に限定されず、回路構成の変更を行うことができる。例えば、メモリセルMCは、図20(B)に示すメモリセル1472のように、トランジスタM1のバックゲートが、配線BGLでなく、配線WOLと接続される構成にしてもよい。また、例えば、メモリセルMCは、図20(C)に示すメモリセル1473ように、シングルゲート構造のトランジスタ、つまりバックゲートを有さないトランジスタM1で構成されたメモリセルとしてもよい。
【0344】
上記実施の形態に示す半導体装置をメモリセル1471等に用いる場合、トランジスタM1としてトランジスタ200を用い、容量素子CAとして容量素子100を用いることができる。トランジスタM1としてOSトランジスタを用いることによって、トランジスタM1のリーク電流を非常に低くすることができる。つまり、書き込んだデータをトランジスタM1によって長時間保持することができるため、メモリセルのリフレッシュの頻度を少なくすることができる。また、メモリセルのリフレッシュ動作を不要にすることができる。また、リーク電流が非常に低いため、メモリセル1471、メモリセル1472、メモリセル1473に対して多値データ、又はアナログデータを保持することができる。
【0345】
また、DOSRAMにおいて、上記のように、メモリセルアレイ1470の下に重なるように、センスアンプを設ける構成にすると、ビット線を短くすることができる。これにより、ビット線容量が小さくなり、メモリセルの保持容量を低減することができる。
【0346】
[NOSRAM]
図20(D)乃至(H)に、2トランジスタ1容量素子のゲインセル型のメモリセルの回路構成例を示す。図20(D)に示す、メモリセル1474は、トランジスタM2と、トランジスタM3と、容量素子CBと、を有する。なお、トランジスタM2は、フロントゲート(単にゲートと呼ぶ場合がある)、及びバックゲートを有する。本明細書等において、トランジスタM2にOSトランジスタを用いたゲインセル型のメモリセルを有する記憶装置を、NOSRAM(Nonvolatile Oxide Semiconductor RAM)と呼ぶ場合がある。
【0347】
トランジスタM2の第1端子は、容量素子CBの第1端子と接続され、トランジスタM2の第2端子は、配線WBLと接続され、トランジスタM2のゲートは、配線WOLと接続され、トランジスタM2のバックゲートは、配線BGLと接続されている。容量素子CBの第2端子は、配線CALと接続されている。トランジスタM3の第1端子は、配線RBLと接続され、トランジスタM3の第2端子は、配線SLと接続され、トランジスタM3のゲートは、容量素子CBの第1端子と接続されている。
【0348】
配線WBLは、書き込みビット線として機能し、配線RBLは、読み出しビット線として機能し、配線WOLは、ワード線として機能する。配線CALは、容量素子CBの第2端子に所定の電位を印加するための配線として機能する。データの書き込み時、データ保持の最中、データの読み出し時において、配線CALには、低レベル電位を印加するのが好ましい。配線BGLは、トランジスタM2のバックゲートに電位を印加するための配線として機能する。配線BGLに任意の電位を印加することによって、トランジスタM2のしきい値電圧を増減することができる。
【0349】
また、メモリセルMCは、メモリセル1474に限定されず、回路の構成を適宜変更することができる。例えば、メモリセルMCは、図20(E)に示すメモリセル1475のように、トランジスタM2のバックゲートが、配線BGLでなく、配線WOLと接続される構成にしてもよい。また、例えば、メモリセルMCは、図20(F)に示すメモリセル1476のように、シングルゲート構造のトランジスタ、つまりバックゲートを有さないトランジスタM2で構成されたメモリセルとしてもよい。また、例えば、メモリセルMCは、図20(G)に示すメモリセル1477のように、配線WBLと配線RBLを一本の配線BILとしてまとめた構成であってもよい。
【0350】
上記実施の形態に示す半導体装置をメモリセル1474等に用いる場合、トランジスタM2としてトランジスタ200を用い、トランジスタM3としてトランジスタ300を用い、容量素子CBとして容量素子100を用いることができる。トランジスタM2としてOSトランジスタを用いることによって、トランジスタM2のリーク電流を非常に低くすることができる。これにより、書き込んだデータをトランジスタM2によって長時間保持することができるため、メモリセルのリフレッシュの頻度を少なくすることができる。また、メモリセルのリフレッシュ動作を不要にすることができる。また、リーク電流が非常に低いため、メモリセル1474に多値データ、又はアナログデータを保持することができる。メモリセル1475乃至1477も同様である。
【0351】
なお、トランジスタM3は、チャネル形成領域にシリコンを有するトランジスタ(以下、Siトランジスタと呼ぶ場合がある)であってもよい。Siトランジスタの導電型は、nチャネル型としてもよいし、pチャネル型としてもよい。Siトランジスタは、OSトランジスタよりも電界効果移動度が高くなる場合がある。よって、読み出しトランジスタとして機能するトランジスタM3として、Siトランジスタを用いてもよい。また、トランジスタM3にSiトランジスタを用いることで、トランジスタM3の上に積層してトランジスタM2を設けることができるので、メモリセルの占有面積を低減し、記憶装置の高集積化を図ることができる。
【0352】
また、トランジスタM3はOSトランジスタであってもよい。トランジスタM2、M3にOSトランジスタを用いた場合、メモリセルアレイ1470をn型トランジスタのみを用いて回路を構成することができる。
【0353】
また、図20(H)に3トランジスタ1容量素子のゲインセル型のメモリセルの一例を示す。図20(H)に示すメモリセル1478は、トランジスタM4乃至M6、および容量素子CCを有する。容量素子CCは適宜設けられる。メモリセル1478は、配線BIL、RWL、WWL、BGL、およびGNDLに電気的に接続されている。配線GNDLは低レベル電位を与える配線である。なお、メモリセル1478を、配線BILに代えて、配線RBL、WBLに電気的に接続してもよい。
【0354】
トランジスタM4は、バックゲートを有するOSトランジスタであり、バックゲートは配線BGLに電気的に接続されている。なお、トランジスタM4のバックゲートとゲートとを互いに電気的に接続してもよい。あるいは、トランジスタM4はバックゲートを有さなくてもよい。
【0355】
なお、トランジスタM5、M6はそれぞれ、nチャネル型Siトランジスタまたはpチャネル型Siトランジスタでもよい。或いは、トランジスタM4乃至M6がOSトランジスタでもよい。この場合、メモリセルアレイ1470をn型トランジスタのみを用いて回路を構成することができる。
【0356】
上記実施の形態に示す半導体装置をメモリセル1478に用いる場合、トランジスタM4としてトランジスタ200を用い、トランジスタM5、M6としてトランジスタ300を用い、容量素子CCとして容量素子100を用いることができる。トランジスタM4としてOSトランジスタを用いることによって、トランジスタM4のリーク電流を非常に低くすることができる。
【0357】
なお、本実施の形態に示す、周辺回路1411、およびメモリセルアレイ1470等の構成は、上記に限定されるものではない。これらの回路、および当該回路に接続される配線、回路素子等の、配置または機能は、必要に応じて、変更、削除、または追加してもよい。
【0358】
本実施の形態に示す構成、方法などは、他の実施の形態および他の実施例に示す構成、構造、方法などと適宜組み合わせて用いることができる。
【0359】
(実施の形態4)
本実施の形態では、図21を用いて、本発明の半導体装置が実装されたチップ1200の一例を示す。チップ1200には、複数の回路(システム)が実装されている。このように、複数の回路(システム)を一つのチップに集積する技術を、システムオンチップ(System on Chip:SoC)と呼ぶ場合がある。
【0360】
図21(A)に示すように、チップ1200は、CPU(Central Processing Unit)1211、GPU(Graphics Processing Unit)1212、一または複数のアナログ演算部1213、一または複数のメモリコントローラ1214、一または複数のインターフェース1215、一または複数のネットワーク回路1216等を有する。
【0361】
チップ1200には、バンプ(図示しない)が設けられ、図21(B)に示すように、プリント基板(Printed Circuit Board:PCB)1201の第1の面と接続する。また、PCB1201の第1の面の裏面には、複数のバンプ1202が設けられており、マザーボード1203と接続する。
【0362】
マザーボード1203には、DRAM1221、フラッシュメモリ1222等の記憶装置が設けられていてもよい。例えば、DRAM1221に先の実施の形態に示すDOSRAMを用いることができる。また、例えば、フラッシュメモリ1222に先の実施の形態に示すNOSRAMを用いることができる。
【0363】
CPU1211は、複数のCPUコアを有することが好ましい。また、GPU1212は、複数のGPUコアを有することが好ましい。また、CPU1211、およびGPU1212は、それぞれ一時的にデータを格納するメモリを有していてもよい。または、CPU1211、およびGPU1212に共通のメモリが、チップ1200に設けられていてもよい。該メモリには、前述したNOSRAMや、DOSRAMを用いることができる。また、GPU1212は、多数のデータの並列計算に適しており、画像処理や積和演算に用いることができる。GPU1212に、本発明の酸化物半導体を用いた画像処理回路や、積和演算回路を設けることで、画像処理、および積和演算を低消費電力で実行することが可能になる。
【0364】
また、CPU1211、およびGPU1212が同一チップに設けられていることで、CPU1211およびGPU1212間の配線を短くすることができ、CPU1211からGPU1212へのデータ転送、CPU1211、およびGPU1212が有するメモリ間のデータ転送、およびGPU1212での演算後に、GPU1212からCPU1211への演算結果の転送を高速に行うことができる。
【0365】
アナログ演算部1213はA/D(アナログ/デジタル)変換回路、およびD/A(デジタル/アナログ)変換回路の一、または両方を有する。また、アナログ演算部1213に上記積和演算回路を設けてもよい。
【0366】
メモリコントローラ1214は、DRAM1221のコントローラとして機能する回路、およびフラッシュメモリ1222のインターフェースとして機能する回路を有する。
【0367】
インターフェース1215は、表示装置、スピーカー、マイクロフォン、カメラ、コントローラなどの外部接続機器とのインターフェース回路を有する。コントローラとは、マウス、キーボード、ゲーム用コントローラなどを含む。このようなインターフェースとして、USB(Universal Serial Bus)、HDMI(登録商標)(High-Definition Multimedia Interface)などを用いることができる。
【0368】
ネットワーク回路1216は、LAN(Local Area Network)などのネットワーク回路を有する。また、ネットワークセキュリティー用の回路を有してもよい。
【0369】
チップ1200には、上記回路(システム)を同一の製造プロセスで形成することが可能である。そのため、チップ1200に必要な回路の数が増えても、製造プロセスを増やす必要が無く、チップ1200を低コストで作製することができる。
【0370】
GPU1212を有するチップ1200が設けられたPCB1201、DRAM1221、およびフラッシュメモリ1222が設けられたマザーボード1203は、GPUモジュール1204と呼ぶことができる。
【0371】
GPUモジュール1204は、SoC技術を用いたチップ1200を有しているため、そのサイズを小さくすることができる。また、画像処理に優れていることから、スマートフォン、タブレット端末、ラップトップPC、携帯型(持ち出し可能な)ゲーム機などの携帯型電子機器に用いることが好適である。また、GPU1212を用いた積和演算回路により、ディープニューラルネットワーク(DNN)、畳み込みニューラルネットワーク(CNN)、再帰型ニューラルネットワーク(RNN)、自己符号化器、深層ボルツマンマシン(DBM)、深層信念ネットワーク(DBN)などの演算を実行することができるため、チップ1200をAIチップ、またはGPUモジュール1204をAIシステムモジュールとして用いることができる。
【0372】
本実施の形態に示す構成、方法などは、他の実施の形態および他の実施例に示す構成、構造、方法などと適宜組み合わせて用いることができる。
【0373】
(実施の形態5)
本実施の形態では、先の実施の形態に示す半導体装置を用いた記憶装置の応用例について説明する。先の実施の形態に示す半導体装置は、例えば、各種電子機器(例えば、情報端末、コンピュータ、スマートフォン、電子書籍端末、デジタルカメラ(ビデオカメラも含む)、録画再生装置、ナビゲーションシステムなど)の記憶装置に適用できる。なお、ここで、コンピュータとは、タブレット型のコンピュータや、ノート型のコンピュータや、デスクトップ型のコンピュータの他、サーバシステムのような大型のコンピュータを含むものである。または、先の実施の形態に示す半導体装置は、メモリカード(例えば、SDカード)、USBメモリ、SSD(ソリッド・ステート・ドライブ)等の各種のリムーバブル記憶装置に適用される。図22にリムーバブル記憶装置の幾つかの構成例を模式的に示す。例えば、先の実施の形態に示す半導体装置は、パッケージングされたメモリチップに加工され、様々なストレージ装置、リムーバブルメモリに用いられる。
【0374】
図22(A)はUSBメモリの模式図である。USBメモリ1100は、筐体1101、キャップ1102、USBコネクタ1103および基板1104を有する。基板1104は、筐体1101に収納されている。例えば、基板1104には、メモリチップ1105、コントローラチップ1106が取り付けられている。基板1104のメモリチップ1105などに先の実施の形態に示す半導体装置を組み込むことができる。
【0375】
図22(B)はSDカードの外観の模式図であり、図22(C)は、SDカードの内部構造の模式図である。SDカード1110は、筐体1111、コネクタ1112および基板1113を有する。基板1113は筐体1111に収納されている。例えば、基板1113には、メモリチップ1114、コントローラチップ1115が取り付けられている。基板1113の裏面側にもメモリチップ1114を設けることで、SDカード1110の容量を増やすことができる。また、無線通信機能を備えた無線チップを基板1113に設けてもよい。これによって、ホスト装置とSDカード1110間の無線通信によって、メモリチップ1114のデータの読み出し、書き込みが可能となる。基板1113のメモリチップ1114などに先の実施の形態に示す半導体装置を組み込むことができる。
【0376】
図22(D)はSSDの外観の模式図であり、図22(E)は、SSDの内部構造の模式図である。SSD1150は、筐体1151、コネクタ1152および基板1153を有する。基板1153は筐体1151に収納されている。例えば、基板1153には、メモリチップ1154、メモリチップ1155、コントローラチップ1156が取り付けられている。メモリチップ1155はコントローラチップ1156のワークメモリであり、例えばDOSRAMチップを用いればよい。基板1153の裏面側にもメモリチップ1154を設けることで、SSD1150の容量を増やすことができる。基板1153のメモリチップ1154などに先の実施の形態に示す半導体装置を組み込むことができる。
【0377】
本実施の形態に示す構成、方法などは、他の実施の形態および他の実施例に示す構成、構造、方法などと適宜組み合わせて用いることができる。
【0378】
(実施の形態6)
本実施の形態では、本発明の一態様の半導体装置に適用可能な電子機器の具体例について図23を用いて説明する。
【0379】
より具体的には、本発明の一態様に係る半導体装置は、CPUやGPUなどのプロセッサ、またはチップに用いることができる。図23に、本発明の一態様に係るCPUやGPUなどのプロセッサ、またはチップを備えた電子機器の具体例を示す。
【0380】
<電子機器・システム>
本発明の一態様に係るGPU又はチップは、様々な電子機器に搭載することができる。電子機器の例としては、例えば、テレビジョン装置、デスクトップ型もしくはノート型のパーソナルコンピュータ、コンピュータ用などのモニタ、デジタルサイネージ(Digital Signage:電子看板)、パチンコ機などの大型ゲーム機などの比較的大きな画面を備える電子機器の他、デジタルカメラ、デジタルビデオカメラ、デジタルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再生装置、などが挙げられる。また、本発明の一態様に係るGPU又はチップを電子機器に設けることにより、電子機器に人工知能を搭載することができる。
【0381】
本発明の一態様の電子機器は、アンテナを有していてもよい。アンテナで信号を受信することで、表示部で映像や情報等の表示を行うことができる。また、電子機器がアンテナ及び二次電池を有する場合、アンテナを、非接触電力伝送に用いてもよい。
【0382】
本発明の一態様の電子機器は、センサ(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、においまたは赤外線を測定する機能を含むもの)を有していてもよい。
【0383】
本発明の一態様の電子機器は、様々な機能を有することができる。例えば、様々な情報(静止画、動画、テキスト画像など)を表示部に表示する機能、タッチパネル機能、カレンダー、日付または時刻などを表示する機能、様々なソフトウェア(プログラム)を実行する機能、無線通信機能、記録媒体に記録されているプログラムまたはデータを読み出す機能等を有することができる。図23に、電子機器の例を示す。
【0384】
[携帯電話]
図23(A)には、情報端末の一種である携帯電話(スマートフォン)が図示されている。情報端末5500は、筐体5510と、表示部5511と、を有しており、入力用インターフェースとして、タッチパネルが表示部5511に備えられ、ボタンが筐体5510に備えられている。
【0385】
情報端末5500は、本発明の一態様のチップを適用することで、人工知能を利用したアプリケーションを実行することができる。人工知能を利用したアプリケーションとしては、例えば、会話を認識してその会話内容を表示部5511に表示するアプリケーション、表示部5511に備えるタッチパネルに対してユーザが入力した文字、図形などを認識して、表示部5511に表示するアプリケーション、指紋や声紋などの生体認証を行うアプリケーションなどが挙げられる。
【0386】
[情報端末1]
図23(B)には、デスクトップ型情報端末5300が図示されている。デスクトップ型情報端末5300は、情報端末の本体5301と、ディスプレイ5302と、キーボード5303と、を有する。
【0387】
デスクトップ型情報端末5300は、先述した情報端末5500と同様に、本発明の一態様のチップを適用することで、人工知能を利用したアプリケーションを実行することができる。人工知能を利用したアプリケーションとしては、例えば、設計支援ソフトウェア、文章添削ソフトウェア、献立自動生成ソフトウェアなどが挙げられる。また、デスクトップ型情報端末5300を用いることで、新規の人工知能の開発を行うことができる。
【0388】
なお、上述では、電子機器としてスマートフォン、及びデスクトップ用情報端末を例として、それぞれ図23(A)、(B)に図示したが、スマートフォン、及びデスクトップ用情報端末以外の情報端末を適用することができる。スマートフォン、及びデスクトップ用情報端末以外の情報端末としては、例えば、PDA(Personal Digital Assistant)、ノート型情報端末、ワークステーションなどが挙げられる。
【0389】
[電化製品]
図23(C)は、電化製品の一例である電気冷凍冷蔵庫5800を示している。電気冷凍冷蔵庫5800は、筐体5801、冷蔵室用扉5802、冷凍室用扉5803等を有する。
【0390】
電気冷凍冷蔵庫5800に本発明の一態様のチップを適用することによって、人工知能を有する電気冷凍冷蔵庫5800を実現することができる。人工知能を利用することによって電気冷凍冷蔵庫5800は、電気冷凍冷蔵庫5800に保存されている食材、その食材の消費期限などを基に献立を自動生成する機能や、電気冷凍冷蔵庫5800に保存されている食材に合わせた温度に自動的に調節する機能などを有することができる。
【0391】
本一例では、電化製品として電気冷凍冷蔵庫について説明したが、その他の電化製品としては、例えば、掃除機、電子レンジ、電子オーブン、炊飯器、湯沸かし器、IH調理器、ウォーターサーバ、エアーコンディショナーを含む冷暖房器具、洗濯機、乾燥機、オーディオビジュアル機器などが挙げられる。
【0392】
[ゲーム機]
図23(D)は、ゲーム機の一例である携帯ゲーム機5200を示している。携帯ゲーム機は、筐体5201、表示部5202、ボタン5203等を有する。
【0393】
携帯ゲーム機5200に本発明の一態様のGPU又はチップを適用することによって、低消費電力の携帯ゲーム機5200を実現することができる。また、低消費電力により、回路からの発熱を低減することができるため、発熱によるその回路自体、周辺回路、及びモジュールへの影響を少なくすることができる。
【0394】
更に、携帯ゲーム機5200に本発明の一態様のGPU又はチップを適用することによって、人工知能を有する携帯ゲーム機5200を実現することができる。
【0395】
本来、ゲームの進行、ゲーム上に登場する生物の言動、ゲーム上で発生する現象などの表現は、そのゲームが有するプログラムによって定められているが、携帯ゲーム機5200に人工知能を適用することにより、ゲームのプログラムに限定されない表現が可能になる。例えば、プレイヤーが問いかける内容、ゲームの進行状況、時刻、ゲーム上に登場する人物の言動が変化するといった表現が可能となる。
【0396】
また、携帯ゲーム機5200で複数のプレイヤーが必要なゲームを行う場合、人工知能によって擬人的にゲームプレイヤーを構成することができるため、対戦相手を人工知能によるゲームプレイヤーとすることによって、1人でもゲームを行うことができる。
【0397】
図23(D)では、ゲーム機の一例として携帯ゲーム機を図示しているが、本発明の一態様のGPU又はチップを適用するゲーム機はこれに限定されない。本発明の一態様のGPU又はチップを適用するゲーム機としては、例えば、家庭用の据え置き型ゲーム機、娯楽施設(ゲームセンター、遊園地など)に設置されるアーケードゲーム機、スポーツ施設に設置されるバッティング練習用の投球マシンなどが挙げられる。
【0398】
[移動体]
本発明の一態様のGPU又はチップは、移動体である自動車、及び自動車の運転席周辺に適用することができる。
【0399】
図23(E1)は移動体の一例である自動車5700を示し、図23(E2)は、自動車の室内におけるフロントガラス周辺を示す図である。図23(E2)では、ダッシュボードに取り付けられた表示パネル5701、表示パネル5702、表示パネル5703の他、ピラーに取り付けられた表示パネル5704を図示している。
【0400】
表示パネル5701乃至表示パネル5703は、スピードメーターやタコメーター、走行距離、燃料計、ギア状態、空調の設定などを表示することで、様々な情報を提供することができる。また、表示パネルに表示される表示項目やレイアウトなどは、ユーザの好みに合わせて適宜変更することができ、デザイン性を高めることが可能である。表示パネル5701乃至表示パネル5703は、照明装置として用いることも可能である。
【0401】
表示パネル5704には、自動車5700に設けられた撮像装置(図示しない)からの映像を映し出すことによって、ピラーで遮られた視界(死角)を補完することができる。すなわち、自動車5700の外側に設けられた撮像装置からの画像を表示することによって、死角を補い、安全性を高めることができる。また、見えない部分を補完する映像を映すことによって、より自然に違和感なく安全確認を行うことができる。表示パネル5704は、照明装置として用いることもできる。
【0402】
本発明の一態様のGPU又はチップは人工知能の構成要素として適用できるため、例えば、当該チップを自動車5700の自動運転システムに用いることができる。また、当該チップを道路案内、危険予測などを行うシステムに用いることができる。表示パネル5701乃至表示パネル5704には、道路案内、危険予測などの情報を表示する構成としてもよい。
【0403】
なお、上述では、移動体の一例として自動車について説明しているが、移動体は自動車に限定されない。例えば、移動体としては、電車、モノレール、船、飛行体(ヘリコプター、無人航空機(ドローン)、飛行機、ロケット)なども挙げることができ、これらの移動体に本発明の一態様のチップを適用して、人工知能を利用したシステムを付与することができる。
【0404】
[放送システム]
本発明の一態様のGPU又はチップは、放送システムに適用することができる。
【0405】
図23(F)は、放送システムにおけるデータ伝送を模式的に示している。具体的には、図23(F)は、放送局5680から送信された電波(放送信号)が、各家庭のテレビジョン受信装置(TV)5600に届くまでの経路を示している。TV5600は、受信装置を備え(図示しない)、アンテナ5650で受信された放送信号は、当該受信装置を介して、TV5600に送信される。
【0406】
図23(F)では、アンテナ5650は、UHF(Ultra High Frequency)アンテナを図示しているが、アンテナ5650としては、BS・110°CSアンテナ、CSアンテナなども適用できる。
【0407】
電波5675A、電波5675Bは地上波放送用の放送信号であり、電波塔5670は受信した電波5675Aを増幅して、電波5675Bの送信を行う。各家庭では、アンテナ5650で電波5675Bを受信することで、TV5600で地上波TV放送を視聴することができる。なお、放送システムは、図23(F)に示す地上波放送に限定せず、人工衛星を用いた衛星放送、光回線によるデータ放送などとしてもよい。
【0408】
上述した放送システムは、本発明の一態様のチップを適用して、人工知能を利用した放送システムとしてもよい。放送局5680から各家庭のTV5600に放送データを送信するとき、エンコーダによって放送データの圧縮が行われ、アンテナ5650が当該放送データを受信したとき、TV5600に含まれる受信装置のデコーダによって当該放送データの復元が行われる。人工知能を利用することによって、例えば、エンコーダの圧縮方法の一である動き補償予測において、表示画像に含まれる表示パターンの認識を行うことができる。また、人工知能を利用したフレーム内予測などを行うこともできる。また、例えば、解像度の低い放送データを受信して、解像度の高いTV5600で当該放送データの表示を行うとき、デコーダによる放送データの復元において、アップコンバートなどの画像の補間処理を行うことができる。
【0409】
上述した人工知能を利用した放送システムは、放送データの量が増大する超高精細度テレビジョン(UHDTV:4K、8K)放送に対して好適である。
【0410】
また、TV5600側における人工知能の応用として、例えば、TV5600に人工知能を有する録画装置を設けてもよい。このような構成にすることによって、当該録画装置にユーザの好みを人工知能に学習させることで、ユーザの好みにあった番組を自動的に録画することができる。
【0411】
本実施の形態で説明した電子機器、その電子機器の機能、人工知能の応用例、その効果などは、他の電子機器の記載と適宜組み合わせることができる。
【0412】
本実施の形態に示す構成、方法などは、他の実施の形態および他の実施例に示す構成、構造、方法などと適宜組み合わせて用いることができる。
【符号の説明】
【0413】
M1 トランジスタ
M2 トランジスタ
M3 トランジスタ
M4 トランジスタ
M5 トランジスタ
M6 トランジスタ
100 容量素子
110 導電体
112 導電体
120 導電体
130 絶縁体
150 絶縁体
200 トランジスタ
200_n トランジスタ
200_1 トランジスタ
205 導電体
205a 導電体
205b 導電体
210 絶縁体
212 絶縁体
212a 絶縁体
212b 絶縁体
214 絶縁体
216 絶縁体
217 絶縁体
218 導電体
222 絶縁体
224 絶縁体
230 酸化物
230a 酸化物
230A 酸化膜
230b 酸化物
230B 酸化膜
230c 酸化物
230c1 酸化物
230c2 酸化物
230C 酸化膜
230C1 酸化膜
230C2 酸化膜
240 導電体
240a 導電体
240b 導電体
242 導電体
242a 導電体
242A 導電膜
242b 導電体
242B 導電体層
243 酸化物
243a 酸化物
243A 酸化膜
243b 酸化物
243B 酸化物層
247 絶縁体
247a 絶縁体
247b 絶縁体
248 絶縁体
248a 絶縁体
248b 絶縁体
250 絶縁体
250A 絶縁膜
260 導電体
260a 導電体
260Aa 導電膜
260Ab 導電膜
260b 導電体
265 封止部
265a 封止部
265b 封止部
272 絶縁体
273 絶縁体
274 絶縁体
280 絶縁体
282 絶縁体
283 絶縁体
284 絶縁体
286 絶縁体
300 トランジスタ
311 基板
313 半導体領域
314a 低抵抗領域
314b 低抵抗領域
315 絶縁体
316 導電体
320 絶縁体
322 絶縁体
324 絶縁体
326 絶縁体
328 導電体
330 導電体
350 絶縁体
352 絶縁体
354 絶縁体
356 導電体
400 トランジスタ
405 導電体
430c 酸化物
431a 酸化物
431b 酸化物
432a 酸化物
432b 酸化物
440 導電体
440a 導電体
440b 導電体
442 導電体
442a 導電体
442b 導電体
443 酸化物
443a 酸化物
443b 酸化物
450 絶縁体
460 導電体
460a 導電体
460b 導電体
1001 配線
1002 配線
1003 配線
1004 配線
1005 配線
1006 配線
1007 配線
1008 配線
1009 配線
1010 配線
1100 USBメモリ
1101 筐体
1102 キャップ
1103 USBコネクタ
1104 基板
1105 メモリチップ
1106 コントローラチップ
1110 SDカード
1111 筐体
1112 コネクタ
1113 基板
1114 メモリチップ
1115 コントローラチップ
1150 SSD
1151 筐体
1152 コネクタ
1153 基板
1154 メモリチップ
1155 メモリチップ
1156 コントローラチップ
1200 チップ
1201 PCB
1202 バンプ
1203 マザーボード
1204 GPUモジュール
1211 CPU
1212 GPU
1213 アナログ演算部
1214 メモリコントローラ
1215 インターフェース
1216 ネットワーク回路
1221 DRAM
1222 フラッシュメモリ
1400 記憶装置
1411 周辺回路
1420 行回路
1430 列回路
1440 出力回路
1460 コントロールロジック回路
1470 メモリセルアレイ
1471 メモリセル
1472 メモリセル
1473 メモリセル
1474 メモリセル
1475 メモリセル
1476 メモリセル
1477 メモリセル
1478 メモリセル
5200 携帯ゲーム機
5201 筐体
5202 表示部
5203 ボタン
5300 デスクトップ型情報端末
5301 本体
5302 ディスプレイ
5303 キーボード
5500 情報端末
5510 筐体
5511 表示部
5600 TV
5650 アンテナ
5670 電波塔
5675A 電波
5675B 電波
5680 放送局
5700 自動車
5701 表示パネル
5702 表示パネル
5703 表示パネル
5704 表示パネル
5800 電気冷凍冷蔵庫
5801 筐体
5802 冷蔵室用扉
5803 冷凍室用扉
図1
図2
図3
図4
図5
図6
図7
図8
図9
図10
図11
図12
図13
図14
図15
図16
図17
図18
図19
図20
図21
図22
図23