(19)【発行国】日本国特許庁(JP)
(12)【公報種別】特許公報(B2)
(11)【特許番号】
(24)【登録日】2024-05-02
(45)【発行日】2024-05-14
(54)【発明の名称】IGBTデバイス
(51)【国際特許分類】
H01L 29/78 20060101AFI20240507BHJP
H01L 29/739 20060101ALI20240507BHJP
【FI】
H01L29/78 652K
H01L29/78 655A
H01L29/78 655B
H01L29/78 655D
H01L29/78 652C
H01L29/78 652J
H01L29/78 653A
(21)【出願番号】P 2023501642
(86)(22)【出願日】2022-07-21
(86)【国際出願番号】 CN2022107086
(87)【国際公開番号】W WO2023109124
(87)【国際公開日】2023-06-22
【審査請求日】2023-01-11
(31)【優先権主張番号】202111534459.6
(32)【優先日】2021-12-15
(33)【優先権主張国・地域又は機関】CN
(73)【特許権者】
【識別番号】519152663
【氏名又は名称】蘇州東微半導体股▲ふん▼有限公司
(74)【代理人】
【識別番号】110002952
【氏名又は名称】弁理士法人鷲田国際特許事務所
(72)【発明者】
【氏名】林敏之
(72)【発明者】
【氏名】▲劉▼磊
(72)【発明者】
【氏名】▲劉▼▲偉▼
(72)【発明者】
【氏名】袁▲願▼林
【審査官】岩本 勉
(56)【参考文献】
【文献】国際公開第2019/154219(WO,A1)
【文献】特表2020-526024(JP,A)
【文献】特開2020-113710(JP,A)
【文献】特開2021-034540(JP,A)
【文献】特開2013-214551(JP,A)
【文献】特開2015-082595(JP,A)
【文献】特開2020-077727(JP,A)
【文献】国際公開第2017/168733(WO,A1)
【文献】国際公開第2017/168734(WO,A1)
(58)【調査した分野】(Int.Cl.,DB名)
H01L 29/78
H01L 29/739
(57)【特許請求の範囲】
【請求項1】
p型コレクタ領域と、
前記p型コレクタ領域の上に位置するn型半導体層と、
前記n型半導体層内に位置するいくつかのp型ボディ領域であって、それぞれのp型ボディ領域内にn型エミッタ領域が設けられるいくつかのp型ボディ領域と、
前記n型半導体層内に位置し、且つ隣接する前記p型ボディ領域の間に介在するゲートトレンチと、
前記ゲートトレンチの下部内に位置するシールドゲートと、
前記ゲートトレンチの上部内に位置するゲートとを含み、
前記ゲート、前記シールドゲート、及び前記n型半導体層の間は互いに絶縁分離され、
いくつかの前記p型ボディ領域のうち、少なくとも1つの前記p型ボディ領域は第1のドーピング濃度を有して第1のp型ボディ領域として定義され、且つ少なくとも1つの前記p型ボディ領域は第2のドーピング濃度を有して第2のp型ボディ領域として定義され、前記第1のp型ボディ領域の第1のドーピング濃度は前記第2のp型ボディ領域の第2のドーピング濃度よりも小さく、
少なくとも1つの前記第1のp型ボディ領域に隣接する前記ゲートトレンチ内の前記シールドゲートは、ゲート電圧に外部接続され、ゲート電圧に外部接続されたシールドゲートが所在するゲートトレンチを除く前記ゲートトレンチ内の前記シールドゲートは、エミッタ電圧に外部接続されている、IGBTデバイス。
【請求項2】
前記シールドゲートは前記ゲートトレンチの下部から前記ゲートトレンチの上部内まで上方に延びている、請求項1に記載のIGBTデバイス。
【請求項3】
前記ゲートトレンチの上部の幅は前記ゲートトレンチの下部の幅よりも大きい、請求項2に記載のIGBTデバイス。
【請求項4】
前記n型半導体層内に位置するn型電荷蓄積領域をさらに含み、前記n型電荷蓄積領域は前記ゲートの下方に位置している、請求項3に記載のIGBTデバイス。
【請求項5】
n型コレクタ領域をさらに含み、前記n型コレクタ領域は前記n型半導体層の下方に位置し、且つ前記p型コレクタ領域と交互に間隔をおいて設けらていれる、請求項1に記載のIGBTデバイス。
【請求項6】
n型フィールドストップ領域をさらに含み、前記n型フィールドストップ領域は前記p型コレクタ領域と前記n型半導体層との間に介在している、請求項1に記載のIGBTデバイス。
【発明の詳細な説明】
【技術分野】
【0001】
本願は半導体パワーデバイスの技術分野に属し、例えば、IGBTデバイスに関する。
【0002】
本願は、2021年12月15日に中国専利局に出願された出願番号が第202111534459.6号の中国専利出願の優先権を主張し、当該出願の全部内容を参照によって本願に援用される。
【背景技術】
【0003】
絶縁ゲートバイポーラトランジスタ(Insulated Gate Bipolar Transistor,IGBT)デバイスは、金属酸化物半導体(Metal Oxide Semiconductor,MOS)トランジスタとバイポーラトランジスタにより複合したデバイスであり、IGBTデバイスの入力極はMOSトランジスタであり、出力極はPNP型トランジスタであり、これら2種類のトランジスタデバイスの特徴を融合しており、MOSトランジスタの駆動電力が小さくてスイッチング速度が速い特徴を有するとともに、バイポーラトランジスタの飽和電圧降下が低くて容量が大きい特徴も有する。IGBTデバイスは、p型ボディ領域とn型ドリフト領域の境界における正孔注入効率が低く、キャリア濃度分布が低いため、飽和電圧降下が上昇し、オフにするときに、n型ドリフト領域内に大量の少数キャリアが蓄積され、IGBTデバイスのターンオフ時のテール電流現象が深刻になり、ターンオフ損失が大きくなる。
【発明の概要】
【0004】
本願はIGBTデバイスのターンオフ損失を低減するためにIGBTデバイスを提供する。
【0005】
本願はIGBTデバイスを提供し、該IGBTデバイスは、
p型コレクタ領域と、
前記p型コレクタ領域の上に位置するn型半導体層と、
前記n型半導体層内に位置するいくつかのp型ボディ領域であって、それぞれのp型ボディ領域内にn型エミッタ領域が設けられるいくつかのp型ボディ領域と、
前記n型半導体層内に位置し、且つ隣接する前記p型ボディ領域の間に介在するゲートトレンチと、前記ゲートトレンチの下部内に位置するシールドゲートと、前記ゲートトレンチの上部内に位置するゲートとを含み、前記ゲート、前記シールドゲート、及び前記n型半導体層の間は互いに絶縁分離され、
いくつかの前記p型ボディ領域のうち、少なくとも1つの前記p型ボディ領域は第1のドーピング濃度を有して第1のp型ボディ領域として定義され、且つ少なくとも1つの前記p型ボディ領域は第2のドーピング濃度を有して第2のp型ボディ領域として定義され、前記第1のp型ボディ領域の第1のドーピング濃度は前記第2のp型ボディ領域の第2のドーピング濃度よりも小さく、
少なくとも1つの前記第1のp型ボディ領域に隣接する前記ゲートトレンチ内の前記シールドゲートは、ゲート電圧に外部接続され、残りの前記ゲートトレンチ内の前記シールドゲートは、エミッタ電圧に外部接続される。
【図面の簡単な説明】
【0006】
【
図1】本願に係るIGBTデバイスの第1の実施例の断面構造模式図である。
【
図2】本願に係るIGBTデバイスの第2の実施例の断面構造模式図である。
【発明を実施するための形態】
【0007】
以下、本願の実施例における図面を参照しながら、具体的形態によって本願の技術案を完全に説明する。もちろん、説明される実施例は本願の一部の実施例であり、すべての実施例ではない。同時に、本願の具体的な実施形態を明確に説明するために、明細書の図面に挙げられる模式図は、本願に記載される層と領域の厚みを拡大し、且つ挙げられる図形のサイズは実際の寸法を表していない。
【0008】
図1は本願に係るIGBTデバイスの第1の実施例の断面構造模式図であり、
図1に示すように、本願のIGBTデバイスはp型コレクタ領域20と、p型コレクタ領域20の上に位置するn型半導体層21と、n型半導体層21内に位置するいくつかのp型ボディ領域22とを含み、それぞれのp型ボディ領域22内にn型エミッタ領域23が設けられる。
【0009】
n型半導体層21内に位置し、且つ隣接するp型ボディ領域22の間に位置するゲートトレンチと、前記ゲートトレンチの上部内に位置するゲート25と、ゲートトレンチの下部内に位置するシールドゲート27とを含み、シールドゲート27はゲートトレンチの下部内のみに位置してもよく、これにより、ゲート25とシールドゲート27は上下構造であり、好ましくは、シールドゲート27はゲートトレンチの下部内に位置してゲートトレンチの上部内まで上方に延びていてもよく、
図1はシールドゲート27がゲートトレンチの下部内に位置してゲートトレンチの上部内まで上方に延びていることを例として示している。同時に、ゲートトレンチの上部の幅はゲートトレンチの下部の幅よりも大きくてもよく、等しくてもよく、又は小さくてもよく、
図1において、ゲートトレンチの上部の幅がゲートトレンチの下部の幅よりも大きいことを示している。
【0010】
ゲート25、シールドゲート27、n型半導体層21の間は互いに絶縁分離され、
図1において、ゲート25はゲート誘電体層24によってn型半導体層21に絶縁分離され、シールドゲート27はフィールド酸化層26によってゲート25とn型半導体層21に分離される。
【0011】
本願のいくつかのp型ボディ領域22のうち、本願の実施例に4つのp型ボディ領域22を例示的に示し、そのうち、少なくとも1つのp型ボディ領域22は第1のドーピング濃度を有して第1のp型ボディ領域22aとして定義され、且つ少なくとも1つのp型ボディ領域22は第2のドーピング濃度を有して第2のp型ボディ領域22bとして定義され、第1のp型ボディ領域22aの第1のドーピング濃度は第2のp型ボディ領域22bの第2のドーピング濃度よりも小さい。
図1に1つの第1のp型ボディ領域22aと3つの第2のp型ボディ領域22bを例示的に示している。
【0012】
本願のIGBTデバイスにおいて、少なくとも1つの第1のp型ボディ領域22aに隣接するゲートトレンチ内のシールドゲート27は、ゲート電圧に外部接続され、残りのゲートトレンチ内のシールドゲート27は、エミッタ電圧に外部接続される。
図1において、例示的に、第1のp型ボディ領域22aの右側に近いゲートトレンチ内のシールドゲート27はゲート25とともにゲート電圧(G)に外部接続され、残りのゲートトレンチ(即ち、ゲート電圧に外部接続されたシールドゲートが所在するゲートトレンチを除くゲートトレンチ)内のシールドゲート27はn型エミッタ領域23とともにエミッタ電圧に外部接続される(
図1に示さない)。
【0013】
本願のIGBTデバイスにおいて、第1のドーピング濃度を有する第1のp型ボディ領域22a内の電流チャネルの閾値電圧Vth1は第2のドーピング濃度を有する第2のp型ボディ領域22b内の電流チャネルの閾値電圧Vth2よりも小さい。シールドゲート27がゲート電圧に外部接続されると、該ゲートトレンチ内のゲート25はより大きなゲート電荷Qg1を有し、シールドゲート27がエミッタ電圧に外部接続されると、該ゲートトレンチ内のゲート25は小さなゲート電荷Qg2を有する。少なくとも1つの第1のp型ボディ領域22aに隣接するゲートトレンチ内のシールドゲート27をゲート電圧に外部接続し、残りのゲートトレンチ内のシールドゲート27をエミッタ電圧に外部接続することで、低Vth1と大Qg1を組み合わせ、高Vth2と小Qg2を組み合わせることができ、これにより、IGBTデバイスがオンからオフにする過程に、高Vth2と小Qg2を組み合わせた領域内の電流チャネルは速やかにオフにし、低Vth1と大Qg1を組み合わせた領域内の電流チャネルは遅れてオフにし、これにより、高Vth2と小Qg2を組み合わせた領域内の電流チャネルがオフになる直後に、低Vth1と大Qg1を組み合わせた領域内の電流チャネルは依然としてオン状態であり、ゲート電圧Vgのさらなる低下に伴い、低Vth1と大Qg1を組み合わせた領域の電流チャネルはオフになる。これにより、IGBTデバイスは、低Vth1と大Qg1を組み合わせた領域のターンオフ損失として外部に表現し、高Vth2と小Qg2を組み合わせた領域のターンオフ損失を低減し、全体としてIGBTデバイスのターンオフ損失を低減する。
【0014】
図2は本願に係るIGBTデバイスの第2の実施例の断面構造模式図であり、
図2に示すように、
図1に示すIGBTデバイス構造を基に、本願のIGBTデバイスはn型半導体層21内に位置するn型電荷蓄積領域32をさらに含み、n型電荷蓄積領域32はゲート25の下方に位置する。本願のIGBTデバイスはn型コレクタ領域30をさらに含み、n型コレクタ領域30はn型半導体層21の下方に位置し、且つp型コレクタ領域20と交互に間隔をおいて設けられる。好ましくは、本願のIGBTデバイスはn型フィールドストップ領域31をさらに含んでもよく、n型フィールドストップ領域31はp型コレクタ領域20とn型半導体層21の間に介在する。n型電荷蓄積領域32、n型フィールドストップ領域31及びn型コレクタ領域30はいずれも公知の技術であり、本願の実施例では詳細に説明しない。