(19)【発行国】日本国特許庁(JP)
(12)【公報種別】特許公報(B2)
(11)【特許番号】
(24)【登録日】2024-08-02
(45)【発行日】2024-08-13
(54)【発明の名称】表示装置
(51)【国際特許分類】
G09F 9/30 20060101AFI20240805BHJP
G09G 3/20 20060101ALI20240805BHJP
G09G 3/36 20060101ALI20240805BHJP
G09G 3/3225 20160101ALI20240805BHJP
H10K 59/12 20230101ALI20240805BHJP
H01L 29/786 20060101ALI20240805BHJP
【FI】
G09F9/30 338
G09G3/20 670A
G09G3/20 670M
G09G3/20 611C
G09G3/20 621J
G09G3/36
G09G3/3225
H10K59/12
H01L29/78 618B
H01L29/78 623
H01L29/78 618E
(21)【出願番号】P 2023085492
(22)【出願日】2023-05-24
(62)【分割の表示】P 2021170837の分割
【原出願日】2009-10-01
【審査請求日】2023-06-07
(31)【優先権主張番号】P 2008259060
(32)【優先日】2008-10-03
(33)【優先権主張国・地域又は機関】JP
(73)【特許権者】
【識別番号】000153878
【氏名又は名称】株式会社半導体エネルギー研究所
(72)【発明者】
【氏名】山崎 舜平
(72)【発明者】
【氏名】秋元 健吾
(72)【発明者】
【氏名】小森 茂樹
(72)【発明者】
【氏名】魚地 秀貴
(72)【発明者】
【氏名】二村 智哉
(72)【発明者】
【氏名】笠原 崇廣
【審査官】川俣 郁子
(56)【参考文献】
【文献】韓国公開特許第10-2006-0133241(KR,A)
【文献】特開2006-186319(JP,A)
【文献】米国特許出願公開第2007/0069209(US,A1)
【文献】特開2007-096055(JP,A)
【文献】特開2008-020772(JP,A)
【文献】特開2008-042088(JP,A)
【文献】特開2001-345452(JP,A)
【文献】特開2002-026333(JP,A)
(58)【調査した分野】(Int.Cl.,DB名)
G02F1/1343-1/1345
1/135-1/1368
G09F9/30-9/46
G09G3/00-3/08
3/12-3/26
3/30-3/38
H01L21/336
29/786
H05B33/00-33/28
44/00
45/60
H10K50/00-99/00
(57)【特許請求の範囲】
【請求項1】
画素部と、
前記画素部と常に導通している保護回路と、を有し、
前記保護回路は、チャネル形成領域に第1の半導体膜を有する第1のトランジスタと、チャネル形成領域に第2の半導体膜を有する第2のトランジスタと、を有する表示装置であって、
前記第1のトランジスタのソース電極またはドレイン電極の一方として機能する領域と、前記第2のトランジスタのソース電極またはドレイン電極の一方として機能する領域と、を有する第1の導電層と、
前記第1のトランジスタのゲート電極として機能する領域と、第1の配線として機能する領域と、を有する第2の導電層と、
前記第1のトランジスタのソース電極またはドレイン電極の他方として機能する領域と、前記第2のトランジスタのソース電極またはドレイン電極の他方として機能する領域と、第2の配線として機能する領域と、を有する第3の導電層と、
前記第2のトランジスタのゲート電極として機能する領域を有する第4の導電層と、
前記第2の導電層の上面と接する領域と、前記第4の導電層の上面と接する領域と、を有する第1の絶縁層と、を有し、
前記第2の導電層は、前記第1の半導体膜と重なる第1の領域を有し、
前記第4の導電層は、前記第2の半導体膜と重なる第2の領域を有し、
前記第1の導電層は、前記第1の絶縁層の第1のコンタクトホールを介して、前記第2の導電層の上面と接する領域を有し、
前記第3の導電層は、前記第1の絶縁層の第2のコンタクトホールを介して、前記第4の導電層の上面と接する領域を有し、
平面視において、前記第1の配線として機能する領域は、第1の方向に延伸する領域を有し、
平面視において、前記第2の配線として機能する領域は、前記第1の方向と交差する第2の方向に延伸する領域を有し、
前記第
3の導電層は、前記第2の導電層と交差する部分を有し、
平面視における前記第2の方向において、前記第1の領域は、前記第1の配線として機能する領域と、前記第2の領域との間に位置する部分を有し、
平面視における前記第2の方向において、前記第2の領域は、前記第1の領域と、前記第2のコンタクトホールとの間に位置する部分を有し、
前記第1の半導体膜は、第1の酸化物半導体膜と、前記第1の酸化物半導体膜と重なる第2の酸化物半導体膜と、を有し、
前記第1の酸化物半導体膜は、Inと、Gaと、Znと、を有し、
前記第2の酸化物半導体膜は、Inと、Gaと、Znと、を有し、
前記第1の酸化物半導体膜は、前記第2の酸化物半導体膜とは異なる組成を有し、
前記第1の酸化物半導体膜の膜厚は、前記第2の酸化物半導体膜の膜厚より大きい表示装置。
【請求項2】
画素部と、
前記画素部と常に導通している保護回路と、を有し、
前記保護回路は、チャネル形成領域に第1の半導体膜を有する第1のトランジスタと、チャネル形成領域に第2の半導体膜を有する第2のトランジスタと、を有する表示装置であって、
前記第1のトランジスタのソース電極またはドレイン電極の一方として機能する領域と、前記第2のトランジスタのソース電極またはドレイン電極の一方として機能する領域と、を有する第1の導電層と、
前記第1のトランジスタのゲート電極として機能する領域と、第1の配線として機能する領域と、を有する第2の導電層と、
前記第1のトランジスタのソース電極またはドレイン電極の他方として機能する領域と、前記第2のトランジスタのソース電極またはドレイン電極の他方として機能する領域と、第2の配線として機能する領域と、を有する第3の導電層と、
前記第2のトランジスタのゲート電極として機能する領域を有する第4の導電層と、
前記第2の導電層の上面と接する領域と、前記第4の導電層の上面と接する領域と、を有する第1の絶縁層と、を有し、
前記第2の導電層は、前記第1の半導体膜と重なる第1の領域を有し、
前記第4の導電層は、前記第2の半導体膜と重なる第2の領域を有し、
前記第1の導電層は、前記第1の絶縁層の第1のコンタクトホールを介して、前記第2の導電層の上面と接する領域を有し、
前記第3の導電層は、前記第1の絶縁層の第2のコンタクトホールを介して、前記第4の導電層の上面と接する領域を有し、
平面視において、前記第1の配線として機能する領域は、第1の方向に延伸する領域を有し、
平面視において、前記第2の配線として機能する領域は、前記第1の方向と交差する第2の方向に延伸する領域を有し、
前記第
3の導電層は、前記第2の導電層と交差する部分を有し、且つ前記第2の導電層と交差する部分において、前記第
3の導電層の下面は前記第1の絶縁層の上面と接し、
平面視における前記第2の方向において、前記第1の領域は、前記第1の配線として機能する領域と、前記第2の領域との間に位置する部分を有し、
平面視における前記第2の方向において、前記第2の領域は、前記第1の領域と、前記第2のコンタクトホールとの間に位置する部分を有し、
前記第1の半導体膜は、第1の酸化物半導体膜と、前記第1の酸化物半導体膜と重なる第2の酸化物半導体膜と、を有し、
前記第1の酸化物半導体膜は、Inと、Gaと、Znと、を有し、
前記第2の酸化物半導体膜は、Inと、Gaと、Znと、を有し、
前記第1の酸化物半導体膜は、前記第2の酸化物半導体膜とは異なる組成を有し、
前記第1の酸化物半導体膜の膜厚は、前記第2の酸化物半導体膜の膜厚より大きい表示装置。
【発明の詳細な説明】
【技術分野】
【0001】
本発明は、酸化物半導体を用いる表示装置に関する。
【背景技術】
【0002】
液晶表示装置に代表されるように、ガラス基板等の平板に形成される薄膜トランジスタは
、アモルファスシリコン、多結晶シリコンによって作製されている。アモルファスシリコ
ンを用いた薄膜トランジスタは、電界効果移動度が低いもののガラス基板の大面積化に対
応することができ、一方、多結晶シリコンを用いた薄膜トランジスタは電界効果移動度は
高いものの、レーザアニール等の結晶化工程が必要であり、ガラス基板の大面積化には必
ずしも適応しないといった特性を有している。
【0003】
これに対し、酸化物半導体を用いて薄膜トランジスタを作製し、電子デバイスや光デバイ
スに応用する技術が注目されている。例えば、酸化物半導体膜として酸化亜鉛(ZnO)
や、インジウム、ガリウム、及び亜鉛を含む酸化物半導体を用いて薄膜トランジスタを作
製し、画像表示装置のスイッチング素子などに用いる技術が特許文献1及び特許文献2で
開示されている。
【先行技術文献】
【特許文献】
【0004】
【文献】特開2007-123861号公報
【文献】特開2007-96055号公報
【発明の概要】
【発明が解決しようとする課題】
【0005】
酸化物半導体をチャネル形成領域とする薄膜トランジスタは、アモルファスシリコンを用
いた薄膜トランジスタよりも動作速度が速く、多結晶シリコンを用いた薄膜トランジスタ
よりも製造工程が簡単であるといった特性を有している。すなわち、酸化物半導体を用い
ることによって、プロセス温度が室温から300℃以下の低温であっても、電界効果移動
度が高い薄膜トランジスタを作製することが可能である。
【0006】
動作特性に優れ低温で製造可能な酸化物半導体を用いた表示装置の特性を活かし、信頼性
を保証するには、適切な構成を備えた保護回路等が必要となる。また、表示装置の小型化
を図る上で、保護回路の占有面積を小さくすることが必要になってくる。
【0007】
本発明の一態様は、保護回路として適した構造を提供することを目的の一とする。
【0008】
本発明の一態様は、酸化物半導体の他、絶縁膜及び導電膜を積層して作製される各種用途
の表示装置において、保護回路の機能を高め動作の安定化と保護回路の占有面積の小型化
を図ることを目的の一とする。
【課題を解決するための手段】
【0009】
本発明の一態様は、酸化物半導体を用いて構成される非線形素子で保護回路が形成された
表示装置である。この非線形素子は酸素含有量がことなる酸化物半導体を組み合わせて構
成されている。また、この非線形素子が有する第1配線層及び第2配線層の少なくとも一
方が、ゲート電極もしくはゲート電極と同じ工程で形成された導電膜に直接接続している
。
【0010】
本発明の例示的な一態様は、絶縁表面を有する基板上に走査線と信号線が交差して設けら
れ、画素電極がマトリクス状に配列する画素部と、該画素部の外側領域に酸化物半導体で
形成された非線形素子を有する表示装置である。画素部は、第1酸化物半導体層にチャネ
ル形成領域が形成される薄膜トランジスタを有する。画素部の薄膜トランジスタは、走査
線と接続するゲート電極と、信号線と接続し第1酸化物半導体層に接する第1配線層と、
画素電極と接続し第1酸化物半導体層に接する第2配線層とを有する。基板の周辺部に配
設される信号入力端子と画素部の間には非線形素子が設けられている。非線形素子は、ゲ
ート電極及び該ゲート電極を被覆するゲート絶縁層と、前記ゲート絶縁層上において前記
ゲート電極と重畳する第1酸化物半導体層と、前記第1酸化物半導体層上において前記ゲ
ート電極と端部が重畳し、導電層と第2酸化物半導体層が積層された第1配線層及び第2
配線層を有している。また、非線形素子のゲート電極は走査線又は信号線と接続され、非
線形素子の第1配線層又は第2配線層はゲート電極の電位が印加されるようにゲート電極
層と直接接続されている。
【0011】
本発明の例示的な一態様は、絶縁表面を有する基板上に走査線と信号線が交差して設けら
れ、画素電極がマトリクス状に配列する画素部と、該画素部の外側領域に保護回路を有す
る表示装置である。画素部は、第1酸化物半導体層にチャネル形成領域が形成される薄膜
トランジスタを有している。画素部の薄膜トランジスタは、走査線と接続するゲート電極
と、信号線と接続し第1酸化物半導体層に接する第1配線層と、画素電極と接続し第1酸
化物半導体層に接する第2配線層とを有している。画素部の外側領域には、走査線と共通
配線を接続する保護回路と、信号線と共通配線を接続する保護回路とが設けられている。
保護回路は、ゲート電極及び該ゲート電極を被覆するゲート絶縁層と、前記ゲート絶縁層
上において前記ゲート電極と重畳する第1酸化物半導体層と、前記第1酸化物半導体層上
において前記ゲート電極と端部が重畳し、導電層と第2酸化物半導体層が積層された第1
配線層及び第2配線層を有する非線形素子を有している。また、保護回路が有している非
線形素子のゲート電極と、第1配線層又は第2配線層が直接接続されている。
【0012】
なお、第1、第2として付される序数詞は便宜上用いるものであり、工程順又は積層順を
示すものではない。また、本明細書において発明を特定するための事項として固有の名称
を示すものではない。
【発明の効果】
【0013】
本発明の一態様によれば、酸化物半導体を用いた非線形素子で保護回路を構成することに
より、保護回路として適した構造を有する表示装置を得ることができる。非線形素子の第
1酸化物半導体層と配線層との接続構造において、第1酸化物半導体層よりも電気伝導率
が高い第2酸化物半導体層と接合する領域を設けることで、安定動作をさせることが可能
となる。それにより保護回路の機能を高め動作の安定化を図ることができる。
【0014】
また、第1配線層又は第2配線層に達するコンタクトホールと、ゲート電極もしくはゲー
ト電極と同じ層で形成した配線に達するコンタクトホールを設け、別の配線層で第1配線
層又は第2配線層と、ゲート電極又はゲート電極と同じ層で形成した配線を接続する方法
がある。しかし、この方法を用いると一つの接続で界面およびコンタクトホールが各二つ
形成される。
【0015】
本発明の一態様の保護回路を構成する非線形素子は、第1配線層又は第2配線層の導電層
がゲート電極もしくはゲート電極と同じ層で形成した配線に直接接続するため、一つの接
続で形成される界面およびコンタクトホールは各一つに過ぎない。接続に伴い形成される
界面が一つであるため、別の配線層を介して接続する方法に比べて接触抵抗を抑制するこ
とができる。その結果、非線形素子を用いた保護回路が安定動作する。また、接続に必要
なコンタクトホールがひとつであるため、別の配線層を介して接続する方法に比べて接続
部分が占有する面積を抑制することでき、その結果、保護回路の占有面積を小さくして、
表示装置の小型化を図ることができる。
【図面の簡単な説明】
【0016】
【
図1】表示装置を構成する、信号入力端子、走査線、信号線、非線形素子を含む保護回路及び画素部の位置関係を説明する図。
【
図13】信号線駆動回路の動作を説明するタイミングチャート。
【
図14】信号線駆動回路の動作を説明するタイミングチャート。
【
図16】
図14に示すフリップフロップの接続構成を説明する図。
【
図17】実施の形態の半導体装置を説明する上面図及び断面図。
【
図18】実施の形態の半導体装置を説明する断面図。
【
図19】実施の形態の半導体装置の画素等価回路を説明する図。
【
図21】実施の形態の半導体装置を説明する上面図及び断面図。
【
図22】電子ペーパーの使用形態の例を説明する図。
【
図24】テレビジョン装置およびデジタルフォトフレームの例を示す外観図。
【発明を実施するための形態】
【0017】
本発明の実施の形態について、図面を用いて以下に説明する。但し、本発明は以下の説明
に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細をさま
ざまに変更し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す
実施の形態の記載内容に限定して解釈されるものではない。以下に説明する本発明の構成
において、同じものを指す符号は異なる図面間で共通して用いる。
【0018】
(実施の形態1)
本実施の形態では、画素部とその周辺に非線形素子を含む保護回路が形成された表示装置
の一態様を、図面を参照して説明する。
【0019】
図1は表示装置を構成する、信号入力端子、走査線、信号線、非線形素子を含む保護回路
及び画素部の位置関係を説明する図である。絶縁表面を有する基板10上に走査線13と
信号線14が交差して画素部17が構成されている。
【0020】
画素部17は複数の画素18がマトリクス状に配列して構成されている。画素18は走査
線13と信号線14に接続する画素トランジスタ19、保持容量部20、画素電極21を
含んで構成されている。
【0021】
ここで例示する画素構成において、保持容量部20は一方の電極が画素トランジスタ19
と接続し、他方の電極が容量線22と接続する場合を示している。また、画素電極21は
表示素子(液晶素子、発光素子、コントラスト媒体(電子インク)など)を駆動する一方
の電極を構成する。これらの表示素子の他方の電極は共通端子23に接続される。
【0022】
保護回路は画素部17と、走査線入力端子11及び信号線入力端子12との間に配設され
ている。本実施の形態では複数の保護回路を配設して、走査線13、信号線14及び容量
バス線27に静電気等によりサージ電圧が印加され、画素トランジスタ19などが破壊さ
れないように構成されている。そのため、保護回路にはサージ電圧が印加されたときに、
共通配線29又は共通配線28に電荷を逃がすように構成されている。
【0023】
本実施の形態では、保護回路24、保護回路25、保護回路26を表示装置内に配設する
例を示している。尤も、保護回路の構成はこれに限定されない。
【0024】
図2は保護回路の一例を示す。この保護回路は、走査線13と共通配線29の間に並列に
配置された非線形素子30及び非線形素子31によって構成されている。非線形素子30
及び非線形素子31は、ダイオードのような二端子素子又はトランジスタのような三端子
素子で構成される。例えば、画素部の画素トランジスタと同じ工程で形成することも可能
であり、例えばゲート端子とドレイン端子を接続することによりダイオードと同様の特性
を持たせることができる。
【0025】
非線形素子30の第1端子(ゲート)と第3端子(ドレイン)は走査線13に接続され、
第2端子(ソース)は共通配線29に接続されている。また、非線形素子31の第1端子
(ゲート)と第3端子(ドレイン)は共通配線29に接続され、第2端子(ソース)は走
査線13に接続されている。すなわち、
図2で示す保護回路は、二つのトランジスタのそ
れぞれが、整流方向を互いに逆向きにして、走査線13と共通配線29を接続する構成で
ある。言い換えると、走査線13と共通配線29の間に、整流方向が走査線13から共通
配線29に向かうトランジスタと整流方向が共通配線29から走査線13に向かうトラン
ジスタを接続する構成である。
【0026】
図2で示す保護回路は、共通配線29に対し、走査線13が静電気等により正又は負に帯
電した場合、その電荷を打ち消す方向に電流が流れる。例えば、走査線13が正に帯電し
た場合は、その正電荷を共通配線29に逃がす方向に電流が流れる。この動作により、帯
電した走査線13に接続している画素トランジスタ19の静電破壊又はしきい値電圧のシ
フトを防止することができる。また、帯電している走査線13と絶縁層を介して交差する
他の配線との間で、絶縁膜の絶縁破壊を防止することができる。
【0027】
なお、
図2は走査線13に第1端子(ゲート)を接続した非線形素子30と、共通配線2
9に第1端子(ゲート)を接続した非線形素子31、すなわち整流方向が逆向きの二個一
組の非線形素子を用い、それぞれの第2端子(ソース)と第3端子(ドレイン)で共通配
線29と走査線13を並列に接続している。すなわち、非線形素子30と非線形素子31
は並列である。
【0028】
他の構成として、さらに並列して接続する非線形素子を付加して、保護回路の動作安定性
を高めても良い。例えば、
図3は走査線13と共通配線29との間に設けられた、非線形
素子30aと非線形素子30b及び非線形素子31aと非線形素子31bにより構成され
る保護回路を示す。この保護回路は、共通配線29に第1端子(ゲート)を接続した二つ
の非線形素子(30b、31b)と、走査線13に第1端子(ゲート)を接続した二つの
非線形素子(30a、31a)の計四つの非線形素子を用いている。すなわち、整流方向
が互いに逆向きになるよう2つの非線形素子を接続した一組を、共通配線29と走査線1
3の間に二組接続している。言い換えると、走査線13と共通配線29の間に、整流方向
が走査線13から共通配線29に向かう2つのトランジスタと、整流方向が共通配線29
から走査線13に向かう2つのトランジスタを接続する構成である。このように、共通配
線29と走査線13を四つの非線形素子で接続することで、走査線13にサージ電圧が印
加された場合のみならず、共通配線29が静電気等により帯電した場合であっても、その
電荷がそのまま走査線13に流れ込んでしまうのを防止することができる。なお、
図9に
、4つの非線形素子を基板上に配置する場合の一態様を等価回路図と共に示す。
図9(B
)に例示する等価回路図は
図3と等価であり、
図9(B)に記載されたそれぞれの非線形
素子は
図3に記載された非線形素子に対応する。具体的には、非線形素子740aは非線
形素子30bに対応し、非線形素子740bは非線形素子31bに対応し、非線形素子7
40cは非線形素子30aに対応し、非線形素子740dは非線形素子31aに対応する
。また、
図9の走査線651は走査線13に対応し、共通配線650は共通配線29に対
応する。従って、
図9(A)に例示する4つの非線形素子を基板上に配置して形成した保
護回路の一態様は、
図3に例示する保護回路の一態様でもある。
【0029】
また、奇数個の非線形素子を使った保護回路の例として、非線形素子の基板への配置例を
図8(A)に、等価回路図を
図8(B)に示す。この回路では非線形素子730cに対し
、非線形素子730b、非線形素子730aがスイッチング素子として接続している。こ
のように非線形素子を直列に接続することで、保護回路を構成する非線形素子に加わる瞬
間的な負荷を分散できる。
【0030】
図2は走査線13側に設ける保護回路の例を示すが、同様な構成の保護回路は信号線14
側においても適用することができる。
【0031】
図4(A)は保護回路の一例を示す平面図であり、(B)はその等価回路図を示す。また
、
図4(A)中に示されるQ1-Q2切断線に対応した断面図を
図5に示す。以下の説明
では
図4及び
図5を参照して保護回路の一構成例を説明する。
【0032】
非線形素子170a及び非線形素子170bは、走査線13と同じ層で形成されるゲート
電極111及びゲート電極16を有している。ゲート電極111及びゲート電極16上に
はゲート絶縁膜102が形成されている。ゲート絶縁膜102上には第1酸化物半導体層
113が形成され、第1酸化物半導体層113を介してゲート電極111上で相対するよ
うに第1配線層117a及び第2配線層117bが設けられている。なお、非線形素子1
70a及び非線形素子170bは主要部において同じ構成を有している。
【0033】
本発明の一態様ではゲート絶縁膜102に設けたコンタクトホール128を介して、ゲー
ト電極111と同じ層で形成される走査線13と、非線形素子170aの第三端子(ドレ
イン)とを直接接続することで、接続に伴う界面の形成を一つに抑制できるだけでなく、
接続に伴うコンタクトホールの形成を一つに抑制できる。
【0034】
第1酸化物半導体層113は、相対する第1配線層117a及び第2配線層117bの下
にゲート絶縁膜を介してゲート電極111を被覆するように設けられている。すなわち第
1酸化物半導体層113は、ゲート電極111と重畳し、ゲート絶縁膜102の上面部と
第2酸化物半導体層114aおよび114bの下面部と接するように設けられている。こ
こで、第1配線層117aは、第1酸化物半導体層113側から第2酸化物半導体層11
4aと導電層115aが積層された構成を有している。同様に、第2配線層117bは第
1酸化物半導体層113側から第2酸化物半導体層114bと導電層115bが積層され
た構成を有している。
【0035】
第2酸化物半導体層(114a及び114b)は第1酸化物半導体層113と導電層(1
15a及び115b)に接してその間に設けられ、第1酸化物半導体層113と第1酸化
物半導体層113よりも電気伝導率が高い第2酸化物半導体層(114aおよび114b
)が接する、物性の異なる酸化物半導体層同士の接合が形成される。このような接合構造
を非線形素子170a及び非線形素子170bに設けることにより、安定動作をさせるこ
とが可能となる。すなわち、熱的安定性が増し、安定動作をさせることが可能となる。そ
れにより保護回路の機能を高め動作の安定化を図ることができる。また、接合リークが低
減し、非線形素子170a及び非線形素子170bの特性を向上させることができる。
【0036】
本明細書中で第1酸化物半導体層に用いる酸化物半導体は、InMO3(ZnO)m(m
>0)で表記される薄膜を形成し、その薄膜を半導体層として用いた非線形素子および薄
膜トランジスタを作製する。なお、Mは、Ga、Fe、Ni、Mn及びCoから選ばれた
一の金属元素又は複数の金属元素を示す。例えばMとして、Gaの場合があることの他、
GaとNi又はGaとFeなど、Ga以外の上記金属元素が含まれる場合がある。また、
上記酸化物半導体において、Mとして含まれる金属元素の他に、不純物元素としてFe、
Niその他の遷移金属元素、又は該遷移金属の酸化物が含まれているものがある。本明細
書においてはこの薄膜をIn-Ga-Zn-O系非単結晶膜とも呼ぶ。
【0037】
誘導結合プラズマ質量分析法(ICP-MS : Inductively Coupl
ed Plasma Mass Spectrometry)により代表的な測定例を表
1に示す。酸化インジウム(In2O3)と酸化ガリウム(Ga2O3)と酸化亜鉛(Z
nO)の組成比を1:1:1(=In2O3:Ga2O3:ZnO)としたターゲット(
In:Ga:Zn=1:1:0.5)を用い、スパッタ法でのアルゴンガス流量を40s
ccmとした条件1で得られる酸化物半導体膜は、InGa0.95Zn0.41O3.
33である。また、スパッタ法でのアルゴンガス流量を10sccm、酸素を5sccm
とした条件2で得られる酸化物半導体膜は、InGa0.94Zn0.40O3.31で
ある。
【0038】
【0039】
また、測定方法をラザフォード後方散乱分析法(RBS : Rutherford B
ackscattering Spectrometry)に変えて定量化した結果を表
2に示す。
【0040】
【0041】
条件1の試料をRBS分析で測定した結果、酸化物半導体膜は、InGa0.93Zn0
.44O3.49である。また、条件2の試料をRBS分析で測定した結果、酸化物半導
体膜は、InGa0.92Zn0.45O3.86である。
【0042】
In-Ga-Zn-O系非単結晶膜の結晶構造は、アモルファス構造がX線回折(XRD
:X-ray diffraction)の分析では観察される。なお、スパッタ法で成
膜した後、200℃~500℃、代表的には300~400℃で10分~100分行って
いる。また、薄膜トランジスタの電気特性もゲート電圧±20Vにおいて、オン・オフ比
が109以上、移動度が10cm2/V・S以上のものを作製することができる。
【0043】
第2酸化物半導体層(114aおよび114b)は、第1酸化物半導体層113よりも高
い電気伝導率を有している。それゆえ、本実施の形態の非線形素子170a及び非線形素
子170bにおいて第2酸化物半導体層(114aおよび114b)は、トランジスタの
ソース領域及びドレイン領域と同様の機能を発現する。ソース領域及びドレイン領域とな
る第2の酸化物半導体層(114aおよび114b)は、n型の導電型を有し、活性化エ
ネルギー(ΔE)が0.01eV以上0.1eV以下であり、n+領域とも呼べる。また
、第2酸化物半導体層がIn、Ga、Zn、及びOを含む非単結晶酸化物半導体層である
場合、非単結晶構造の中にナノクリスタルが含まれている場合がある。
【0044】
第1酸化物半導体層113上には層間絶縁膜107が設けられている。層間絶縁膜107
は、酸化シリコン又は酸化アルミニウムなどの酸化物で形成される。また、酸化シリコン
又は酸化アルミニウム上に窒化シリコン、窒化アルミニウム、酸化窒化シリコン又は酸化
窒化アルミニウムを積層することで、保護膜としてより機能を高めることができる。
【0045】
いずれにしても、第1酸化物半導体層113と接する層間絶縁膜107を酸化物とするこ
とで、第1酸化物半導体層113から酸素が引き抜かれ、酸素欠乏型に変質してしまうこ
とを防ぐことができる。また、第1酸化物半導体層113が窒化物による絶縁層と直接的
に接しない構成とすることで、窒化物中の水素が拡散して第1酸化物半導体層113に水
酸基などに起因する欠陥を生成するのを防ぐことができる。
【0046】
このように、本実施の形態によれば、酸化物半導体により構成される保護回路を有する表
示装置を得ることができる。第1酸化物半導体層よりも電気伝導率が高い第2酸化物半導
体層を介して、導電層と第1酸化物半導体層が接合する領域を設けることで、安定動作を
させることが可能となる。それにより保護回路の機能を高め動作の安定化を図ることがで
きる。また、ゲート絶縁膜102に設けたコンタクトホール128を介して、ゲート電極
111と同じ層で形成される走査線13と、非線形素子170aの第三端子(ドレイン)
とを直接接続することで、接続に伴う界面の形成を一つに抑制できるだけでなく、接続の
ためのコンタクトホールの形成を一つに抑制できる。その結果、保護回路の機能を高め動
作の安定化を図ることができるだけでなく、保護回路の占有面積を小さくして、表示装置
の小型化を図ることができる。特に、保護回路を構成する非線形素子が3つ、4つに増え
るほど、界面とコンタクトホールの数を抑制する効果が大きくなる。
【0047】
なお、
図4及び
図5では走査線13に設けられる保護回路の一例を示すが、同様の保護回
路を信号線、容量バス線などに適用することができる。
【0048】
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
【0049】
(実施の形態2)
本実施の形態では、実施の形態1において
図4(A)に示した保護回路の作製工程の一様
態を
図6乃至
図7を参照して説明する。
図6乃至
図7は
図4(A)中のQ1-Q2切断線
に対応した断面図を表している。
【0050】
図6(A)において、透光性を有する基板100には市販されているバリウムホウケイ酸
ガラス、アルミノホウケイ酸ガラス及びアルミノシリケートガラスなどのガラス基板を用
いることができる。例えば、成分比としてホウ酸(B
2O
3)よりも酸化バリウム(Ba
O)を多く含み、歪み点が730℃以上のガラス基板を用いると好ましい。酸化物半導体
層を700℃程度の高温で熱処理する場合でも、ガラス基板が歪まないで済むからである
。
【0051】
次に、ゲート電極111および走査線13を含むゲート配線、容量配線および端子部の端
子となる導電膜を基板100全面に成膜する。導電膜は、アルミニウム(Al)や銅(C
u)などの低抵抗導電性材料で形成することが望ましいが、Al単体では耐熱性が劣り、
また腐蝕しやすい等の問題点があるので耐熱性導電性材料と組み合わせて形成する。耐熱
性導電性材料としては、チタン(Ti)、タンタル(Ta)、タングステン(W)、モリ
ブデン(Mo)、クロム(Cr)、Nd(ネオジム)、Sc(スカンジウム)から選ばれ
た元素、または上述した元素を成分とする合金か、上述した元素を組み合わせた合金膜、
または上述した元素を成分とする窒化物で形成する。
【0052】
ゲート電極111を含む配線層となる導電膜は厚さ50nm以上300nm以下で形成す
る。ゲート電極111を含む配線層となる導電膜の厚さを300nm以下とすることで、
後に形成される半導体膜や配線の段切れ防止が可能である。また、ゲート電極111を含
む配線層となる導電膜の厚さを150nm以上とすることで、ゲート電極の抵抗を低減す
ることが可能であり、大面積化が可能である。
【0053】
なお、ここでは基板100全面に導電膜としてアルミニウムを主成分とする膜とチタン膜
をスパッタリング法により積層して成膜する。
【0054】
次いで、本実施の形態における第1のフォトマスクを用いて形成したレジストマスクを使
い、基板上に形成された導電膜の不要な部分をエッチングして除去して配線及び電極(ゲ
ート電極111を含むゲート配線、容量配線、及び端子)を形成する。このとき少なくと
もゲート電極111の端部にテーパー形状が形成されるようにエッチングする。この段階
での断面図を
図6(A)に示す。
【0055】
次にゲート絶縁膜102を形成する。ゲート絶縁膜102として利用できる絶縁膜として
は、酸化珪素膜、窒化珪素膜、酸化窒化珪素膜、窒化酸化珪素膜、酸化アルミニウム膜、
酸化マグネシウム膜、窒化アルミニウム膜、酸化イットリウム膜、酸化ハフニウム膜、酸
化タンタル膜をその例に挙げることができる。
【0056】
ここでは、酸化窒化珪素膜とは、その組成として、窒素よりも酸素の含有量が多いもので
あって、濃度範囲として酸素が55~65原子%、窒素が1~20原子%、Siが25~
35原子%、水素が0.1~10原子%の範囲で含まれるものをいう。また、窒化酸化珪
素膜とは、その組成として、酸素よりも窒素の含有量が多いものであって、濃度範囲とし
て酸素が15~30原子%、窒素が20~35原子%、Siが25~35原子%、水素が
15~25原子%の範囲で含まれるものをいう。
【0057】
ゲート絶縁膜は単層であっても、絶縁膜を2層または3層積層して形成してもよい。例え
ば、基板に接するゲート絶縁膜を窒化珪素膜、または窒化酸化珪素膜を用いて形成するこ
とで、基板とゲート絶縁膜の密着力が高まり、基板としてガラス基板を用いた場合、基板
からの不純物が酸化物半導体層に拡散するのを防止することが可能であり、さらにゲート
電極111を含む配線層の酸化を防止できる。即ち、膜剥れを防止することができると共
に、後に形成される薄膜トランジスタの電気特性を向上させることができる。
【0058】
また、ゲート絶縁膜102の厚さは50~250nmとする。ゲート絶縁膜の厚さが50
nm以上であると、ゲート電極111を含む配線層の凹凸を被覆できるため好ましい。こ
こでは、ゲート絶縁膜102としてプラズマCVD法またはスパッタリング法により10
0nmの厚みの酸化珪素膜を成膜する。
【0059】
次に、本実施の形態における第2のフォトマスクを用いて形成したレジストマスクにより
、ゲート絶縁膜102をエッチングして、走査線13に達するコンタクトホール128を
形成する。
【0060】
次に、第1酸化物半導体膜を形成する前のゲート絶縁膜102にプラズマ処理を行う。こ
こでは酸素ガスとアルゴンガスを導入してプラズマを発生させる逆スパッタを行い、露出
しているゲート絶縁層に酸素ラジカル又は酸素を照射する。こうして、表面に付着してい
るゴミを除去する。
【0061】
なお、ゲート絶縁膜102のプラズマ処理、第1酸化物半導体膜、及び第2酸化物半導体
膜は、スパッタ法で、チャンバーに導入するガスまたは設置するターゲットを適宣切り替
えることにより大気に触れることなく連続成膜することができる。大気に触れることなく
連続成膜すると、不純物の混入を防止することができる。大気に触れることなく連続成膜
する場合、マルチチャンバー方式の製造装置を用いることが好ましい。
【0062】
特に、第1酸化物半導体膜に接するゲート絶縁膜102のプラズマ処理と第1酸化物半導
体膜の成膜は大気に触れることなく連続で実施するのが望ましい。連続成膜することで、
水蒸気などの大気成分や大気中に浮遊する不純物元素やゴミによる汚染がない積層界面を
形成できるので、非線形素子および薄膜トランジスタの特性のばらつきを低減できる。
【0063】
なお、本明細書中で連続成膜とは、スパッタ法で行う第1の処理工程からスパッタ法で行
う第2の処理工程までの一連のプロセス中、被処理基板の置かれている雰囲気が大気等の
汚染雰囲気に触れることなく、常に真空中または不活性ガス雰囲気(窒素雰囲気または希
ガス雰囲気)で制御されていることを言う。連続成膜を行うことにより、清浄化された被
処理基板に水分等が付着しないように保ちながら成膜を行うことができる。また、逆スパ
ッタ処理のようなプラズマ処理も連続成膜に含むものとする。
【0064】
次いで、プラズマ処理されたゲート絶縁膜102を大気に曝すことなく第1酸化物半導体
膜を成膜する。プラズマ処理されたゲート絶縁膜102を大気に曝すことなく第1酸化物
半導体膜を成膜することにより、ゲート絶縁膜102と第1酸化物半導体膜の界面にゴミ
や水分が付着する不具合を防ぐことができる。なお、第1酸化物半導体膜の成膜は、先に
逆スパッタを行ったチャンバーと同一チャンバーを用いてもよいし、大気に曝すことなく
成膜できるのであれば、先に逆スパッタを行ったチャンバーと異なるチャンバーで成膜し
てもよい。
【0065】
ここでは、直径8インチのIn、Ga、及びZnを含む酸化物半導体ターゲット(組成比
として、In2O3:Ga2O3:ZnO=1:1:1)を用いて、基板とターゲットの
間との距離を170mm、圧力0.4Pa、直流(DC)電源0.5kW、アルゴン又は
酸素雰囲気下で成膜する。なお、パルス直流(DC)電源を用いると、ごみが軽減でき、
膜厚分布も均一となるために好ましい。第1酸化物半導体膜の膜厚は、5nm~200n
mとする。本実施の形態では第1酸化物半導体膜の膜厚は、100nmとする。
【0066】
第1酸化物半導体膜は、第2酸化物半導体膜の成膜条件と異ならせることで、第2酸化物
半導体膜とは異なる組成を有する。一例として、第2酸化物半導体膜中の酸素濃度より多
くの酸素を第1酸化物半導体膜中に含ませる。例えば、第2酸化物半導体膜の成膜条件に
おける酸素ガス流量とアルゴンガス流量の比よりも第1酸化物半導体膜の成膜条件におけ
る酸素ガス流量の占める比率が多い条件とする。具体的には、第2酸化物半導体膜の成膜
条件は、希ガス(アルゴン、又はヘリウムなど)雰囲気下(または酸素ガス10%以下、
アルゴンガス90%以上)とし、第1酸化物半導体膜の成膜条件は、酸素雰囲気下(又は
酸素ガス流量がアルゴンガス流量と等しいかそれ以上)とする。
【0067】
多くの酸素を第1酸化物半導体膜中に含ませることによって、第2酸化物半導体膜よりも
導電率を低くすることができる。また、多くの酸素を第1酸化物半導体膜中に含ませるこ
とによってオフ電流の低減を図ることができるため、オン・オフ比の高い薄膜トランジス
タを得ることができる。
【0068】
次に、第1酸化物半導体膜上に第2酸化物半導体膜をスパッタ法で成膜する。ここでは、
直径8インチのIn、Ga、及びZnを含む酸化物半導体ターゲット(In2O3:Ga
2O3:ZnO=1:1:1)を用いて、基板とターゲットの間との距離を170mm、
圧力0.4Pa、直流(DC)電源0.5kW、成膜温度を室温とし、アルゴンガス流量
40sccmを導入してスパッタ成膜を行う。これにより、第2酸化物半導体膜として、
In、Ga、Zn及び酸素を成分とする半導体膜が形成される。In2O3:Ga2O3
:ZnO=1:1:1としたターゲットを意図的に用いているにも関わらず、成膜直後で
大きさ1nm~10nmの結晶粒を含む酸化物半導体膜がしばしば形成される。なお、タ
ーゲットの成分比、成膜圧力(0.1Pa~2.0Pa)、電力(250W~3000W
:8インチφ)、温度(室温~100℃)、反応性スパッタの成膜条件などを適宜調節す
ることで結晶粒の有無や、結晶粒の密度や、直径サイズを、1nm~10nmの範囲で調
節されうると言える。第2酸化物半導体膜の膜厚は、5nm~20nmとする。勿論、膜
中に結晶粒が含まれる場合、含まれる結晶粒のサイズが膜厚を超える大きさとならない。
本実施の形態では第2酸化物半導体膜の膜厚は、5nmとする。
【0069】
次に、第3のフォトリソグラフィー工程を行い、レジストマスクを形成し、第1酸化物半
導体膜および第2酸化物半導体膜をエッチングする。ここではITO07N(関東化学社
製)を用いたウェットエッチングにより、不要な部分を除去して第1酸化物半導体層11
3および第2酸化物半導体層114を形成する。なお、ここでのエッチングは、ウェット
エッチングに限定されずドライエッチングを用いてもよい。この段階での断面図を
図6(
B)に示す。
【0070】
次に、第2酸化物半導体層114およびゲート絶縁膜102上に金属材料からなる導電膜
105をスパッタ法や真空蒸着法で形成する。導電膜105の材料としては、Al、Cr
、Ta、Ti、Mo、Wから選ばれた元素、または上述した元素を成分とする合金か、上
述した元素を組み合わせた合金膜等が挙げられる。
【0071】
また、200℃~600℃の熱処理を行う場合には、この熱処理に耐える耐熱性を導電膜
に持たせることが好ましい。Al単体では耐熱性が劣り、また腐蝕しやすい等の問題点が
あるので耐熱性導電性材料と組み合わせて形成する。Alと組み合わせる耐熱性導電性材
料としては、チタン(Ti)、タンタル(Ta)、タングステン(W)、モリブデン(M
o)、クロム(Cr)、Nd(ネオジム)、Sc(スカンジウム)から選ばれた元素、ま
たは上述した元素を成分とする合金か、上述した元素を組み合わせた合金膜、または上述
した元素を成分とする窒化物で形成する。
【0072】
ここでは、導電膜105としてTi膜と、そのTi膜上に重ねてNdを含むアルミニウム
(Al-Nd)膜を積層し、さらにその上にTi膜を成膜する3層構造とする。また、導
電膜105は、2層構造としてもよく、アルミニウム膜上にチタン膜を積層してもよい。
また、導電膜105は、シリコンを含むアルミニウム膜の単層構造や、チタン膜の単層構
造としてもよい。この段階での断面図を
図6(C)に示す。
【0073】
なお、ゲート絶縁膜102にはコンタクトホール128が形成されているため、ソース電
極層及びドレイン電極層となる導電膜は成膜の際にコンタクトホール128を介して走査
線13と接続する。
【0074】
次に、第4のフォトリソグラフィー工程を行い、レジストマスク131を形成し、エッチ
ングにより導電膜105の不要な部分を除去して導電層115a及び115bを形成する
(
図7(A)参照)。この際のエッチング方法としてウェットエッチングまたはドライエ
ッチングを用いる。ここでは、SiCl
4とCl
2とBCl
3の混合ガスを反応ガスとし
たドライエッチングによりAl-Nd膜とTi膜を積層した導電膜をエッチングして導電
層115a及び115bを形成する。
【0075】
次に、導電膜105のエッチングと同じレジストマスク131を用いて、第2酸化物半導
体膜をエッチングする。ここではITO07N(関東化学社製)を用いたウェットエッチ
ングにより、不要な部分を除去して第2酸化物半導体層114a、114bを形成する。
なお、ここでのエッチングは、ウェットエッチングに限定されずドライエッチングを用い
てもよい。なお、エッチング条件にもよるが第2酸化物半導体膜のエッチング工程におい
て、第1酸化物半導体層113の露出領域も一部エッチングされる。よって第2酸化物半
導体層114a、114bの間の第1酸化物半導体層113のチャネル領域は
図7(A)
に示すように膜厚の薄い領域となる。
【0076】
次いで、レジストマスク131を除去する。また、露出している第1酸化物半導体層11
3の表面にプラズマ処理を行ってもよい。プラズマ処理を行うことにより、第1酸化物半
導体層113のエッチングによるダメージを回復することができる。プラズマ処理はO
2
、N
2O、好ましくは酸素を含む雰囲気下で行う。酸素を含む雰囲気としてはN
2、He
、Ar等に酸素を添加した雰囲気をその例に挙げることができる。また、上記雰囲気にC
l
2、CF
4を加えた雰囲気下で行ってもよい。なお、プラズマ処理は、無バイアスで行
うことが好ましい。この段階での断面図を
図7(B)に示す。
【0077】
次いで、200℃~600℃、代表的には300℃~500℃の熱処理を行うことが好ま
しい。ここでは炉に入れ、窒素雰囲気下または大気雰囲気下で350℃、1時間の熱処理
を行う。この熱処理によりIn-Ga-Zn-O系非単結晶膜の原子レベルの再配列が行
われる。この熱処理によりキャリアの移動を阻害する歪が解放されるため、ここでの熱処
理(光アニールも含む)は重要である。なお、熱処理を行うタイミングは、酸化物半導体
膜の成膜後であれば特に限定されず、例えば画素電極形成後に行ってもよい。以上の工程
で第1酸化物半導体層113をチャネル形成領域とする非線形素子170aが作製できる
。
【0078】
次いで、非線形素子170aを覆う層間絶縁膜107を形成する。層間絶縁膜107はス
パッタ法などを用いて得られる窒化シリコン膜、酸化シリコン膜、酸化窒化シリコン膜、
酸化アルミニウム膜、酸化タンタル膜などを用いることができる。こうして4回のフォト
リソグラフィー工程により、4枚のフォトマスクを使用して、複数の非線形素子を有する
(本実施の形態では、170aおよび170bの二つの非線形素子を有する)保護回路を
完成させることができる。この段階での断面図を
図7(C)に示す。
【0079】
保護回路の形成に引き続き、非線形素子と同一のプロセスで一体形成した表示装置の画素
部分の薄膜トランジスタに、画素電極を形成する。先ず、図示していない第5のレジスト
マスクを用いて、やはり図示していない画素部分の薄膜トランジスタのドレイン電極層に
達するコンタクトホールを層間絶縁膜107に形成する。
【0080】
次いで、レジストマスクを除去した後、透明導電膜を成膜する。透明導電膜の材料として
は、酸化インジウム(In2O3)や酸化インジウム酸化スズ合金(In2O3―SnO
2、ITOと略記する)などをスパッタ法や真空蒸着法などを用いて形成する。このよう
な材料のエッチング処理は塩酸系の溶液により行う。しかし、特にITOのエッチングは
残渣が発生しやすいので、エッチング加工性を改善するために酸化インジウム酸化亜鉛合
金(In2O3―ZnO)を用いても良い。
【0081】
次に、第6のフォトリソグラフィー工程を行い、レジストマスクを形成し、エッチングに
より透明導電膜の不要な部分を除去して画素電極を形成する。また、容量部におけるゲー
ト絶縁膜102及び層間絶縁膜107を誘電体として、容量配線と画素電極とで保持容量
を形成する。また、端子部に透明導電膜を残し、FPCとの接続に用いる電極または配線
や、ソース配線の入力端子として機能する接続用の端子電極を形成する。
【0082】
こうして、非線形素子と同一のプロセスで一体形成した複数の薄膜トランジスタに画素電
極を形成すると、nチャネル型TFTを有する画素部の作製と保護回路の作製を同時にお
こなうことができる。第1酸化物半導体層よりも電気伝導率が高い第2酸化物半導体層と
接合する領域を設けることで、安定動作をさせることが可能となる。それにより保護回路
の機能を高め動作の安定化を図ることができる。また、ゲート絶縁膜102に設けたコン
タクトホール128を介して、ゲート電極111と同じ層で形成される走査線13と、非
線形素子170aの第三端子(ドレイン)とを直接接続することで、接続に伴う界面の形
成を一つに抑制できるだけでなく、接続のためのコンタクトホールの形成を一つに抑制で
きる。その結果、保護回路の機能を高め動作の安定化を図ることができるだけでなく、保
護回路の占有面積を小さくして、表示装置の小型化を図ることができる。すなわち、本実
施の形態に示した工程に従えば、保護回路の機能を高め動作の安定化を図ることができる
だけでなく、占有面積が小さい保護回路を搭載したアクティブマトリクス型の表示装置用
基板を作製できる。
【0083】
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
【0084】
(実施の形態3)
本実施の形態では、本発明の一態様を適用した表示装置として、同一基板上に保護回路と
、画素部に配置する薄膜トランジスタを有する電子ペーパーの例を示す。
【0085】
図10は、本発明の一態様を適用した表示装置の例としてアクティブマトリクス型の電子
ペーパーを示す。半導体装置に用いられる薄膜トランジスタ581としては、実施の形態
2で示す非線形素子と同様に作製でき、In、Ga、及びZnを含む酸化物半導体を半導
体層に用いた電気特性の高い薄膜トランジスタである。
【0086】
図10の電子ペーパーは、ツイストボール表示方式を用いた表示装置の例である。ツイス
トボール表示方式とは、白と黒に塗り分けられた球形粒子を表示素子に用いる電極層であ
る第1の電極層及び第2の電極層の間に配置し、第1の電極層及び第2の電極層に電位差
を生じさせての球形粒子の向きを制御することにより、表示を行う方法である。
【0087】
薄膜トランジスタ581はボトムゲート構造の薄膜トランジスタであり、絶縁層585に
形成する開口を介して、ソース電極層又はドレイン電極層が第1の電極層587と電気的
に接続している。第1の電極層587と第2の電極層588との間には黒色領域590a
及び白色領域590bを有し、周りに液体で満たされているキャビティ594を含む球形
粒子589が設けられており、球形粒子589の周囲は樹脂等の充填材595で充填され
ている(
図10参照。)。
【0088】
また、ツイストボールの代わりに、電気泳動素子を用いることも可能である。透明な液体
と、正に帯電した白い微粒子と負に帯電した黒い微粒子とを封入した直径10μm~20
0μm程度のマイクロカプセルを用いる。第1の電極層と第2の電極層との間に設けられ
るマイクロカプセルは、第1の電極層と第2の電極層によって、電場が与えられると、白
い微粒子と、黒い微粒子が逆の方向に移動し、白または黒を表示することができる。この
原理を応用した表示素子が電気泳動表示素子であり、一般的に電子ペーパーとよばれてい
る。電気泳動表示素子は、液晶表示素子に比べて反射率が高いため、補助ライトは不要で
あり、また消費電力が小さく、薄暗い場所でも表示部を認識することが可能である。また
、表示部に電源が供給されない場合であっても、一度表示した像を保持することが可能で
ある。従って、例えば電源供給源となる電波発信源から表示機能付き半導体装置(単に表
示装置、又は表示装置を具備する半導体装置ともいう)を遠ざけた場合であっても、表示
された像を保存しておくことが可能となる。
【0089】
以上の工程により作製した電子ペーパーが搭載している保護回路は、接続のためのコンタ
クトホールを減らして占有面積を減らしているうえ、第1酸化物半導体層よりも電気伝導
率が高い第2酸化物半導体層を第1酸化物半導体層と配線層の間に設けられており、機能
が高く、動作が安定している。従って、このような保護回路を搭載した本実施の形態の電
子ペーパーは、信頼性が高い。
【0090】
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
【0091】
(実施の形態4)
本実施の形態では、本発明の一態様の半導体装置の一例である表示装置において、同一基
板上に少なくとも保護回路と、駆動回路の一部と、画素部に配置する薄膜トランジスタを
作製する例について
図11乃至
図16を用いて以下に説明する。
【0092】
保護回路と同一基板上の画素部に配置する薄膜トランジスタは、実施の形態2で示す非線
形素子と同様に形成する。また、形成した薄膜トランジスタはnチャネル型TFTである
ため、駆動回路のうち、nチャネル型TFTで構成することができる駆動回路の一部を画
素部の薄膜トランジスタと同一基板上に形成する。
【0093】
本発明の一態様の半導体装置の一例であるアクティブマトリクス型液晶表示装置のブロッ
ク図の一例を
図11(A)に示す。
図11(A)に示す表示装置は、基板5300上に表
示素子を備えた画素を複数有する画素部5301と、各画素を選択する走査線駆動回路5
302と、選択された画素へのビデオ信号の入力を制御する信号線駆動回路5303とを
有する。
【0094】
画素部5301は、信号線駆動回路5303から列方向に伸張して配置された複数の信号
線S1~Sm(図示せず。)により信号線駆動回路5303と接続され、走査線駆動回路
5302から行方向に伸張して配置された複数の走査線G1~Gn(図示せず。)により
走査線駆動回路5302と接続され、信号線S1~Sm並びに走査線G1~Gnに対応し
てマトリクス状に配置された複数の画素(図示せず。)を有する。そして、各画素は、信
号線Sj(信号線S1~Smのうちいずれか一)、走査線Gi(走査線G1~Gnのうち
いずれか一)と接続される。
【0095】
また、実施の形態2で示す非線形素子と共に同様の方法で形成できる薄膜トランジスタは
、nチャネル型TFTであり、nチャネル型TFTで構成する信号線駆動回路について図
12を用いて説明する。
【0096】
図12に示す信号線駆動回路は、ドライバIC5601、スイッチ群5602_1~56
02_M、第1の配線5611、第2の配線5612、第3の配線5613及び配線56
21_1~5621_Mを有する。スイッチ群5602_1~5602_Mそれぞれは、
第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603b及び第3の薄膜
トランジスタ5603cを有する。
【0097】
ドライバIC5601は第1の配線5611、第2の配線5612、第3の配線5613
及び配線5621_1~5621_Mに接続される。そして、スイッチ群5602_1~
5602_Mそれぞれは、第1の配線5611、第2の配線5612、第3の配線561
3及びスイッチ群5602_1~5602_Mそれぞれに対応した配線5621_1~5
621_Mに接続される。そして、配線5621_1~5621_Mそれぞれは、第1の
薄膜トランジスタ5603a、第2の薄膜トランジスタ5603b及び第3の薄膜トラン
ジスタ5603cを介して、3つの信号線に接続される。例えば、J列目の配線5621
_J(配線5621_1~配線5621_Mのうちいずれか一)は、スイッチ群5602
_Jが有する第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603b及
び第3の薄膜トランジスタ5603cを介して、信号線Sj-1、信号線Sj、信号線S
j+1に接続される。
【0098】
なお、第1の配線5611、第2の配線5612、第3の配線5613には、それぞれ信
号が入力される。
【0099】
なお、ドライバIC5601は、単結晶基板上に形成されていることが望ましい。さらに
、スイッチ群5602_1~5602_Mは、画素部と同一基板上に形成されていること
が望ましい。したがって、ドライバIC5601とスイッチ群5602_1~5602_
MとはFPCなどを介して接続するとよい。
【0100】
次に、
図12に示した信号線駆動回路の動作について、
図13のタイミングチャートを参
照して説明する。なお、
図13のタイミングチャートは、i行目の走査線Giが選択され
ている場合のタイミングチャートを示している。さらに、i行目の走査線Giの選択期間
は、第1のサブ選択期間T1、第2のサブ選択期間T2及び第3のサブ選択期間T3に分
割されている。さらに、
図12の信号線駆動回路は、他の行の走査線が選択されている場
合でも
図13と同様の動作をする。
【0101】
なお、
図13のタイミングチャートは、J列目の配線5621_Jが第1の薄膜トランジ
スタ5603a、第2の薄膜トランジスタ5603b及び第3の薄膜トランジスタ560
3cを介して、信号線Sj-1、信号線Sj、信号線Sj+1に接続される場合について
示している。
【0102】
なお、
図13のタイミングチャートは、i行目の走査線Giが選択されるタイミング、第
1の薄膜トランジスタ5603aのオン・オフのタイミング5703a、第2の薄膜トラ
ンジスタ5603bのオン・オフのタイミング5703b、第3の薄膜トランジスタ56
03cのオン・オフのタイミング5703c及びJ列目の配線5621_Jに入力される
信号5721_Jを示している。
【0103】
なお、配線5621_1~配線5621_Mには第1のサブ選択期間T1、第2のサブ選
択期間T2及び第3のサブ選択期間T3において、それぞれ別のビデオ信号が入力される
。例えば、第1のサブ選択期間T1において配線5621_Jに入力されるビデオ信号は
信号線Sj-1に入力され、第2のサブ選択期間T2において配線5621_Jに入力さ
れるビデオ信号は信号線Sjに入力され、第3のサブ選択期間T3において配線5621
_Jに入力されるビデオ信号は信号線Sj+1に入力される。さらに、第1のサブ選択期
間T1、第2のサブ選択期間T2及び第3のサブ選択期間T3において、配線5621_
Jに入力されるビデオ信号をそれぞれData_j-1、Data_j、Data_j+
1とする。
【0104】
図13に示すように、第1のサブ選択期間T1において第1の薄膜トランジスタ5603
aがオンし、第2の薄膜トランジスタ5603b及び第3の薄膜トランジスタ5603c
がオフする。このとき、配線5621_Jに入力されるData_j-1が、第1の薄膜
トランジスタ5603aを介して信号線Sj-1に入力される。第2のサブ選択期間T2
では、第2の薄膜トランジスタ5603bがオンし、第1の薄膜トランジスタ5603a
及び第3の薄膜トランジスタ5603cがオフする。このとき、配線5621_Jに入力
されるData_jが、第2の薄膜トランジスタ5603bを介して信号線Sjに入力さ
れる。第3のサブ選択期間T3では、第3の薄膜トランジスタ5603cがオンし、第1
の薄膜トランジスタ5603a及び第2の薄膜トランジスタ5603bがオフする。この
とき、配線5621_Jに入力されるData_j+1が、第3の薄膜トランジスタ56
03cを介して信号線Sj+1に入力される。
【0105】
以上のことから、
図12の信号線駆動回路は、1ゲート選択期間を3つに分割することで
、1ゲート選択期間中に1つの配線5621から3つの信号線にビデオ信号を入力するこ
とができる。したがって、
図12の信号線駆動回路は、ドライバIC5601が形成され
る基板と、画素部が形成されている基板との接続数を信号線の数に比べて約1/3にする
ことができる。接続数が約1/3になることによって、
図12の信号線駆動回路は、信頼
性、歩留まりなどを向上できる。
【0106】
なお、
図12のように、1ゲート選択期間を複数のサブ選択期間に分割し、複数のサブ選
択期間それぞれにおいて、ある1つの配線から複数の信号線それぞれにビデオ信号を入力
することができれば、薄膜トランジスタの配置や数、駆動方法などは限定されない。
【0107】
例えば、3つ以上のサブ選択期間それぞれにおいて1つの配線から3つ以上の信号線それ
ぞれにビデオ信号を入力する場合は、薄膜トランジスタ及び薄膜トランジスタを制御する
ための配線を追加すればよい。ただし、1ゲート選択期間を4つ以上のサブ選択期間に分
割すると、1つのサブ選択期間が短くなる。したがって、1ゲート選択期間は、2つ又は
3つのサブ選択期間に分割されることが望ましい。
【0108】
別の例として、
図14のタイミングチャートに示すように、1つの選択期間をプリチャー
ジ期間Tp、第1のサブ選択期間T1、第2のサブ選択期間T2、第3のサブ選択期間T
3に分割してもよい。さらに、
図14のタイミングチャートは、i行目の走査線Giが選
択されるタイミング、第1の薄膜トランジスタ5603aのオン・オフのタイミング58
03a、第2の薄膜トランジスタ5603bのオン・オフのタイミング5803b、第3
の薄膜トランジスタ5603cのオン・オフのタイミング5803c及びJ列目の配線5
621_Jに入力される信号5821_Jを示している。
図14に示すように、プリチャ
ージ期間Tpにおいて第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ56
03b及び第3の薄膜トランジスタ5603cがオンする。このとき、配線5621_J
に入力されるプリチャージ電圧Vpが第1の薄膜トランジスタ5603a、第2の薄膜ト
ランジスタ5603b及び第3の薄膜トランジスタ5603cを介してそれぞれ信号線S
j-1、信号線Sj、信号線Sj+1に入力される。第1のサブ選択期間T1において第
1の薄膜トランジスタ5603aがオンし、第2の薄膜トランジスタ5603b及び第3
の薄膜トランジスタ5603cがオフする。このとき、配線5621_Jに入力されるD
ata_j-1が、第1の薄膜トランジスタ5603aを介して信号線Sj-1に入力さ
れる。第2のサブ選択期間T2では、第2の薄膜トランジスタ5603bがオンし、第1
の薄膜トランジスタ5603a及び第3の薄膜トランジスタ5603cがオフする。この
とき、配線5621_Jに入力されるData_jが、第2の薄膜トランジスタ5603
bを介して信号線Sjに入力される。第3のサブ選択期間T3では、第3の薄膜トランジ
スタ5603cがオンし、第1の薄膜トランジスタ5603a及び第2の薄膜トランジス
タ5603bがオフする。このとき、配線5621_Jに入力されるData_j+1が
、第3の薄膜トランジスタ5603cを介して信号線Sj+1に入力される。
【0109】
以上のことから、
図14のタイミングチャートを適用した
図12の信号線駆動回路は、サ
ブ選択期間の前にプリチャージ選択期間を設けることによって、信号線をプリチャージで
きるため、画素へのビデオ信号の書き込みを高速に行うことができる。なお、
図14にお
いて、
図13と同様なものに関しては共通の符号を用いて示し、同一部分又は同様な機能
を有する部分の詳細な説明は省略する。
【0110】
また、走査線駆動回路の構成について説明する。走査線駆動回路は、シフトレジスタ、バ
ッファを有している。また場合によってはレベルシフタを有していても良い。走査線駆動
回路において、シフトレジスタにクロック信号(CLK)及びスタートパルス信号(SP
)が入力されることによって、選択信号が生成される。生成された選択信号はバッファに
おいて緩衝増幅され、対応する走査線に供給される。走査線には、1ライン分の画素のト
ランジスタのゲート電極が接続されている。そして、1ライン分の画素のトランジスタを
一斉にONにしなくてはならないので、バッファは大きな電流を流すことが可能なものが
用いられる。
【0111】
走査線駆動回路の一部に用いるシフトレジスタの一形態について
図15及び
図16を用い
て説明する。
【0112】
図15にシフトレジスタの回路構成を示す。
図15に示すシフトレジスタは、フリップフ
ロップ5701_1~5701_nという複数のフリップフロップで構成される。また、
第1のクロック信号、第2のクロック信号、スタートパルス信号、リセット信号が入力さ
れて動作する。
【0113】
図15のシフトレジスタの接続関係について説明する。
図15のシフトレジスタは、i段
目のフリップフロップ5701_i(フリップフロップ5701_1~5701_nのう
ちいずれか一)は、
図16に示した第1の配線5501が第7の配線5717_i-1に
接続され、
図16に示した第2の配線5502が第7の配線5717_i+1に接続され
、
図16に示した第3の配線5503が第7の配線5717_iに接続され、
図16に示
した第6の配線5506が第5の配線5715に接続される。
【0114】
また、
図16に示した第4の配線5504が奇数段目のフリップフロップでは第2の配線
5712に接続され、偶数段目のフリップフロップでは第3の配線5713に接続され、
図16に示した第5の配線5505が第4の配線5714に接続される。
【0115】
ただし、1段目のフリップフロップ5701_1の
図16に示す第1の配線5501は第
1の配線5711に接続され、n段目のフリップフロップ5701_nの
図16に示す第
2の配線5502は第6の配線5716に接続される。
【0116】
なお、第1の配線5711、第2の配線5712、第3の配線5713、第6の配線57
16を、それぞれ第1の信号線、第2の信号線、第3の信号線、第4の信号線と呼んでも
よい。さらに、第4の配線5714、第5の配線5715を、それぞれ第1の電源線、第
2の電源線と呼んでもよい。
【0117】
次に、
図15に示すフリップフロップの詳細について、
図16に示す。
図16に示すフリ
ップフロップは、第1の薄膜トランジスタ5571、第2の薄膜トランジスタ5572、
第3の薄膜トランジスタ5573、第4の薄膜トランジスタ5574、第5の薄膜トラン
ジスタ5575、第6の薄膜トランジスタ5576、第7の薄膜トランジスタ5577及
び第8の薄膜トランジスタ5578を有する。なお、第1の薄膜トランジスタ5571、
第2の薄膜トランジスタ5572、第3の薄膜トランジスタ5573、第4の薄膜トラン
ジスタ5574、第5の薄膜トランジスタ5575、第6の薄膜トランジスタ5576、
第7の薄膜トランジスタ5577及び第8の薄膜トランジスタ5578は、nチャネル型
トランジスタであり、ゲート・ソース間電圧(Vgs)がしきい値電圧(Vth)を上回
ったとき導通状態になるものとする。
【0118】
次に、
図16に示すフリップフロップの接続構成について、以下に示す。
【0119】
第1の薄膜トランジスタ5571の第1の電極(ソース電極またはドレイン電極の一方)
が第4の配線5504に接続され、第1の薄膜トランジスタ5571の第2の電極(ソー
ス電極またはドレイン電極の他方)が第3の配線5503に接続される。
【0120】
第2の薄膜トランジスタ5572の第1の電極が第6の配線5506に接続され、第2の
薄膜トランジスタ5572第2の電極が第3の配線5503に接続される。
【0121】
第3の薄膜トランジスタ5573の第1の電極が第5の配線5505に接続され、第3の
薄膜トランジスタ5573の第2の電極が第2の薄膜トランジスタ5572のゲート電極
に接続され、第3の薄膜トランジスタ5573のゲート電極が第5の配線5505に接続
される。
【0122】
第4の薄膜トランジスタ5574の第1の電極が第6の配線5506に接続され、第4の
薄膜トランジスタ5574の第2の電極が第2の薄膜トランジスタ5572のゲート電極
に接続され、第4の薄膜トランジスタ5574のゲート電極が第1の薄膜トランジスタ5
571のゲート電極に接続される。
【0123】
第5の薄膜トランジスタ5575の第1の電極が第5の配線5505に接続され、第5の
薄膜トランジスタ5575の第2の電極が第1の薄膜トランジスタ5571のゲート電極
に接続され、第5の薄膜トランジスタ5575のゲート電極が第1の配線5501に接続
される。
【0124】
第6の薄膜トランジスタ5576の第1の電極が第6の配線5506に接続され、第6の
薄膜トランジスタ5576の第2の電極が第1の薄膜トランジスタ5571のゲート電極
に接続され、第6の薄膜トランジスタ5576のゲート電極が第2の薄膜トランジスタ5
572のゲート電極に接続される。
【0125】
第7の薄膜トランジスタ5577の第1の電極が第6の配線5506に接続され、第7の
薄膜トランジスタ5577の第2の電極が第1の薄膜トランジスタ5571のゲート電極
に接続され、第7の薄膜トランジスタ5577のゲート電極が第2の配線5502に接続
される。第8の薄膜トランジスタ5578の第1の電極が第6の配線5506に接続され
、第8の薄膜トランジスタ5578の第2の電極が第2の薄膜トランジスタ5572のゲ
ート電極に接続され、第8の薄膜トランジスタ5578のゲート電極が第1の配線550
1に接続される。
【0126】
なお、第1の薄膜トランジスタ5571のゲート電極、第4の薄膜トランジスタ5574
のゲート電極、第5の薄膜トランジスタ5575の第2の電極、第6の薄膜トランジスタ
5576の第2の電極及び第7の薄膜トランジスタ5577の第2の電極の接続箇所をノ
ード5543とする。さらに、第2の薄膜トランジスタ5572のゲート電極、第3の薄
膜トランジスタ5573の第2の電極、第4の薄膜トランジスタ5574の第2の電極、
第6の薄膜トランジスタ5576のゲート電極及び第8の薄膜トランジスタ5578の第
2の電極の接続箇所をノード5544とする。
【0127】
なお、第1の配線5501、第2の配線5502、第3の配線5503及び第4の配線5
504を、それぞれ第1の信号線、第2の信号、第3の信号線、第4の信号線と呼んでも
よい。さらに、第5の配線5505を第1の電源線、第6の配線5506を第2の電源線
と呼んでもよい。
【0128】
また、信号線駆動回路及び走査線駆動回路を、実施の形態2で示す非線形素子と共に同様
の方法で形成できるnチャネル型TFTのみをつかって作製することも可能である。実施
の形態2で示す非線形素子と共に同様の方法で形成できるnチャネル型TFTはトランジ
スタの移動度が大きいため、駆動回路の駆動周波数を高くすることが可能となる。例えば
、実施の形態2で示す非線形素子と共に同様の方法で形成できるnチャネル型TFTを用
いた走査線駆動回路は、高速に動作させることが出来るため、フレーム周波数を高くする
こと、または、黒画面挿入なども実現することが出来る。
【0129】
さらに、走査線駆動回路のトランジスタのチャネル幅を大きくすることや、複数の走査線
駆動回路を配置することなどによって、さらに高いフレーム周波数を実現することが出来
る。複数の走査線駆動回路を配置する場合は、偶数行の走査線を駆動する為の走査線駆動
回路を片側に配置し、奇数行の走査線を駆動するための走査線駆動回路をその反対側に配
置することにより、フレーム周波数を高くすることを実現することができる。また、複数
の走査線駆動回路により、同じ走査線に信号を出力すると、表示装置の大型化に有利であ
る。
【0130】
また、本発明の一態様を適用した半導体装置の一例であるアクティブマトリクス型発光表
示装置を作製する場合、少なくとも一つの画素に複数の薄膜トランジスタを配置するため
、走査線駆動回路を複数配置することが好ましい。アクティブマトリクス型発光表示装置
のブロック図の一例を
図11(B)に示す。
【0131】
図11(B)に示す発光表示装置は、基板5400上に表示素子を備えた画素を複数有す
る画素部5401と、各画素を選択する第1の走査線駆動回路5402及び第2の走査線
駆動回路5404と、選択された画素へのビデオ信号の入力を制御する信号線駆動回路5
403とを有する。
【0132】
図11(B)に示す発光表示装置の画素に入力されるビデオ信号をデジタル形式とする場
合、画素はトランジスタのオンとオフの切り替えによって、発光もしくは非発光の状態と
なる。よって、面積階調法または時間階調法を用いて階調の表示を行うことができる。面
積階調法は、1画素を複数の副画素に分割し、各副画素を独立にビデオ信号に基づいて駆
動させることによって、階調表示を行う駆動法である。また時間階調法は、画素が発光す
る期間を制御することによって、階調表示を行う駆動法である。
【0133】
発光素子は、液晶素子などに比べて応答速度が高いので、液晶素子よりも時間階調法に適
している。具体的に時間階調法で表示を行なう場合、1フレーム期間を複数のサブフレー
ム期間に分割する。そしてビデオ信号に従い、各サブフレーム期間において画素の発光素
子を発光または非発光の状態にする。複数のサブフレーム期間に分割することによって、
1フレーム期間中に画素が実際に発光する期間のトータルの長さを、ビデオ信号により制
御することができ、階調を表示することができる。
【0134】
なお、
図11(B)に示す発光表示装置では、一つの画素に2つのスイッチング用TFT
を配置する場合、一方のスイッチング用TFTのゲート配線である第1の走査線に入力さ
れる信号を第1走査線駆動回路5402で生成し、他方のスイッチング用TFTのゲート
配線である第2の走査線に入力される信号を第2の走査線駆動回路5404で生成してい
る例を示しているが、第1の走査線に入力される信号と、第2の走査線に入力される信号
とを、共に1つの走査線駆動回路で生成するようにしても良い。また、例えば、1つの画
素が有するスイッチング用TFTの数によって、スイッチング素子の動作を制御するのに
用いられる走査線が、各画素に複数設けられることもあり得る。この場合、複数の走査線
に入力される信号を、全て1つの走査線駆動回路で生成しても良いし、複数の各走査線駆
動回路で生成しても良い。
【0135】
また、発光表示装置においても、駆動回路のうち、nチャネル型TFTで構成することが
できる駆動回路の一部を画素部の薄膜トランジスタと同一基板上に形成することができる
。また、信号線駆動回路及び走査線駆動回路を実施の形態2で示す非線形素子と同様の方
法で形成できるnチャネル型TFTのみで作製することも可能である。
【0136】
また、上述した駆動回路は、液晶表示装置や発光表示装置に限らず、スイッチング素子と
電気的に接続する素子を利用して電子インクを駆動させる電子ペーパーに用いてもよい。
電子ペーパーは、電気泳動表示装置(電気泳動ディスプレイ)も呼ばれており、紙と同じ
読みやすさ、他の表示装置に比べ低消費電力、薄くて軽い形状とすることが可能という利
点を有している。
【0137】
電気泳動ディスプレイは、様々な形態が考えられ得るが、プラスの電荷を有する第1の粒
子と、マイナスの電荷を有する第2の粒子とを含むマイクロカプセルが溶媒または溶質に
複数分散されたものであり、マイクロカプセルに電界を印加することによって、マイクロ
カプセル中の粒子を互いに反対方向に移動させて一方側に集合した粒子の色のみを表示す
るものである。なお、第1の粒子または第2の粒子は染料を含み、電界がない場合におい
て移動しないものである。また、第1の粒子の色と第2の粒子の色は異なるもの(無色を
含む)とする。
【0138】
このように、電気泳動ディスプレイは、誘電定数の高い物質が高い電界領域に移動する、
いわゆる誘電泳動的効果を利用したディスプレイである。電気泳動ディスプレイは、液晶
表示装置には必要な偏光板、対向基板も電気泳動表示装置には必要なく、厚さや重さが半
減する。
【0139】
上記マイクロカプセルを溶媒中に分散させたものが電子インクと呼ばれるものであり、こ
の電子インクはガラス、プラスチック、布、紙などの表面に印刷することができる。また
、カラーフィルタや色素を有する粒子を用いることによってカラー表示も可能である。
【0140】
また、アクティブマトリクス基板上に適宜、二つの電極の間に挟まれるように上記マイク
ロカプセルを複数配置すればアクティブマトリクス型の表示装置が完成し、マイクロカプ
セルに電界を印加すれば表示を行うことができる。例えば、実施の形態2で示す非線形素
子と共に同様の方法で形成できる薄膜トランジスタによって得られるアクティブマトリク
ス基板を用いることができる。
【0141】
なお、マイクロカプセル中の第1の粒子および第2の粒子は、導電体材料、絶縁体材料、
半導体材料、磁性材料、液晶材料、強誘電性材料、エレクトロルミネセント材料、エレク
トロクロミック材料、磁気泳動材料から選ばれた一種の材料、またはこれらの複合材料を
用いればよい。
【0142】
以上の工程により作製した表示装置が搭載している保護回路は、接続のためのコンタクト
ホールを減らして占有面積を減らしているうえ、第1酸化物半導体層よりも電気伝導率が
高い第2酸化物半導体層を第1酸化物半導体層と配線層の間に設けられており、機能が高
く、動作が安定している。従って、このような保護回路を搭載した本実施の形態の表示装
置は、信頼性が高い。
【0143】
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
【0144】
(実施の形態5)
本発明の一態様においては非線形素子と共に薄膜トランジスタを作製し、該薄膜トランジ
スタを画素部、さらには駆動回路に用いて表示機能を有する半導体装置(表示装置ともい
う)を作製することができる。また、本発明の一態様においては非線形素子と薄膜トラン
ジスタを駆動回路の一部または全体に用い、画素部と同じ基板上に一体形成し、システム
オンパネルを形成することができる。
【0145】
表示装置は表示素子を含む。表示素子としては液晶素子(液晶表示素子ともいう)、発光
素子(発光表示素子ともいう)を用いることができる。発光素子は、電流または電圧によ
って輝度が制御される素子をその範疇に含んでおり、具体的には無機EL(Electr
o Luminescence)、有機EL等が含まれる。また、電子インクなど、電気
的作用によりコントラストが変化する表示媒体も適用することができる。
【0146】
また、表示装置は、表示素子が封止された状態にあるパネルと、該パネルにコントローラ
を含むIC等を実装した状態にあるモジュールとを含む。さらに本発明の一態様は、該表
示装置を作製する過程における、表示素子が完成する前の一形態に相当する素子基板に関
し、該素子基板は、電流を表示素子に供給するための手段を複数の各画素に備える。素子
基板は、具体的には、表示素子の画素電極のみが形成された状態であっても良いし、画素
電極となる導電膜を成膜した後であって、エッチングして画素電極を形成する前の状態で
あっても良いし、あらゆる形態があてはまる。
【0147】
なお、本明細書中における表示装置とは、画像表示デバイス、表示デバイス、もしくは光
源(照明装置含む)を指す。また、コネクター、例えばFPC(Flexible pr
inted circuit)もしくはTAB(Tape Automated Bon
ding)テープもしくはTCP(Tape Carrier Package)が取り
付けられたモジュール、TABテープやTCPの先にプリント配線板が設けられたモジュ
ール、または表示素子にCOG(Chip On Glass)方式によりIC(集積回
路)が直接実装されたモジュールも全て表示装置に含むものとする。
【0148】
本実施の形態では、本発明の一態様の表示装置の一形態に相当する液晶表示パネルの外観
及び断面について、
図17を用いて説明する。
図17(A1)(A2)は、非線形素子と
同様に第1の基板4001上に形成されたIn、Ga、及びZnを含む酸化物半導体を半
導体層に用いた電気特性の高い薄膜トランジスタ4010、4011、及び液晶素子40
13を、第2の基板4006との間にシール材4005によって封止した、パネルの上面
図であり、
図17(B)は、
図17(A1)(A2)のM-Nにおける断面図に相当する
。
【0149】
第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004とを囲む
ようにして、シール材4005が設けられている。また画素部4002と、走査線駆動回
路4004の上に第2の基板4006が設けられている。よって画素部4002と、走査
線駆動回路4004とは、第1の基板4001とシール材4005と第2の基板4006
とによって、液晶層4008と共に封止されている。また第1の基板4001上のシール
材4005によって囲まれている領域とは異なる領域に、別途用意された基板上に単結晶
半導体膜又は多結晶半導体膜で形成された信号線駆動回路4003が実装されている。
【0150】
なお、別途形成した駆動回路の接続方法は、特に限定されるものではなく、COG方法、
ワイヤボンディング方法、或いはTAB方法などを用いることができる。
図17(A1)
は、COG方法により信号線駆動回路4003を実装する例であり、
図17(A2)は、
TAB方法により信号線駆動回路4003を実装する例である。
【0151】
また第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004は、
薄膜トランジスタを複数有しており、
図17(B)では、画素部4002に含まれる薄膜
トランジスタ4010と、走査線駆動回路4004に含まれる薄膜トランジスタ4011
とを例示している。薄膜トランジスタ4010、4011上には絶縁層4020、402
1が設けられている。
【0152】
薄膜トランジスタ4010、4011は、In、Ga、及びZnを含む酸化物半導体を半
導体層に用いた電気特性の高い薄膜トランジスタに相当し、実施の形態2で示す非線形素
子共に同様な方法で形成できる薄膜トランジスタを適用することができる。本実施の形態
において、薄膜トランジスタ4010、4011はnチャネル型薄膜トランジスタである
。
【0153】
また、液晶素子4013が有する画素電極層4030は、薄膜トランジスタ4010と電
気的に接続されている。そして液晶素子4013の対向電極層4031は第2の基板40
06上に形成されている。画素電極層4030と対向電極層4031と液晶層4008と
が重なっている部分が、液晶素子4013に相当する。なお、画素電極層4030、対向
電極層4031はそれぞれ配向膜として機能する絶縁層4032、4033が設けられ、
絶縁層4032、4033を介して液晶層4008を挟持している。
【0154】
なお、第1の基板4001、第2の基板4006としては、ガラス、金属(代表的にはス
テンレス)、セラミックス、プラスチックを用いることができる。プラスチックとしては
、FRP(Fiberglass-Reinforced Plastics)板、PV
F(ポリビニルフルオライド)フィルム、ポリエステルフィルム、ポリエステルフィルム
またはアクリル樹脂フィルムを用いることができる。また、アルミニウムホイルをPVF
フィルムやポリエステルフィルムで挟んだ構造のシートを用いることもできる。
【0155】
また4035は絶縁膜を選択的にエッチングすることで得られる柱状のスペーサであり、
画素電極層4030と対向電極層4031との間の距離(セルギャップ)を制御するため
に設けられている。なお球状のスペーサを用いていても良い。
【0156】
また、配向膜を用いないブルー相を示す液晶を用いてもよい。ブルー相は液晶相の一つで
あり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直
前に発現する相である。ブルー相は狭い温度範囲でしか発現しないため、温度範囲を改善
するために5重量%以上のカイラル剤を混合させた液晶組成物を用いて液晶層4008に
用いる。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が10μs~
100μsと短く、光学的等方性であるため配向処理が不要であり、視野角依存性が小さ
い。
【0157】
なお本実施の形態は透過型液晶表示装置の例であるが、本発明の一態様は反射型液晶表示
装置でも半透過型液晶表示装置でも適用できる。
【0158】
また、本実施の形態の液晶表示装置では、基板の外側(視認側)に偏光板を設け、内側に
着色層、表示素子に用いる電極層という順に設ける例を示すが、偏光板は基板の内側に設
けてもよい。また、偏光板と着色層の積層構造も本実施の形態に限定されず、偏光板及び
着色層の材料や作製工程条件によって適宜設定すればよい。また、ブラックマトリクスと
して機能する遮光膜を設けてもよい。
【0159】
また、本実施の形態では、薄膜トランジスタの表面凹凸を低減するため、及び薄膜トラン
ジスタの信頼性を向上させるため、実施の形態2で示す非線形素子と、非線形素子と共に
同様の方法で形成できる薄膜トランジスタを保護膜や平坦化絶縁膜として機能する絶縁層
(絶縁層4020、絶縁層4021)で覆う構成となっている。なお、保護膜は、大気中
に浮遊する有機物や金属物、水蒸気などの汚染不純物の侵入を防ぐためのものであり、緻
密な膜が好ましい。保護膜は、スパッタ法を用いて、酸化珪素膜、窒化珪素膜、酸化窒化
珪素膜、窒化酸化珪素膜、酸化アルミニウム膜、窒化アルミニウム膜、酸化窒化アルミニ
ウム膜、又は窒化酸化アルミニウム膜の単層、又は積層で形成すればよい。本実施の形態
では保護膜をスパッタ法で形成する例を示すが、特に限定されず種々の方法で形成すれば
よい。
【0160】
ここでは、保護膜として積層構造の絶縁層4020を形成する。ここでは、絶縁層402
0の一層目として、スパッタ法を用いて酸化珪素膜を形成する。保護膜として酸化珪素膜
を用いると、ソース電極層及びドレイン電極層として用いるアルミニウム膜のヒロック防
止に効果がある。
【0161】
また、保護膜の二層目として絶縁層を形成する。ここでは、絶縁層4020の二層目とし
て、スパッタ法を用いて窒化珪素膜を形成する。保護膜として窒化珪素膜を用いると、ナ
トリウム等の可動イオンが半導体領域中に侵入して、TFTの電気特性を変化させること
を抑制することができる。
【0162】
また、保護膜を形成した後に、酸化物半導体層のアニール(300℃~400℃)を行っ
てもよい。
【0163】
また、平坦化絶縁膜として絶縁層4021を形成する。絶縁層4021としては、ポリイ
ミド、アクリル、ベンゾシクロブテン、ポリアミド、エポキシ等の、耐熱性を有する有機
材料を用いることができる。また上記有機材料の他に、低誘電率材料(low-k材料)
、シロキサン系樹脂、PSG(リンガラス)、BPSG(リンボロンガラス)等を用いる
ことができる。シロキサン系樹脂は、置換基に水素の他、フッ素、アルキル基、またはア
リール基のうち少なくとも1種を有していてもよい。なお、これらの材料で形成される絶
縁膜を複数積層させることで、絶縁層4021を形成してもよい。
【0164】
なおシロキサン系樹脂とは、シロキサン系材料を出発材料として形成されたSi-O-S
i結合を含む樹脂に相当する。シロキサン系樹脂は、置換基に水素の他、フッ素、アルキ
ル基、または芳香族炭化水素のうち、少なくとも1種を有していてもよい。
【0165】
絶縁層4021の形成法は、特に限定されず、その材料に応じて、スパッタ法、SOG法
、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法、スクリーン
印刷、オフセット印刷等)、ドクターナイフ、ロールコーター、カーテンコーター、ナイ
フコーター等を用いることができる。絶縁層4021を材料液を用いて形成する場合、ベ
ークする工程で同時に、酸化物半導体層のアニール(300℃~400℃)を行ってもよ
い。絶縁層4021の焼成工程と酸化物半導体層のアニールを兼ねることで効率よく半導
体装置を作製することが可能となる。
【0166】
画素電極層4030、対向電極層4031は、酸化タングステンを含むインジウム酸化物
、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、
酸化チタンを含むインジウム錫酸化物、インジウム錫酸化物(以下、ITOと示す。)、
インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの透光性を有する
導電性材料を用いることができる。
【0167】
また、画素電極層4030、対向電極層4031として、導電性高分子(導電性ポリマー
ともいう)を含む導電性組成物を用いて形成することができる。導電性組成物を用いて形
成した画素電極は、シート抵抗が10000Ω/□以下、波長550nmにおける透光率
が70%以上であることが好ましい。また、導電性組成物に含まれる導電性高分子の抵抗
率が0.1Ω・cm以下であることが好ましい。
【0168】
導電性高分子としては、いわゆるπ電子共役系導電性高分子が用いることができる。例え
ば、ポリアニリンまたはその誘導体、ポリピロールまたはその誘導体、ポリチオフェンま
たはその誘導体、若しくはこれらの2種以上の共重合体などがあげられる。
【0169】
また別途形成された信号線駆動回路4003と、走査線駆動回路4004または画素部4
002に与えられる各種信号及び電位は、FPC4018から供給されている。
【0170】
本実施の形態では、接続端子電極4015が、液晶素子4013が有する画素電極層40
30と同じ導電膜から形成され、端子電極4016は、薄膜トランジスタ4010、40
11のソース電極層及びドレイン電極層と同じ導電膜で形成されている。
【0171】
接続端子電極4015は、FPC4018が有する端子と、異方性導電膜4019を介し
て電気的に接続されている。
【0172】
また
図17においては、信号線駆動回路4003を別途形成し、第1の基板4001に実
装している例を示しているが、本実施の形態はこの構成に限定されない。走査線駆動回路
を別途形成して実装しても良いし、信号線駆動回路の一部または走査線駆動回路の一部の
みを別途形成して実装しても良い。
【0173】
図18は、本発明の一態様を適用して作製されるTFT基板2600を用いて半導体装置
として液晶表示モジュールを構成する一例を示している。
【0174】
図18は液晶表示モジュールの一例であり、TFT基板2600と対向基板2601がシ
ール材2602により固着され、その間にTFT等を含む画素部2603、液晶層を含む
表示素子2604、着色層2605が設けられ表示領域を形成している。着色層2605
はカラー表示を行う場合に必要であり、RGB方式の場合は、赤、緑、青の各色に対応し
た着色層が各画素に対応して設けられている。TFT基板2600と対向基板2601の
外側には偏光板2606、偏光板2607、拡散板2613が配設されている。光源は冷
陰極管2610と反射板2611により構成され、回路基板2612は、フレキシブル配
線基板2609によりTFT基板2600の配線回路部2608と接続され、コントロー
ル回路や電源回路などの外部回路が組みこまれている。また偏光板と、液晶層との間に位
相差板を有した状態で積層してもよい。
【0175】
液晶表示モジュールには、TN(Twisted Nematic)モード、IPS(I
n-Plane-Switching)モード、FFS(Fringe Field S
witching)モード、MVA(Multi-domain Vertical A
lignment)モード、PVA(Patterned Vertical Alig
nment)、ASM(Axially Symmetric aligned Mic
ro-cell)モード、OCB(Optical Compensated Bire
fringence)モード、FLC(Ferroelectric Liquid C
rystal)モード、AFLC(AntiFerroelectric Liquid
Crystal)などを用いることができる。
【0176】
以上の工程により作製した液晶パネルが搭載している保護回路は、接続のためのコンタク
トホールを減らして占有面積を減らしているうえ、第1酸化物半導体層よりも電気伝導率
が高い第2酸化物半導体層を第1酸化物半導体層と配線層の間に設けられており、機能が
高く、動作が安定している。従って、このような保護回路を搭載した本実施の形態の液晶
パネルは、信頼性が高い。
【0177】
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
【0178】
(実施の形態6)
本発明の一態様においては非線形素子と共に薄膜トランジスタを作製し、該薄膜トランジ
スタを画素部、さらには駆動回路に用いて表示機能を有する半導体装置(表示装置ともい
う)を作製することができる。
【0179】
本実施の形態では、本発明の一態様の表示装置として発光表示装置の例を示す。表示装置
が有する表示素子としては、ここではエレクトロルミネッセンスを利用する発光素子を例
示する。エレクトロルミネッセンスを利用する発光素子は、発光材料が有機化合物である
か、無機化合物であるかによって区別され、一般的に、前者は有機EL素子、後者は無機
EL素子と呼ばれている。
【0180】
有機EL素子は、発光素子に電圧を印加することにより、一対の電極から電子および正孔
がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、それらキャ
リア(電子および正孔)が再結合することにより、発光性の有機化合物が励起状態を形成
し、その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、このよう
な発光素子は、電流励起型の発光素子と呼ばれる。
【0181】
無機EL素子は、その素子構成により、分散型無機EL素子と薄膜型無機EL素子とに分
類される。分散型無機EL素子は、発光材料の粒子をバインダ中に分散させた発光層を有
するものであり、発光メカニズムはドナー準位とアクセプター準位を利用するドナー-ア
クセプター再結合型発光である。薄膜型無機EL素子は、発光層を誘電体層で挟み込み、
さらにそれを電極で挟んだ構造であり、発光メカニズムは金属イオンの内殻電子遷移を利
用する局在型発光である。なお、ここでは、発光素子として有機EL素子を用いて説明す
る。
【0182】
図19は、本発明の一態様を適用した半導体装置の例としてデジタル時間階調駆動を適用
可能な画素構成の一例を示す図である。
【0183】
デジタル時間階調駆動を適用可能な画素の構成及び画素の動作について説明する。ここで
は実施の形態2で示す非線形素子と同様の方法で形成できる酸化物半導体層をチャネル形
成領域に用いるnチャネル型のトランジスタを1つの画素に2つ用いる例を示す。
【0184】
画素6400は、スイッチング用トランジスタ6401、駆動用トランジスタ6402、
発光素子6404及び容量素子6403を有している。スイッチング用トランジスタ64
01はゲートが走査線6406に接続され、第1電極(ソース電極及びドレイン電極の一
方)が信号線6405に接続され、第2電極(ソース電極及びドレイン電極の他方)が駆
動用トランジスタ6402のゲートに接続されている。駆動用トランジスタ6402は、
ゲートが容量素子6403を介して電源線6407に接続され、第1電極が電源線640
7に接続され、第2電極が発光素子6404の第1電極(画素電極)に接続されている。
発光素子6404の第2電極は共通電極6408に相当する。
【0185】
なお、発光素子6404の第2電極(共通電極6408)には低電源電位が設定されてい
る。なお、低電源電位とは、電源線6407に設定される高電源電位を基準にして低電源
電位<高電源電位を満たす電位であり、低電源電位としては例えばGND、0Vなどが設
定されていても良い。この高電源電位と低電源電位との電位差を発光素子6404に印加
して、発光素子6404に電流を流して発光素子6404を発光させるため、高電源電位
と低電源電位との電位差が発光素子6404の順方向しきい値電圧以上となるようにそれ
ぞれの電位を設定する。
【0186】
なお、容量素子6403は駆動用トランジスタ6402のゲート容量を代用して省略する
ことも可能である。駆動用トランジスタ6402のゲート容量については、チャネル領域
とゲート電極との間で容量が形成されていてもよい。
【0187】
ここで、電圧入力電圧駆動方式の場合には、駆動用トランジスタ6402のゲートには、
駆動用トランジスタ6402が十分にオンするか、オフするかの二つの状態となるような
ビデオ信号を入力する。つまり、駆動用トランジスタ6402は線形領域で動作させる。
駆動用トランジスタ6402は線形領域で動作させるため、電源線6407の電圧よりも
高い電圧を駆動用トランジスタ6402のゲートにかける。なお、信号線6405には、
(電源線電圧+駆動用トランジスタ6402のVth)以上の電圧をかける。
【0188】
また、デジタル時間階調駆動に代えて、アナログ階調駆動を行う場合、信号の入力を異な
らせることで、
図19と同じ画素構成を用いることができる。
【0189】
アナログ階調駆動を行う場合、駆動用トランジスタ6402のゲートに発光素子6404
の順方向電圧+駆動用トランジスタ6402のVth以上の電圧をかける。発光素子64
04の順方向電圧とは、所望の輝度とする場合の電圧を指しており、少なくとも順方向し
きい値電圧を含む。なお、駆動用トランジスタ6402が飽和領域で動作するようなビデ
オ信号を入力することで、発光素子6404に電流を流すことができる。駆動用トランジ
スタ6402を飽和領域で動作させるため、電源線6407の電位は、駆動用トランジス
タ6402のゲート電位よりも高くする。ビデオ信号をアナログとすることで、発光素子
6404にビデオ信号に応じた電流を流し、アナログ階調駆動を行うことができる。
【0190】
なお、
図19に示す画素構成は、これに限定されない。例えば、
図19に示す画素に新た
にスイッチ、抵抗素子、容量素子、トランジスタ又は論理回路などを追加してもよい。
【0191】
次に、発光素子の構成について、
図20を用いて説明する。ここでは、駆動用TFTがn
型の場合を例に挙げて、画素の断面構造について説明する。
図20(A)(B)(C)の
半導体装置に用いられる駆動用TFTであるTFT7001、7011、7021は、実
施の形態2で示す非線形素子と共に同様の方法で形成できる薄膜トランジスタであり、I
n、Ga、及びZnを含む酸化物半導体を半導体層に用いた電気特性の高い薄膜トランジ
スタである。
【0192】
発光素子は発光を取り出すために少なくとも陽極又は陰極の一方が透明であればよい。そ
して、基板上に薄膜トランジスタ及び発光素子を形成し、基板とは逆側の面から発光を取
り出す上面射出や、基板側の面から発光を取り出す下面射出や、基板側及び基板とは反対
側の面から発光を取り出す両面射出構造の発光素子があり、本発明の一態様の画素構成は
どの射出構造の発光素子にも適用することができる。
【0193】
上面射出構造の発光素子について
図20(A)を用いて説明する。
【0194】
図20(A)に、駆動用TFTであるTFT7001がn型で、発光素子7002から発
せられる光が陽極7005側に抜ける場合の、画素の断面図を示す。
図20(A)では、
発光素子7002の陰極7003と駆動用TFTであるTFT7001が電気的に接続さ
れており、陰極7003上に発光層7004、陽極7005が順に積層されている。陰極
7003は仕事関数が小さく、なおかつ光を反射する導電膜であれば様々の材料を用いる
ことができる。例えば、Ca、Al、MgAg、AlLi等が望ましい。そして発光層7
004は、単数の層で構成されていても、複数の層が積層されるように構成されていても
どちらでも良い。複数の層で構成されている場合、陰極7003上に電子注入層、電子輸
送層、発光層、ホール輸送層、ホール注入層の順に積層する。なおこれらの層を全て設け
る必要はない。陽極7005は光を透過する透光性を有する導電性材料を用いて形成し、
例えば酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜
鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、
インジウム錫酸化物(以下、ITOと示す。)、インジウム亜鉛酸化物、酸化ケイ素を添
加したインジウム錫酸化物などの透光性を有する導電性導電膜を用いても良い。
【0195】
陰極7003及び陽極7005で発光層7004を挟んでいる領域が発光素子7002に
相当する。
図20(A)に示した画素の場合、発光素子7002から発せられる光は、矢
印で示すように陽極7005側に射出する。
【0196】
次に、下面射出構造の発光素子について
図20(B)を用いて説明する。駆動用TFT7
011がn型で、発光素子7012から発せられる光が陰極7013側に射出する場合の
、画素の断面図を示す。
図20(B)では、駆動用TFT7011と電気的に接続された
透光性を有する導電膜7017上に、発光素子7012の陰極7013が成膜されており
、陰極7013上に発光層7014、陽極7015が順に積層されている。なお、陽極7
015が透光性を有する場合、陽極上を覆うように、光を反射または遮蔽するための遮蔽
膜7016が成膜されていてもよい。陰極7013は、
図20(A)の場合と同様に、仕
事関数が小さい導電性材料であれば様々な材料を用いることができる。ただしその膜厚は
、光を透過する程度(好ましくは、5nm~30nm程度)とする。例えば20nmの膜
厚を有するアルミニウム膜を、陰極7013として用いることができる。そして発光層7
014は、
図20(A)と同様に、単数の層で構成されていても、複数の層が積層される
ように構成されていてもどちらでも良い。陽極7015は光を透過する必要はないが、図
20(A)と同様に、透光性を有する導電性材料を用いて形成することができる。そして
遮蔽膜7016は、例えば光を反射する金属等を用いることができるが、金属膜に限定さ
れない。例えば黒の顔料を添加した樹脂等を用いることもできる。
【0197】
陰極7013及び陽極7015で、発光層7014を挟んでいる領域が発光素子7012
に相当する。
図20(B)に示した画素の場合、発光素子7012から発せられる光は、
矢印で示すように陰極7013側に射出する。
【0198】
次に、両面射出構造の発光素子について、
図20(C)を用いて説明する。
図20(C)
では、駆動用TFT7021と電気的に接続された透光性を有する導電膜7027上に、
発光素子7022の陰極7023が成膜されており、陰極7023上に発光層7024、
陽極7025が順に積層されている。陰極7023は、
図20(A)の場合と同様に、仕
事関数が小さい導電性材料であれば様々な材料を用いることができる。ただしその膜厚は
、光を透過する程度とする。例えば20nmの膜厚を有するAlを、陰極7023として
用いることができる。そして発光層7024は、
図20(A)と同様に、単数の層で構成
されていても、複数の層が積層されるように構成されていてもどちらでも良い。陽極70
25は、
図20(A)と同様に、光を透過する透光性を有する導電性材料を用いて形成す
ることができる。
【0199】
陰極7023と、発光層7024と、陽極7025とが重なっている部分が発光素子70
22に相当する。
図20(C)に示した画素の場合、発光素子7022から発せられる光
は、矢印で示すように陽極7025側と陰極7023側の両方に射出する。
【0200】
なお、ここでは、発光素子として有機EL素子について述べたが、発光素子として無機E
L素子を設けることも可能である。
【0201】
なお本実施の形態では、発光素子の駆動を制御する薄膜トランジスタ(駆動用TFT)と
発光素子が電気的に接続されている例を示したが、駆動用TFTと発光素子との間に電流
制御用TFTが接続されている構成であってもよい。
【0202】
なお本実施の形態で示す半導体装置は、
図20に示した構成に限定されるものではなく、
本発明の一態様の技術的思想に基づく各種の変形が可能である。
【0203】
次に、本発明の一態様の半導体装置の一形態に相当する発光表示パネル(発光パネルとも
いう)の外観及び断面について、
図21を用いて説明する。
図21(A)は、本発明の一
態様における非線形素子と同様にIn、Ga、及びZnを含む酸化物半導体を半導体層に
用いた電気特性の高い薄膜トランジスタ及び発光素子を、第2の基板との間にシール材に
よって封止した、パネルの上面図であり、
図21(B)は、
図21(A)のH-Iにおけ
る断面図に相当する。
【0204】
第1の基板4501上に設けられた画素部4502、信号線駆動回路4503a、450
3b、及び走査線駆動回路4504a、4504bを囲むようにして、シール材4505
が設けられている。また画素部4502、信号線駆動回路4503a、4503b、及び
走査線駆動回路4504a、4504bの上に第2の基板4506が設けられている。よ
って画素部4502、信号線駆動回路4503a、4503b、及び走査線駆動回路45
04a、4504bは、第1の基板4501とシール材4505と第2の基板4506と
によって、充填材4507と共に密封されている。このように外気に曝されないように気
密性が高く、脱ガスの少ない保護フィルム(貼り合わせフィルム、紫外線硬化樹脂フィル
ム等)やカバー材でパッケージング(封入)することが好ましい。
【0205】
また第1の基板4501上に設けられた画素部4502、信号線駆動回路4503a、4
503b、及び走査線駆動回路4504a、4504bは、薄膜トランジスタを複数有し
ており、
図21(B)では、画素部4502に含まれる薄膜トランジスタ4510と、信
号線駆動回路4503aに含まれる薄膜トランジスタ4509とを例示している。
【0206】
薄膜トランジスタ4509、4510は、In、Ga、及びZnを含む酸化物半導体を半
導体層に用いた電気特性の高い薄膜トランジスタに相当し、実施の形態2で示す非線形素
子と共に同様の方法で形成できる薄膜トランジスタを適用することができる。本実施の形
態において、薄膜トランジスタ4509、4510はnチャネル型薄膜トランジスタであ
る。
【0207】
また4511は発光素子に相当し、発光素子4511が有する画素電極である第1の電極
層4517は、薄膜トランジスタ4510のソース電極層またはドレイン電極層と電気的
に接続されている。なお発光素子4511の構成は、第1の電極層4517、電界発光層
4512、第2の電極層4513の積層構造であるが、本実施の形態に示した構成に限定
されない。発光素子4511から取り出す光の方向などに合わせて、発光素子4511の
構成は適宜変えることができる。
【0208】
隔壁4520は、有機樹脂膜、無機絶縁膜または有機ポリシロキサンを用いて形成する。
特に感光性の材料を用い、第1の電極層4517上に開口部を形成し、その開口部の側壁
が連続した曲率を持って形成される傾斜面となるように形成することが好ましい。
【0209】
電界発光層4512は、単数の層で構成されていても、複数の層が積層されるように構成
されていてもどちらでも良い。
【0210】
発光素子4511に酸素、水素、水分、二酸化炭素等が侵入しないように、第2の電極層
4513及び隔壁4520上に保護膜を形成してもよい。保護膜としては、窒化珪素膜、
窒化酸化珪素膜、DLC膜等を形成することができる。
【0211】
また、信号線駆動回路4503a、4503b、走査線駆動回路4504a、4504b
、または画素部4502に与えられる各種信号及び電位は、FPC4518a、4518
bから供給されている。
【0212】
本実施の形態では、接続端子電極4515が、発光素子4511が有する第1の電極層4
517と同じ導電膜から形成され、端子電極4516は、薄膜トランジスタ4509、4
510が有するソース電極層及びドレイン電極層と同じ導電膜から形成されている。
【0213】
接続端子電極4515は、FPC4518aが有する端子と、異方性導電膜4519を介
して電気的に接続されている。
【0214】
発光素子4511からの光の取り出し方向に位置する第2の基板は透光性でなければなら
ない。その場合には、ガラス板、プラスチック板、ポリエステルフィルムまたはアクリル
フィルムのような透光性を有する材料を用いる。
【0215】
また、充填材4507としては窒素やアルゴンなどの不活性な気体の他に、紫外線硬化樹
脂または熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル、
ポリイミド、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)またはEV
A(エチレンビニルアセテート)を用いることができる。本実施の形態は充填材として窒
素を用いた。
【0216】
また、必要であれば、発光素子の射出面に偏光板、又は円偏光板(楕円偏光板を含む)、
位相差板(λ/4板、λ/2板)、カラーフィルタなどの光学フィルムを適宜設けてもよ
い。また、偏光板又は円偏光板に反射防止膜を設けてもよい。例えば、表面の凹凸により
反射光を拡散し、映り込みを低減できるアンチグレア処理を施すことができる。
【0217】
信号線駆動回路4503a、4503b、及び走査線駆動回路4504a、4504bは
、別途用意された基板上に単結晶半導体膜又は多結晶半導体膜によって形成された駆動回
路で実装されていてもよい。また、信号線駆動回路のみ、或いは一部、又は走査線駆動回
路のみ、或いは一部のみを別途形成して実装しても良く、本実施の形態は
図21の構成に
限定されない。
【0218】
以上の工程により作製した発光表示装置(表示パネル)が搭載している保護回路は、接続
のためのコンタクトホールを減らして占有面積を減らしているうえ、第1酸化物半導体層
よりも電気伝導率が高い第2酸化物半導体層を第1酸化物半導体層と配線層の間に設けら
れており、機能が高く、動作が安定している。従って、このような保護回路を搭載した本
実施の形態の発光表示装置(表示パネル)は、信頼性が高い。
【0219】
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
【0220】
(実施の形態7)
本発明の一態様の表示装置は、電子ペーパーとして適用することができる。電子ペーパー
は、情報を表示するものであればあらゆる分野の電子機器に用いることが可能である。例
えば、電子ペーパーを用いて、電子書籍(電子ブック)、ポスター、電車などの乗り物の
車内広告、クレジットカード等の各種カードにおける表示等に適用することができる。電
子機器の一例を
図22、
図23に示す。
【0221】
図22(A)は、電子ペーパーで作られたポスター2631を示している。広告媒体が紙
の印刷物である場合には、広告の交換は人手によって行われるが、本発明の一態様を適用
した電子ペーパーを用いれば短時間で広告の表示を変えることができる。また、表示も崩
れることなく安定した画像が得られる。なお、ポスターは無線で情報を送受信できる構成
としてもよい。
【0222】
また、
図22(B)は、電車などの乗り物の車内広告2632を示している。広告媒体が
紙の印刷物である場合には、広告の交換は人手によって行われるが、本発明の一態様を適
用した電子ペーパーを用いれば人手を多くかけることなく短時間で広告の表示を変えるこ
とができる。また表示も崩れることなく安定した画像が得られる。なお、車内広告は無線
で情報を送受信できる構成としてもよい。
【0223】
また、
図23は、電子書籍2700の一例を示している。例えば、電子書籍2700は、
筐体2701および筐体2703の2つの筐体で構成されている。筐体2701および筐
体2703は、軸部2711により一体とされており、該軸部2711を軸として開閉動
作を行うことができる。このような構成により、紙の書籍のような動作を行うことが可能
となる。
【0224】
筐体2701には表示部2705が組み込まれ、筐体2703には表示部2707が組み
込まれている。表示部2705および表示部2707は、続き画面を表示する構成として
もよいし、異なる画面を表示する構成としてもよい。異なる画面を表示する構成とするこ
とで、例えば右側の表示部(
図23では表示部2705)に文章を表示し、左側の表示部
(
図23では表示部2707)に画像を表示することができる。
【0225】
また、
図23では、筐体2701に操作部などを備えた例を示している。例えば、筐体2
701において、電源2721、操作キー2723、スピーカ2725などを備えている
。操作キー2723により、頁を送ることができる。なお、筐体の表示部と同一面にキー
ボードやポインティングディバイスなどを備える構成としてもよい。また、筐体の裏面や
側面に、外部接続用端子(イヤホン端子、USB端子、またはACアダプタおよびUSB
ケーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構成
としてもよい。さらに、電子書籍2700は、電子辞書としての機能を持たせた構成とし
てもよい。
【0226】
また、電子書籍2700は、無線で情報を送受信できる構成としてもよい。無線により、
電子書籍サーバから、所望の書籍データなどを購入し、ダウンロードする構成とすること
も可能である。
【0227】
本実施の形態の表示装置が搭載している保護回路は、接続のためのコンタクトホールを減
らして占有面積を減らしているうえ、第1酸化物半導体層よりも電気伝導率が高い第2酸
化物半導体層を第1酸化物半導体層と配線層の間に設けており、機能が高く、動作が安定
している。このような保護回路を搭載している本実施の形態の表示装置は信頼性が高い。
【0228】
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
【0229】
(実施の形態8)
本発明の一態様に係る半導体装置は、さまざまな電子機器(遊技機も含む)に適用するこ
とができる。電子機器としては、例えば、テレビジョン装置(テレビ、またはテレビジョ
ン受信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカ
メラ、デジタルフォトフレーム、携帯電話機(携帯電話、携帯電話装置ともいう)、携帯
型ゲーム機、携帯情報端末、音響再生装置、パチンコ機などの大型ゲーム機などが挙げら
れる。
【0230】
図24(A)は、テレビジョン装置9600の一例を示している。テレビジョン装置96
00は、筐体9601に表示部9603が組み込まれている。表示部9603により、映
像を表示することが可能である。また、ここでは、スタンド9605により筐体9601
を支持した構成を示している。
【0231】
テレビジョン装置9600の操作は、筐体9601が備える操作スイッチや、別体のリモ
コン操作機9610により行うことができる。リモコン操作機9610が備える操作キー
9609により、チャンネルや音量の操作を行うことができ、表示部9603に表示され
る映像を操作することができる。また、リモコン操作機9610に、当該リモコン操作機
9610から出力する情報を表示する表示部9607を設ける構成としてもよい。
【0232】
なお、テレビジョン装置9600は、受信機やモデムなどを備えた構成とする。受信機に
より一般のテレビ放送の受信を行うことができ、さらにモデムを介して有線または無線に
よる通信ネットワークに接続することにより、一方向(送信者から受信者)または双方向
(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能である。
【0233】
図24(B)は、デジタルフォトフレーム9700の一例を示している。例えば、デジタ
ルフォトフレーム9700は、筐体9701に表示部9703が組み込まれている。表示
部9703は、各種画像を表示することが可能であり、例えばデジタルカメラなどで撮影
した画像データを表示させることで、通常の写真立てと同様に機能させることができる。
【0234】
なお、デジタルフォトフレーム9700は、操作部、外部接続用端子(USB端子、US
Bケーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構
成とする。これらの構成は、表示部と同一面に組み込まれていてもよいが、側面や裏面に
備えるとデザイン性が向上するため好ましい。例えば、デジタルフォトフレームの記録媒
体挿入部に、デジタルカメラで撮影した画像データを記憶したメモリを挿入して画像デー
タを取り込み、取り込んだ画像データを表示部9703に表示させることができる。
【0235】
また、デジタルフォトフレーム9700は、無線で情報を送受信出来る構成としてもよい
。無線により、所望の画像データを取り込み、表示させる構成とすることもできる。
【0236】
図25(A)は携帯型遊技機であり、筐体9881と筐体9891の2つの筐体で構成さ
れており、連結部9893により、開閉可能に連結されている。筐体9881には表示部
9882が組み込まれ、筐体9891には表示部9883が組み込まれている。また、図
25(A)に示す携帯型遊技機は、その他、スピーカ部9884、記録媒体挿入部988
6、LEDランプ9890、入力手段(操作キー9885、接続端子9887、センサ9
888(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、
化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振
動、におい又は赤外線を測定する機能を含むもの)、マイクロフォン9889)等を備え
ている。もちろん、携帯型遊技機の構成は上述のものに限定されず、少なくとも本発明の
一態様に係る半導体装置を備えた構成であればよく、その他付属設備が適宜設けられた構
成とすることができる。
図25(A)に示す携帯型遊技機は、記録媒体に記録されている
プログラム又はデータを読み出して表示部に表示する機能や、他の携帯型遊技機と無線通
信を行って情報を共有する機能を有する。なお、
図25(A)に示す携帯型遊技機が有す
る機能はこれに限定されず、様々な機能を有することができる。
【0237】
図25(B)は大型遊技機であるスロットマシン9900の一例を示している。スロット
マシン9900は、筐体9901に表示部9903が組み込まれている。また、スロット
マシン9900は、その他、スタートレバーやストップスイッチなどの操作手段、コイン
投入口、スピーカなどを備えている。もちろん、スロットマシン9900の構成は上述の
ものに限定されず、少なくとも本発明の一態様に係る半導体装置を備えた構成であればよ
く、その他付属設備が適宜設けられた構成とすることができる。
【0238】
図26は、携帯電話機1000の一例を示している。携帯電話機1000は、筐体100
1に組み込まれた表示部1002の他、操作ボタン1003、外部接続ポート1004、
スピーカ1005、マイク1006などを備えている。
【0239】
図26に示す携帯電話機1000は、表示部1002を指などで触れることで、情報を入
力ことができる。また、電話を掛ける、或いはメールを打つなどの操作は、表示部100
2を指などで触れることにより行うことができる。
【0240】
表示部1002の画面は主として3つのモードがある。第1は、画像の表示を主とする表
示モードであり、第2は、文字等の情報の入力を主とする入力モードである。第3は表示
モードと入力モードの2つのモードが混合した表示+入力モードである。
【0241】
例えば、電話を掛ける、或いはメールを作成する場合は、表示部1002を文字の入力を
主とする文字入力モードとし、画面に表示させた文字の入力操作を行えばよい。この場合
、表示部1002の画面のほとんどにキーボードまたは番号ボタンを表示させることが好
ましい。
【0242】
また、携帯電話機1000内部に、ジャイロ、加速度センサ等の傾きを検出するセンサを
有する検出装置を設けることで、携帯電話機1000の向き(縦か横か)を判断して、表
示部1002の画面表示を自動的に切り替えるようにすることができる。
【0243】
また、画面モードの切り替えは、表示部1002を触れること、又は筐体1001の操作
ボタン1003の操作により行われる。また、表示部1002に表示される画像の種類に
よって切り替えるようにすることもできる。例えば、表示部に表示する画像信号が動画の
データであれば表示モード、テキストデータであれば入力モードに切り替える。
【0244】
また、入力モードにおいて、表示部1002の光センサで検出される信号を検知し、表示
部1002のタッチ操作による入力が一定期間ない場合には、画面のモードを入力モード
から表示モードに切り替えるように制御してもよい。
【0245】
表示部1002は、イメージセンサとして機能させることもできる。例えば、表示部10
02に掌や指を触れることで、掌紋、指紋等を撮像することで、本人認証を行うことがで
きる。また、表示部に近赤外光を発光するバックライトまたは近赤外光を発光するセンシ
ング用光源を用いれば、指静脈、掌静脈などを撮像することもできる。
【0246】
本実施の形態の電子機器が搭載している保護回路は、接続のためのコンタクトホールを減
らして占有面積を減らしているうえ、第1酸化物半導体層よりも電気伝導率が高い第2酸
化物半導体層を第1酸化物半導体層と配線層の間に設けており、機能が高く、動作が安定
している。このような保護回路を搭載している本実施の形態の電子機器は信頼性が高い。
【0247】
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
【符号の説明】
【0248】
10 基板
11 走査線入力端子
12 信号線入力端子
13 走査線
14 信号線
16 ゲート電極
17 画素部
18 画素
19 画素トランジスタ
20 保持容量部
21 画素電極
22 容量線
23 共通端子
24 保護回路
25 保護回路
26 保護回路
27 容量バス線
28 共通配線
29 共通配線
30 非線形素子
30a 非線形素子
30b 非線形素子
31 非線形素子
31a 非線形素子
31b 非線形素子
100 基板
102 ゲート絶縁膜
105 導電膜
107 層間絶縁膜
111 ゲート電極
113 酸化物半導体層
114 酸化物半導体層
114a 酸化物半導体層
114b 酸化物半導体層
115a 導電層
115b 導電層
117a 配線層
117b 配線層
128 コンタクトホール
131 レジストマスク
170a 非線形素子
170b 非線形素子
581 薄膜トランジスタ
585 絶縁層
587 電極層
588 電極層
589 球形粒子
590a 黒色領域
590b 白色領域
594 キャビティ
595 充填材
650 共通配線
651 走査線
730a 非線形素子
730b 非線形素子
730c 非線形素子
740a 非線形素子
740b 非線形素子
740c 非線形素子
740d 非線形素子
1000 携帯電話機
1001 筐体
1002 表示部
1003 操作ボタン
1004 外部接続ポート
1005 スピーカ
1006 マイク
2600 TFT基板
2601 対向基板
2602 シール材
2603 画素部
2604 表示素子
2605 着色層
2606 偏光板
2607 偏光板
2608 配線回路部
2609 フレキシブル配線基板
2610 冷陰極管
2611 反射板
2612 回路基板
2613 拡散板
2631 ポスター
2632 車内広告
2700 電子書籍
2701 筐体
2703 筐体
2705 表示部
2707 表示部
2711 軸部
2721 電源
2723 操作キー
2725 スピーカ
4001 基板
4002 画素部
4003 信号線駆動回路
4004 走査線駆動回路
4005 シール材
4006 基板
4008 液晶層
4010 薄膜トランジスタ
4011 薄膜トランジスタ
4013 液晶素子
4015 接続端子電極
4016 端子電極
4018 FPC
4019 異方性導電膜
4020 絶縁層
4021 絶縁層
4030 画素電極層
4031 対向電極層
4032 絶縁層
4501 基板
4502 画素部
4503a 信号線駆動回路
4504a 走査線駆動回路
4505 シール材
4506 基板
4507 充填材
4509 薄膜トランジスタ
4510 薄膜トランジスタ
4511 発光素子
4512 電界発光層
4513 電極層
4515 接続端子電極
4516 端子電極
4517 電極層
4518a FPC
4519 異方性導電膜
4520 隔壁
5300 基板
5301 画素部
5302 走査線駆動回路
5303 信号線駆動回路
5400 基板
5401 画素部
5402 走査線駆動回路
5403 信号線駆動回路
5404 走査線駆動回路
5501 配線
5502 配線
5503 配線
5504 配線
5505 配線
5506 配線
5543 ノード
5544 ノード
5571 薄膜トランジスタ
5572 薄膜トランジスタ
5573 薄膜トランジスタ
5574 薄膜トランジスタ
5575 薄膜トランジスタ
5576 薄膜トランジスタ
5577 薄膜トランジスタ
5578 薄膜トランジスタ
5601 ドライバIC
5602 スイッチ群
5603a 薄膜トランジスタ
5603b 薄膜トランジスタ
5603c 薄膜トランジスタ
5611 配線
5612 配線
5613 配線
5621 配線
5701 フリップフロップ
5703a タイミング
5703b タイミング
5703c タイミング
5711 配線
5712 配線
5713 配線
5714 配線
5715 配線
5716 配線
5717 配線
5721 信号
5803a タイミング
5803b タイミング
5803c タイミング
5821 信号
6400 画素
6401 スイッチング用トランジスタ
6402 駆動用トランジスタ
6403 容量素子
6404 発光素子
6405 信号線
6406 走査線
6407 電源線
6408 共通電極
7001 TFT
7002 発光素子
7003 陰極
7004 発光層
7005 陽極
7011 駆動用TFT
7012 発光素子
7013 陰極
7014 発光層
7015 陽極
7016 遮蔽膜
7017 導電膜
7021 駆動用TFT
7022 発光素子
7023 陰極
7024 発光層
7025 陽極
7027 導電膜
9600 テレビジョン装置
9601 筐体
9603 表示部
9605 スタンド
9607 表示部
9609 操作キー
9610 リモコン操作機
9700 デジタルフォトフレーム
9701 筐体
9703 表示部
9881 筐体
9882 表示部
9883 表示部
9884 スピーカ部
9885 操作キー
9886 記録媒体挿入部
9887 接続端子
9888 センサ
9889 マイクロフォン
9890 LEDランプ
9891 筐体
9893 連結部
9900 スロットマシン
9901 筐体
9903 表示部