IP Force 特許公報掲載プロジェクト 2022.1.31 β版

知財求人 - 知財ポータルサイト「IP Force」

▶ 恵州華星光電顕示有限公司の特許一覧 ▶ 深▲せん▼市華星光電技術有限公司の特許一覧

<>
  • 特表-表示パネル 図1
< >
(19)【発行国】日本国特許庁(JP)
(12)【公報種別】公表特許公報(A)
(11)【公表番号】
(43)【公表日】2024-05-17
(54)【発明の名称】表示パネル
(51)【国際特許分類】
   G09F 9/30 20060101AFI20240510BHJP
   G09F 9/33 20060101ALI20240510BHJP
   H01L 33/00 20100101ALI20240510BHJP
【FI】
G09F9/30 337
G09F9/33
H01L33/00 L
【審査請求】有
【予備審査請求】未請求
(21)【出願番号】P 2022521059
(86)(22)【出願日】2022-03-29
(85)【翻訳文提出日】2022-05-18
(86)【国際出願番号】 CN2022083662
(87)【国際公開番号】W WO2023173481
(87)【国際公開日】2023-09-21
(31)【優先権主張番号】202210257276.2
(32)【優先日】2022-03-16
(33)【優先権主張国・地域又は機関】CN
(81)【指定国・地域】
(71)【出願人】
【識別番号】324002904
【氏名又は名称】恵州華星光電顕示有限公司
(71)【出願人】
【識別番号】515203228
【氏名又は名称】ティーシーエル チャイナスター オプトエレクトロニクス テクノロジー カンパニー リミテッド
【氏名又は名称原語表記】TCL China Star Optoelectronics Technology Co.,Ltd.
【住所又は居所原語表記】No.9-2,Tangming Rd,Guangming New District,Shenzhen,Guangdong,China 518132
(74)【代理人】
【識別番号】100103894
【弁理士】
【氏名又は名称】家入 健
(72)【発明者】
【氏名】劉 淨
(72)【発明者】
【氏名】▲デン▼ 紅照
(72)【発明者】
【氏名】崔 正波
(72)【発明者】
【氏名】陳 昊
【テーマコード(参考)】
5C094
5F142
【Fターム(参考)】
5C094AA42
5C094BA23
5C094DB01
5C094DB02
5C094FA01
5F142AA33
5F142BA32
5F142CB23
5F142CD02
5F142DB54
5F142GA02
5F142GA11
(57)【要約】
本発明は、接地信号配線、駆動チップ、駆動チップ入出力信号配線及び電源線を含み、接地信号ピンが接地信号配線に接続され、駆動チップ入出力信号配線が隣接する2つの駆動チップのステージング信号入力ピン及びステージング信号出力ピンを接続するためのものであり、接地信号配線、駆動チップ入出力信号配線及び電源線が同層に設けられ、互いに交差しない表示パネルを開示している。
【選択図】図1
【特許請求の範囲】
【請求項1】
接地信号配線と、
前記接地信号配線と平行であって間隔をおいて設けられ、前記接地信号配線と第1方向に沿って延びる電源線と、
前記接地信号配線と前記電源線との間に設けられ、それぞれが接地信号ピン、ステージング信号入力ピン、ステージング信号出力ピン及び複数のデータ選択ピンを含む複数の駆動チップであって、前記接地信号ピン、前記ステージング信号入力ピン及び前記ステージング信号出力ピンが前記第1方向に沿って前記駆動チップの前記接地信号配線に近い側に間隔をおいて設けられ、複数の前記データ選択ピンが前記第1方向に沿って前記駆動チップの前記電源線に近い側に間隔をおいて設けられ、前記接地信号ピンが前記接地信号配線に接続される複数の駆動チップと、
隣接する2つの前記駆動チップの前記ステージング信号入力ピンと前記ステージング信号出力ピンとを接続するための駆動チップ入出力信号配線と、
前記駆動チップと前記電源線との間に位置する複数の発光ランプ群であって、各前記発光ランプ群の一端が対応する前記データ選択ピンに接続され、各前記発光ランプ群の他端が前記電源線に接続される複数の発光ランプ群と、を含み、
前記接地信号配線、前記駆動チップ入出力信号配線及び前記電源線が同層に設けられ、互いに交差しない表示パネル。
【請求項2】
前記表示パネルは、前記第1方向に沿って延びるとともに、前記ステージング信号入力ピンと前記データ選択ピンとの間に設けられるデータリードバック配線をさらに含み、前記データリードバック配線の端部が最も外側に位置する前記駆動チップのステージング信号出力ピンに接続される請求項1に記載の表示パネル。
【請求項3】
前記駆動チップは、前記データリードバック配線の両側にそれぞれ位置するデータ信号ピン及び電源信号ピンをさらに含み、前記表示パネルは、前記第1方向に沿って延びて前記データ信号ピンと前記データリードバック配線との間に位置するデータ転送配線と、前記第1方向に沿って延びるとともに前記電源信号ピンと前記データリードバック配線との間に位置する駆動チップ電源配線とをさらに含み、前記データ転送配線が前記データ信号ピンに接続され、前記駆動チップ電源配線が前記電源信号ピンに接続される請求項2に記載の表示パネル。
【請求項4】
前記データ信号ピンと前記複数のデータ選択ピンとが前記第1方向に沿って配列され、前記電源信号ピンと前記ステージング信号入力ピン、前記ステージング信号出力ピン及び前記接地信号ピンとが前記第1方向に沿って配列され、前記ステージング信号入力ピン及び前記ステージング信号出力ピンが前記接地信号ピンの両側に位置する請求項3に記載の表示パネル。
【請求項5】
複数の前記駆動チップが前記第1方向に沿って配列され、前記ステージング信号入力ピン及び前記ステージング信号出力ピンは、これらが属する列のピンの端部に位置し、前記駆動チップ入出力信号配線が前記第1方向に沿って延びる請求項4に記載の表示パネル。
【請求項6】
前記表示パネルは、区画通路配線をさらに含み、前記発光ランプ群の両端が前記区画通路配線を介して前記データ選択ピン及び前記電源線に接続される請求項5に記載の表示パネル。
【請求項7】
各前記駆動チップにおける前記データ選択ピンが4つであり、各前記駆動チップに対応する前記発光ランプ群の数が4つであり、前記区画通路配線が第1区画通路配線及び第2区画通路配線を含み、各前記発光ランプ群の一端が前記第1区画通路配線を介して対応する前記データ選択ピンに接続され、各前記発光ランプ群の他端が前記第2区画通路配線を介して前記電源線に接続される請求項6に記載の表示パネル。
【請求項8】
前記駆動チップは、前記電源信号ピンが属する列又は前記データ選択ピンが属する列に位置する空ピンを少なくとも1つさらに含む請求項7に記載の表示パネル。
【請求項9】
前記接地信号配線、前記駆動チップ入出力信号配線、前記データ転送配線、前記駆動チップ電源配線、前記データリードバック配線、前記第1区画通路配線、前記第2区画通路配線及び前記電源線が同層であって間隔をおいて設けられる請求項8に記載の表示パネル。
【請求項10】
前記第1区画通路配線及び前記第2区画通路配線が前記第1方向に沿って配列される請求項9に記載の表示パネル。
【請求項11】
接地信号配線と、
前記接地信号配線と平行であって間隔をおいて設けられる電源線と、
前記接地信号配線と前記電源線との間に設けられ、それぞれが接地信号ピン、ステージング信号入力ピン、ステージング信号出力ピン及び複数のデータ選択ピンを含む複数の駆動チップであって、前記接地信号ピン、前記ステージング信号入力ピン及び前記ステージング信号出力ピンが第1方向に沿って前記駆動チップの前記接地信号配線に近い側に間隔をおいて設けられ、複数の前記データ選択ピンが前記第1方向に沿って前記駆動チップの前記電源線に近い側に間隔をおいて設けられ、前記接地信号ピンが前記接地信号配線に接続される複数の駆動チップと、
隣接する2つの前記駆動チップの前記ステージング信号入力ピンと前記ステージング信号出力ピンとを接続するための駆動チップ入出力信号配線と、
前記駆動チップと前記電源線との間に位置する複数の発光ランプ群であって、各前記発光ランプ群の一端が対応する前記データ選択ピンに接続され、各前記発光ランプ群の他端が前記電源線に接続される複数の発光ランプ群と、を含み、
前記接地信号配線、前記駆動チップ入出力信号配線及び前記電源線が同層に設けられ、互いに交差しない表示パネル。
【請求項12】
前記表示パネルは、前記第1方向に沿って延びるとともに、前記ステージング信号入力ピンと前記データ選択ピンとの間に設けられるデータリードバック配線をさらに含み、前記データリードバック配線の端部が最も外側に位置する前記駆動チップのステージング信号出力ピンに接続される請求項11に記載の表示パネル。
【請求項13】
前記駆動チップは、前記データリードバック配線の両側にそれぞれ位置するデータ信号ピン及び電源信号ピンをさらに含み、前記表示パネルは、前記第1方向に沿って延びて前記データ信号ピンと前記データリードバック配線との間に位置するデータ転送配線と、前記第1方向に沿って延びるとともに前記電源信号ピンと前記データリードバック配線との間に位置する駆動チップ電源配線とをさらに含み、前記データ転送配線が前記データ信号ピンに接続され、前記駆動チップ電源配線が前記電源信号ピンに接続される請求項12に記載の表示パネル。
【請求項14】
前記データ信号ピンと前記複数のデータ選択ピンとが前記第1方向に沿って配列され、前記電源信号ピンと前記ステージング信号入力ピン、前記ステージング信号出力ピン及び前記接地信号ピンとが前記第1方向に沿って配列され、前記ステージング信号入力ピン及び前記ステージング信号出力ピンが前記接地信号ピンの両側に位置する請求項13に記載の表示パネル。
【請求項15】
複数の前記駆動チップが前記第1方向に沿って配列され、前記ステージング信号入力ピン及び前記ステージング信号出力ピンは、これらが属する列のピンの端部に位置し、前記駆動チップ入出力信号配線が前記第1方向に沿って延びる請求項14に記載の表示パネル。
【請求項16】
前記表示パネルは、区画通路配線をさらに含み、前記発光ランプ群の両端が前記区画通路配線を介して前記データ選択ピン及び前記電源線に接続される請求項15に記載の表示パネル。
【請求項17】
各前記駆動チップにおける前記データ選択ピンが4つであり、各前記駆動チップに対応する前記発光ランプ群の数が4つであり、前記区画通路配線が第1区画通路配線及び第2区画通路配線を含み、各前記発光ランプ群の一端が前記第1区画通路配線を介して対応する前記データ選択ピンに接続され、各前記発光ランプ群の他端が前記第2区画通路配線を介して前記電源線に接続される請求項16に記載の表示パネル。
【請求項18】
前記駆動チップは、前記電源信号ピンが属する列又は前記データ選択ピンが属する列に位置する空ピンを少なくとも1つさらに含む請求項17に記載の表示パネル。
【請求項19】
前記接地信号配線、前記駆動チップ入出力信号配線、前記データ転送配線、前記駆動チップ電源配線、前記データリードバック配線、前記第1区画通路配線、前記第2区画通路配線及び前記電源線が同層であって間隔をおいて設けられる請求項18に記載の表示パネル。
【請求項20】
前記第1区画通路配線及び前記第2区画通路配線が前記第1方向に沿って配列される請求項19に記載の表示パネル。
【発明の詳細な説明】
【技術分野】
【0001】
本発明は、表示の技術分野に関し、具体的には表示パネルに関する。
【背景技術】
【0002】
Mini LEDは、「サブミリ発光ダイオード」とも呼ばれ、Micro LEDと小ピッチディスプレイとの間にある、粒子(チップ)サイズが50μm~200μmのLEDで構成される表示画面を指す。Mini LEDダイレクトディスプレイやMini LEDバックライトディスプレイに広く使用されている。
【0003】
従来の製品において、金属配線方式は2層以上の金属配線方式であり、例えば、駆動チップ入出力信号配線、接地配線及び電源配線などが異なる層に設けられる。このように設けられる配線方式は、異なる金属層間でショート(short)、即ち短絡しやすくなり、コストが高くなるなどの問題が発生する。
【発明の概要】
【発明が解決しようとする課題】
【0004】
本発明の実施例は、従来技術において駆動チップ入出力信号配線及び電源配線が2層以上に設けられる場合に、短絡しやすくなるという問題を解決するために、表示パネルを提供する。
【課題を解決するための手段】
【0005】
本発明は、
接地信号配線と、
前記接地信号配線と平行であって間隔をおいて設けられ、前記接地信号配線と第1方向に沿って延びる電源線と、
前記接地信号配線と前記電源線との間に設けられ、それぞれが接地信号ピン、ステージング信号入力ピン、ステージング信号出力ピン及び複数のデータ選択ピンを含む複数の駆動チップであって、前記接地信号ピン、前記ステージング信号入力ピン及び前記ステージング信号出力ピンが前記第1方向に沿って前記駆動チップの前記接地信号配線に近い側に間隔をおいて設けられ、複数の前記データ選択ピンが前記第1方向に沿って前記駆動チップの前記電源線に近い側に間隔をおいて設けられ、前記接地信号ピンが前記接地信号配線に接続される複数の駆動チップと、
隣接する2つの前記駆動チップの前記ステージング信号入力ピンと前記ステージング信号出力ピンとを接続するための駆動チップ入出力信号配線と、
前記駆動チップと前記電源線との間に位置する複数の発光ランプ群であって、各前記発光ランプ群の一端が対応する前記データ選択ピンに接続され、各前記発光ランプ群の他端が前記電源線に接続される複数の発光ランプ群と、を含み、
前記接地信号配線、前記駆動チップ入出力信号配線及び前記電源線が同層に設けられ、互いに交差しない表示パネルを提供する。
【0006】
所望により、本発明のいくつかの実施例において、前記表示パネルは、前記第1方向に沿って延びるとともに、前記ステージング信号入力ピンと前記データ選択ピンとの間に設けられるデータリードバック配線をさらに含み、前記データリードバック配線の端部が最も外側に位置する前記駆動チップのステージング信号出力ピンに接続される。
【0007】
所望により、本発明のいくつかの実施例において、前記駆動チップは、前記データリードバック配線の両側にそれぞれ位置するデータ信号ピン及び電源信号ピンをさらに含み、前記表示パネルは、前記第1方向に沿って延びて前記データ信号ピンと前記データリードバック配線との間に位置するデータ転送配線と、前記第1方向に沿って延びるとともに前記電源信号ピンと前記データリードバック配線との間に位置する駆動チップ電源配線とをさらに含み、前記データ転送配線が前記データ信号ピンに接続され、前記駆動チップ電源配線が前記電源信号ピンに接続される。
【0008】
所望により、本発明のいくつかの実施例において、前記データ信号ピンと前記複数のデータ選択ピンとが前記第1方向に沿って配列され、前記電源信号ピンと前記ステージング信号入力ピン、前記ステージング信号出力ピン及び前記接地信号ピンとが前記第1方向に沿って配列され、前記ステージング信号入力ピン及び前記ステージング信号出力ピンが前記接地信号ピンの両側に位置する。
【0009】
所望により、本発明のいくつかの実施例において、複数の前記駆動チップが前記第1方向に沿って配列され、前記ステージング信号入力ピン及び前記ステージング信号出力ピンは、これらが属する列のピンの端部に位置し、前記駆動チップ入出力信号配線が前記第1方向に沿って延びる。
【0010】
所望により、本発明のいくつかの実施例において、前記表示パネルは、区画通路配線をさらに含み、前記発光ランプ群の両端が前記区画通路配線を介して前記データ選択ピン及び前記電源線に接続される。
【0011】
所望により、本発明のいくつかの実施例において、各前記駆動チップにおける前記データ選択ピンが4つであり、各前記駆動チップに対応する前記発光ランプ群の数が4つであり、前記区画通路配線が第1区画通路配線及び第2区画通路配線を含み、各前記発光ランプ群の一端が前記第1区画通路配線を介して対応する前記データ選択ピンに接続され、各前記発光ランプ群の他端が前記第2区画通路配線を介して前記電源線に接続される。
【0012】
所望により、本発明のいくつかの実施例において、前記駆動チップは、前記電源信号ピンが属する列又は前記データ選択ピンが属する列に位置する空ピンを少なくとも1つさらに含む。
【0013】
所望により、本発明のいくつかの実施例において、前記接地信号配線、前記駆動チップ入出力信号配線、前記データ転送配線、前記駆動チップ電源配線、前記データリードバック配線、前記第1区画通路配線、前記第2区画通路配線及び前記電源線が同層であって間隔をおいて設けられる。
【0014】
所望により、本発明のいくつかの実施例において、前記第1区画通路配線及び前記第2区画通路配線が前記第1方向に沿って配列される。
【0015】
本発明の実施例は、
接地信号配線と、
前記接地信号配線と平行であって間隔をおいて設けられる電源線と、
前記接地信号配線と前記電源線との間に設けられ、それぞれが接地信号ピン、ステージング信号入力ピン、ステージング信号出力ピン及び複数のデータ選択ピンを含む複数の駆動チップであって、前記接地信号ピン、前記ステージング信号入力ピン及び前記ステージング信号出力ピンが第1方向に沿って前記駆動チップの前記接地信号配線に近い側に間隔をおいて設けられ、複数の前記データ選択ピンが前記第1方向に沿って前記駆動チップの前記電源線に近い側に間隔をおいて設けられ、前記接地信号ピンが前記接地信号配線に接続される複数の駆動チップと、
隣接する2つの前記駆動チップの前記ステージング信号入力ピンと前記ステージング信号出力ピンとを接続するための駆動チップ入出力信号配線と、
前記駆動チップと前記電源線との間に位置する複数の発光ランプ群であって、各前記発光ランプ群の一端が対応する前記データ選択ピンに接続され、各前記発光ランプ群の他端が前記電源線に接続される複数の発光ランプ群と、を含み、
前記接地信号配線、前記駆動チップ入出力信号配線及び前記電源線が同層に設けられ、互いに交差しない表示パネルをさらに提供する。
【0016】
所望により、本発明のいくつかの実施例において、前記表示パネルは、前記第1方向に沿って延びるとともに、前記ステージング信号入力ピンと前記データ選択ピンとの間に設けられるデータリードバック配線をさらに含み、前記データリードバック配線の端部が最も外側に位置する前記駆動チップのステージング信号出力ピンに接続される。
【0017】
所望により、本発明のいくつかの実施例において、前記駆動チップは、前記データリードバック配線の両側にそれぞれ位置するデータ信号ピン及び電源信号ピンをさらに含み、前記表示パネルは、前記第1方向に沿って延びて前記データ信号ピンと前記データリードバック配線との間に位置するデータ転送配線と、前記第1方向に沿って延びるとともに前記電源信号ピンと前記データリードバック配線との間に位置する駆動チップ電源配線とをさらに含み、前記データ転送配線が前記データ信号ピンに接続され、前記駆動チップ電源配線が前記電源信号ピンに接続される。
【0018】
所望により、本発明のいくつかの実施例において、前記データ信号ピンと前記複数のデータ選択ピンとが前記第1方向に沿って配列され、前記電源信号ピンと前記ステージング信号入力ピン、前記ステージング信号出力ピン及び前記接地信号ピンとが前記第1方向に沿って配列され、前記ステージング信号入力ピン及び前記ステージング信号出力ピンが前記接地信号ピンの両側に位置する。
【0019】
所望により、本発明のいくつかの実施例において、複数の前記駆動チップが前記第1方向に沿って配列され、前記ステージング信号入力ピン及び前記ステージング信号出力ピンは、これらが属する列のピンの端部に位置し、前記駆動チップ入出力信号配線が前記第1方向に沿って延びる。
【0020】
所望により、本発明のいくつかの実施例において、前記表示パネルは、区画通路配線をさらに含み、前記発光ランプ群の両端が前記区画通路配線を介して前記データ選択ピン及び前記電源線に接続される。
【0021】
所望により、本発明のいくつかの実施例において、各前記駆動チップにおける前記データ選択ピンが4つであり、各前記駆動チップに対応する前記発光ランプ群の数が4つであり、前記区画通路配線が第1区画通路配線及び第2区画通路配線を含み、各前記発光ランプ群の一端が前記第1区画通路配線を介して対応する前記データ選択ピンに接続され、各前記発光ランプ群の他端が前記第2区画通路配線を介して前記電源線に接続される。
【0022】
所望により、本発明のいくつかの実施例において、前記駆動チップは、前記電源信号ピンが属する列又は前記データ選択ピンが属する列に位置する空ピンを少なくとも1つさらに含む。
【0023】
所望により、本発明のいくつかの実施例において、前記接地信号配線、前記駆動チップ入出力信号配線、前記データ転送配線、前記駆動チップ電源配線、前記データリードバック配線、前記第1区画通路配線、前記第2区画通路配線及び前記電源線が同層であって間隔をおいて設けられる。
【0024】
所望により、本発明のいくつかの実施例において、前記第1区画通路配線及び前記第2区画通路配線が前記第1方向に沿って配列される。
【発明の効果】
【0025】
本発明は、接地信号配線、複数の発光ランプ群、駆動チップ、駆動チップ入出力信号配線及び電源線を含む表示パネルを開示し、電源線が接地信号配線と平行であって間隔をおいて設けられる。複数の駆動チップが接地信号配線と電源線との間に設けられ、各駆動チップが接地信号ピン、ステージング信号入力ピン、ステージング信号出力ピン及び複数のデータ選択ピンを含み、接地信号ピン、ステージング信号入力ピン及びステージング信号出力ピンが第1方向に沿って駆動チップの接地信号配線に近い側に間隔をおいて設けられ、複数のデータ選択ピンが第1方向に沿って駆動チップの電源線に近い側に間隔をおいて設けられ、接地信号ピンが接地信号配線に接続される。駆動チップ入出力信号配線が隣接する2つの駆動チップのステージング信号入力ピンとステージング信号出力ピンとを接続するためのものである。複数の発光ランプ群が駆動チップと電源線との間に位置し、各発光ランプ群の一端が対応するデータ選択ピンに接続され、各発光ランプ群の他端が電源線に接続される。接地信号配線、駆動チップ入出力信号配線及び電源線が同層に設けられ、互いに交差しない。本発明では、接地信号配線、駆動チップ入出力信号配線及び電源線を同層に設けることで、接地信号配線、駆動チップ入出力信号配線及び電源線が異なる層に設けられることにより短絡しやすくなるという問題の発生を防止して、表示パネルの良品率を向上させる。
【図面の簡単な説明】
【0026】
本発明の実施例における技術的手段をより明確に説明するために、以下、実施例の説明で使用する必要がある図面を簡単に紹介する。以下の説明における図面は、本発明の幾つかの実施例に過ぎず、当業者にとっては創造的努力なしにこれらの図面から他の図面を導き出すこともできることは明らかである。
図1図1は本発明の実施例に係る表示パネルの平面模式図である。
【発明を実施するための形態】
【0027】
以下、本発明の実施例における図面を参照しながら、本発明の実施例における技術的手段を明確かつ完全に説明するが、説明した実施例は本発明の実施例のすべてではなく、単に実施例の一部であることは明らかである。本発明における実施例に基づいて、当業者が創造的努力なしに取得したすべての他の実施例は、いずれも本発明の保護範囲に属している。また、ここで記載する具体的な実施形態は本発明を説明や解釈するためのものであり、本発明を限定するためのものではないことを理解されたい。本発明において、反対の説明がなされない場合、「上」及び「下」などの使用される方向の語句は、通常、装置が実際に使用されている状態又は稼働している状態における上及び下を意味し、具体的に添付図面における図面方向を指し、「内」及び「外」は、装置の輪郭について示すものである。本発明において、「反応」とは、化学反応であってもよいし、物理反応であってもよい。
【0028】
本発明の実施例は、表示パネルを提供する。表示パネルは、接地信号配線、複数の発光ランプ群、駆動チップ、駆動チップ入出力信号配線及び電源線を含む。電源線が接地信号配線と平行であって間隔をおいて設けられる。複数の駆動チップが接地信号配線と電源線との間に設けられ、各駆動チップが接地信号ピン、ステージング信号入力ピン、ステージング信号出力ピン及び複数のデータ選択ピンを含み、接地信号ピン、ステージング信号入力ピン及びステージング信号出力ピンが第1方向に沿って駆動チップの接地信号配線に近い側に間隔をおいて設けられ、複数のデータ選択ピンが第1方向に沿って駆動チップの電源線に近い側に間隔をおいて設けられ、接地信号ピンが接地信号配線に接続される。駆動チップ入出力信号配線が隣接する2つの駆動チップのステージング信号入力ピンとステージング信号出力ピンとを接続するためのものである。複数の発光ランプ群が駆動チップと電源線との間に位置し、各発光ランプ群の一端が対応するデータ選択ピンに接続され、各発光ランプ群の他端が電源線に接続される。接地信号配線、駆動チップ入出力信号配線及び電源線が同層に設けられ、互いに交差しない。
【0029】
本発明では、接地信号配線、駆動チップ入出力信号配線及び電源線が同層に設けられ、互いに交差しないことで、接地信号配線、駆動チップ入出力信号配線及び電源線が異なる層に設けることにより短絡しやすくなるという問題の発生を防止することができる。
【0030】
以下、詳細に説明する。
【0031】
図1を参照すると、図1は本発明の実施例に係る表示パネルの平面模式図である。表示パネル10は、接地信号配線GND、発光ランプ群100、駆動チップ200、駆動チップ入出力信号配線300及び電源線VLEDを含む。接地信号配線GNDは、電源線VLEDと平行であって間隔をおいて設けられる。複数の駆動チップ200は、接地信号配線GNDと電源線VLEDとの間に設けられる。各駆動チップ200は、接地信号ピンGND、ステージング信号入力ピンDi、ステージング信号出力ピンDo及び複数のデータ選択ピンを含む。接地信号ピンGND、ステージング信号入力ピンDi及びステージング信号出力ピンDoは、第1方向Yに沿って駆動チップ200の接地信号配線GNDに近い側に間隔をおいて設けられる。複数のデータ選択ピンは、第1方向Yに沿って駆動チップ200の電源線VLEDに近い側に間隔をおいて設けられる。接地信号ピンGNDは、接地信号配線GNDに接続される。駆動チップ入出力信号配線300は、隣接する2つの駆動チップ200のステージング信号入力ピンDiとステージング信号出力ピンDoとを接続するためのものである。複数の発光ランプ群100は、駆動チップ200と電源線VLEDとの間に位置する。各発光ランプ群100の一端は、対応するデータ選択ピンに接続され、各発光ランプ群100の他端は、電源線VLEDに接続される。接地信号配線GND、駆動チップ入出力信号配線300及び電源線VLEDは同層に設けられ、互いに交差しない。
【0032】
接地信号配線GNDは、外部駆動素子の接地信号を駆動チップ200に入力するためのものである。駆動チップ入出力信号配線300は、アドレス信号を転送するためのものである。接地信号配線GND、駆動チップ入出力信号配線300及び電源線VLEDは、第1方向Yに沿って延びる。
【0033】
一実施例において、駆動チップ200のサイズは1500×1500μm未満である。
【0034】
一実施例において、ステージング信号出力ピンDo、接地信号ピンGND及びステージング信号入力ピンDiは、第1方向Yに沿って順次配列されて間隔をおいて設けられる。
【0035】
一実施例において、ピンの平面形状は、円形、長方形、正方形又は他の形状などであってもよい。
【0036】
一実施例において、表示パネル10は、データリードバック配線400をさらに含む。データリードバック配線400は、第1方向Yに沿って延びるとともに、ステージング信号入力ピンDiとデータ選択ピンとの間に設けられる。データリードバック配線400と接地信号配線GND、電源線VLED及び駆動チップ入出力信号配線300とは、同層に設けられ、互いに交差しない。データリードバック配線400は、駆動チップ入出力信号配線300の接地信号配線GNDから遠い側に位置する。データリードバック配線400は、第1方向Yに沿って延びる。データリードバック配線400の端部は、最も外側に位置する駆動チップ200のステージング信号出力ピンDoに接続される。
【0037】
一実施例において、データリードバック配線400は、第1方向Yに沿って延びる一部の配線と、接続される第2方向Xに沿って延びる一部の配線とからなる。
【0038】
一実施例において、駆動チップ200にはデータ信号ピンData及び電源信号ピンVCCがさらに設けられる。表示パネル10は駆動チップ電源配線500及びデータ転送配線600をさらに含む。データ信号ピンData及び電源信号ピンVCCは、データリードバック配線400の両側に位置する。データ転送配線600は、第1方向Yに沿って延びるとともに、データ信号ピンDataとデータリードバック配線400との間に位置する。駆動チップ電源配線500は、第1方向Yに沿って延びるとともに、電源信号ピンVCCとデータリードバック配線400との間に位置する。データ転送配線600は、データ信号ピンDataに接続される。駆動チップ電源配線500は、電源信号ピンVCCに接続される。
【0039】
具体的には、電源信号ピンVCCと接地信号ピンGND、ステージング信号出力ピンDo及びステージング信号入力ピンDiとは、第1方向Yに沿って間隔をおいて配列されるとともに、データリードバック配線400の接地信号配線GNDに近い側に位置する。電源信号ピンVCCは、接地信号ピンGNDとステージング信号入力ピンDiとの間に位置し、即ちステージング信号入力ピンDi及びステージング信号出力ピンDoは、属する列のピンの端部に位置し、つまり、ステージング信号入力ピンDi及びステージング信号出力ピンDoは、接地信号ピンGNDの両側に位置する。ステージング信号出力ピンDo、接地信号ピンGND、電源信号ピンVCC及びステージング信号入力ピンDiは、第1方向Yに沿って順次配列される。データ信号ピンDataと複数のデータ選択ピンとは、第1方向Yに沿って間隔をおいて配列されるとともに、データリードバック配線400の接地信号配線GNDから遠い側に位置する。複数のデータ選択ピンと電源信号ピンVCCとは、第1方向Yに沿って間隔をおいて順次配列される。データ転送配線600は、外部駆動素子のデータ信号を駆動チップ200に転送するためのものである。駆動チップ電源配線500、データリードバック配線400及びデータ転送配線600は、接地信号配線GNDと電源線VLEDとの間に位置し、第1方向Yに沿って延び、第2方向Xに沿って間隔をおいて配列される。第2方向Xと第1方向Yとは交差する。
【0040】
各駆動チップ電源配線500は、複数の駆動チップ200の電源信号ピンVCCに接続される。各データ転送配線600は、複数の駆動チップ200のデータ信号ピンDataに接続される。
【0041】
一実施例において、駆動チップ電源配線500、データ転送配線600、接地信号配線GND、駆動チップ入出力信号配線300及び電源線VLEDは、同層に設けられ、互いに交差しない。
【0042】
なお、電源信号ピンVCCとデータ信号ピンDataとの位置は、互換可能である。例えば、データ信号ピンDataは、接地信号ピンGNDとステージング信号入力ピンDiとの間に位置する。電源信号ピンVCCと複数のデータ選択ピンとは、第1方向Yに沿って間隔をおいて配列される。したがって、電源信号ピンVCCとデータ信号ピンDataとが互換するときに、駆動チップ電源配線500とデータ転送配線600との位置も互換する必要がある。
【0043】
一実施例において、駆動チップ200は、少なくとも1つの空ピンNGをさらに含む。空ピンNGは、電源信号ピンVCCが属する列又はデータ選択ピンDataが属する列に位置する。具体的には、空ピンNGと電源信号ピンVCC、接地信号ピンGND、ステージング信号出力ピンDo及びステージング信号入力ピンDiとが第1方向Yに沿って配列されるとともに接地信号配線GNDに近い側に位置し、空ピンNGが電源信号ピンVCCと接地信号ピンGNDとの間に位置する。又は、空ピンNGとデータ選択ピンData、接地信号ピンGND、ステージング信号出力ピンDo及びステージング信号入力ピンDiとが第1方向Yに沿って配列されるとともに、接地信号配線GNDに近い側に位置し、空ピンNGがデータ選択ピンDataと接地信号ピンGNDとの間に位置する。
【0044】
一実施例において、表示パネル10は、区画通路配線をさらに含む。各発光ランプ群100の両端が区画通路配線を介してデータ選択ピン及び電源線VLEDに接続される。
【0045】
一実施例において、各駆動チップ200におけるデータ選択ピンが4つであり、4つのデータ選択ピンが第1データ選択ピンO1、第2データ選択ピンO2、第3データ選択ピンO3及び第4データ選択ピンO4を含む。区画通路配線が第1区画通路配線700及び第2区画通路配線800を含む。複数の発光ランプ群100が第1方向Yに沿って配列される。発光ランプ群100の数が4つであり、4つの発光ランプ群100が第1発光ランプ群110、第2発光ランプ群120、第3発光ランプ群130及び第4発光ランプ群140を含む。各発光ランプ群100の一端が第1区画通路配線700を介して対応するデータ選択ピンに接続される。各発光ランプ群100の他端が第1区画通路配線700を介して電源線VLEDに接続される。
【0046】
具体的には、データ信号ピンData、第1データ選択ピンO1、第2データ選択ピンO2、第3データ選択ピンO3及び第4データ選択ピンO4が第1方向Yに沿って配列されるか、又は、電源信号ピンVCC、第1データ選択ピンO1、第2データ選択ピンO2、第3データ選択ピンO3及び第4データ選択ピンO4が第1方向Yに沿って配列される。第1区画通路配線700は、データリードバック配線400と発光ランプ群100との間に位置する。第1区画通路配線700は、第1区画配線710、第2区画配線720、第3区画配線730及び第4区画配線740を含む。第1区画配線710、第2区画配線720、第3区画配線730及び第4区画配線740は、同層に設けられ、互いに交差しない。第1発光ランプ群110の一端は、第1区画配線710を介して第1データ選択ピンO1に接続される。第2発光ランプ群120の一端は、第2区画配線720を介して第2データ選択ピンO2に接続される。第3発光ランプ群130の一端は、第3区画配線730を介して第3データ選択ピンO3に接続される。第4発光ランプ群140の一端は、第4区画配線740を介して第4データ選択ピンO4に接続される。
【0047】
次いで、第2区画通路配線800は、電源線VLEDと発光ランプ群100との間に位置する。第2区画通路配線800は、第1通路配線810、第2通路配線820、第3通路配線830及び第4通路配線840を含む。第1通路配線810、第2通路配線820、第3通路配線830及び第4通路配線840は、同層に設けられ、互いに交差しない。第1発光ランプ群110の他端は、第1通路配線810を介して電源線VLEDに接続される。第2発光ランプ群120の他端は、第2通路配線820を介して電源線VLEDに接続される。第3発光ランプ群130の他端は、第3通路配線830を介して電源線VLEDに接続される。第4発光ランプ群140の他端は、第4通路配線840を介して電源線VLEDに接続される。
【0048】
なお、データ信号ピンData、第1データ選択ピンO1、第2データ選択ピンO2、第3データ選択ピンO3及び第4データ選択ピンO4の位置は互換可能である。データ信号ピンData、第1データ選択ピンO1、第2データ選択ピンO2、第3データ選択ピンO3及び第4データ選択ピンO4の位置が互換するときに、対応して接続される配線の配置も互換する。又は、電源信号ピンVCC、第1データ選択ピンO1、第2データ選択ピンO2、第3データ選択ピンO3及び第4データ選択ピンO4の位置が互換可能であり、電源信号ピンVCC、第1データ選択ピンO1、第2データ選択ピンO2、第3データ選択ピンO3及び第4データ選択ピンO4の位置が互換するときに、対応して接続される配線の配置も互換する。
【0049】
他の実施例において、各駆動チップ200におけるデータ選択ピンの数が4つ超又は4つ未満設けられてもよい。
【0050】
一実施例において、接地信号配線GND、駆動チップ入出力信号配線300、駆動チップ電源配線500、データリードバック配線400、データ転送配線600、第1区画通路配線700、第2区画通路配線800及び電源線VLEDが同層であって間隔をおいて設けられる。
【0051】
各発光ランプ群100には、LEDランプがそれぞれ設けられる。LEDランプは、Mini LEDランプであってもよい。LEDランプの数は、1個、2個、4個、6個、8個、10個、12個、14個又は16個などであってもよい。LEDランプの数が少なくとも2個である場合に、LEDランプの間は、直列接続されるか又は並列接続される。LEDランプの間の距離に限定されるものではない。
【0052】
例えば、ステージング信号出力ピンDo、接地信号ピンGND、空ピンNG、電源信号ピンVCC及びステージング信号入力ピンDiは、第1方向Yに沿って順次配列される。ステージング信号出力ピンDo、接地信号ピンGND、空ピンNG、電源信号ピンVCC及びステージング信号入力ピンDiは、データリードバック配線400の接地信号配線GNDに近い側に位置する。第1データ選択ピンO1、第2データ選択ピンO2、第3データ選択ピンO3、第4データ選択ピンO4及びデータ信号ピンDataは、第1方向Yに沿って順次配列される。第1データ選択ピンO1、第2データ選択ピンO2、第3データ選択ピンO3、第4データ選択ピンO4及びデータ信号ピンDataは、データリードバック配線400の接地信号配線GNDから遠い側に位置する。ステージング信号出力ピンDoと第1データ選択ピンO1とは対称に設けられ、即ちステージング信号出力ピンDo及び第1データ選択ピンO1は第2方向Xに沿って順次配列される。接地信号ピンGNDと第2データ選択ピンO2とは対称に設けられる。空ピンNGと第3データ選択ピンO3とは対称に設けられる。電源信号ピンVCCと第4データ選択ピンO4とは対称に設けられる。ステージング信号入力ピンDiとデータ信号ピンDataとは対称に設けられる。接地信号配線GND、駆動チップ入出力信号配線300、駆動チップ電源配線500、データリードバック配線400、データ転送配線600、第1区画通路配線700、第2区画通路配線800及び電源線VLEDは、第2方向Xに沿って順次配列される。接地信号配線GND、駆動チップ入出力信号配線300、データ転送配線600、駆動チップ電源配線500、データリードバック配線400及び電源線VLEDは、第1方向Yに沿って延びて、接地信号配線GND、駆動チップ入出力信号配線300、データ転送配線600、駆動チップ電源配線500、データリードバック配線400及び電源線VLEDは、同層であって間隔をおいて設けられる。駆動チップ入出力信号配線300、駆動チップ電源配線500、データリードバック配線400、データ転送配線600及び第1区画通路配線700は、接地信号配線GNDと発光ランプ群100との間に位置する。第2区画通路配線800は、発光ランプ群100と電源線VLEDとの間に位置する。第1区画通路配線700及び第2区画通路配線800は、第2方向Xに沿って延びる。第1発光ランプ群110、第2発光ランプ群120、第3発光ランプ群130及び第4発光ランプ群140は、第1方向Yに沿って順次配列される。隣接する2つの駆動チップ200のステージング信号出力ピンDoとステージング信号入力ピンDiとは、駆動チップ入出力信号配線300を介して接続される。接地信号ピンGNDは、接地信号配線GNDに接続される。電源信号ピンVCCは、駆動チップ電源配線500に接続される。データ転送配線600は、データ信号ピンDataに接続される。第1発光ランプ群110の一端は、第1区画配線710を介して第1データ選択ピンO1に接続される。第1発光ランプ群110の他端は、第1通路配線810を介して電源線VLEDに接続される。第2発光ランプ群120の一端は、第2区画配線720を介して第2データ選択ピンO2に接続される。第2発光ランプ群120の他端は、第2通路配線820を介して電源線VLEDに接続される。第3発光ランプ群130の一端は、第3区画配線730を介して第3データ選択ピンO3に接続される。第3発光ランプ群130の他端は、第3通路配線830を介して電源線VLEDに接続される。第4発光ランプ群140の一端は、第4区画配線740を介して第4データ選択ピンO4に接続される。第4発光ランプ群140の他端は、第4通路配線840を介して電源線VLEDに接続される。つまり、駆動チップ200に10個のピンが設けられる。
【0053】
又は、ステージング信号出力ピンDo、接地信号ピンGND、空ピンNG、データ信号ピンData及びステージング信号入力ピンDiが第1方向Yに沿って順次配列される。ステージング信号出力ピンDo、接地信号ピンGND、空ピンNG、データ信号ピンData及びステージング信号入力ピンDiは、データリードバック配線400の接地信号配線GNDに近い側に位置する。第1データ選択ピンO1、第2データ選択ピンO2、第3データ選択ピンO3、第4データ選択ピンO4及び電源信号ピンVCCは、第1方向Yに沿って順次配列される。第1データ選択ピンO1、第2データ選択ピンO2、第3データ選択ピンO3、第4データ選択ピンO4及び電源信号ピンVCCは、データリードバック配線400の接地信号配線GNDから遠い側に位置する。ステージング信号出力ピンDoと第1データ選択ピンO1とは、対称に設けられる。接地信号ピンGNDと第2データ選択ピンO2とは、対称に設けられる。空ピンNGと第3データ選択ピンO3とは、対称に設けられる。データ信号ピンDataと第4データ選択ピンO4とは、対称に設けられる。ステージング信号入力ピンDiと電源信号ピンVCCとは、対称に設けられる。接地信号配線GND、駆動チップ入出力信号配線300、データ転送配線600、データリードバック配線400、駆動チップ電源配線500、第1区画通路配線700、第2区画通路配線800及び電源線VLEDは、第2方向Xに沿って順次配列される。接地信号配線GND、駆動チップ入出力信号配線300、データ転送配線600、駆動チップ電源配線500、データリードバック配線400及び電源線VLEDは、第1方向Yに沿って延びて、接地信号配線GND、駆動チップ入出力信号配線300、データ転送配線600、駆動チップ電源配線500、データリードバック配線400及び電源線VLEDは、同層であって間隔をおいて設けられる。駆動チップ入出力信号配線300、駆動チップ電源配線500、データリードバック配線400、データ転送配線600及び第1区画通路配線700は、接地信号配線GNDと発光ランプ群100との間に位置する。第2区画通路配線800は、発光ランプ群100と電源線VLEDとの間に位置する。第1区画通路配線700及び第2区画通路配線800は、第2方向Xに沿って延びる。第1発光ランプ群110、第2発光ランプ群120、第3発光ランプ群130及び第4発光ランプ群140は、第1方向Yに沿って順次配列される。隣接する2つの駆動チップ200のステージング信号出力ピンDoとステージング信号入力ピンDiとは、駆動チップ入出力信号配線300を介して接続される。接地信号ピンGNDは、接地信号配線GNDに接続される。電源信号ピンVCCは、駆動チップ電源配線500に接続される。データ転送配線600は、データ信号ピンDataに接続される。第1発光ランプ群110の一端は、第1区画配線710を介して第1データ選択ピンO1に接続される。第1発光ランプ群110の他端は、第1通路配線810を介して電源線VLEDに接続される。第2発光ランプ群120の一端は、第2区画配線720を介して第2データ選択ピンO2に接続される。第2発光ランプ群120の他端は、第2通路配線820を介して電源線VLEDに接続される。第3発光ランプ群130の一端は、第3区画配線730を介して第3データ選択ピンO3に接続される。第3発光ランプ群130の他端は、第3通路配線830を介して電源線VLEDに接続される。第4発光ランプ群140の一端は、第4区画配線740を介して第4データ選択ピンO4に接続される。第4発光ランプ群140の他端は、第4通路配線840を介して電源線VLEDに接続される。
【0054】
他の実施例において、駆動チップ200に10個超のピン又は10個未満のピンが設けられてもよい。
【0055】
本発明において、接地信号配線GND、駆動チップ入出力信号配線300、データ配線、駆動チップ電源配線、データリードバック配線及び電源線VLEDを同層であって間隔をおいて設けるとともに、ステージング信号出力ピンDo、接地信号ピンGND、空ピンNG、電源信号ピンVCC、ステージング信号入力ピンDi、複数のデータ選択ピン及びデータ信号ピンDataの位置を調整することにより、配線のジャンプを減少させて、短絡しやすくなるという問題の発生を防止し、表示パネル10の良品率を向上させるとともに、コストダウンし、そして、駆動チップ200に空ピンNGを設けることにより、駆動チップ200のピンの配列が対称となり、駆動チップ200の製造工程を簡略化し、製造サイクルを短縮し、コストダウンする。
【0056】
動作原理は、以下の通りである。外部駆動素子により提供されるLEDランプの正極の電圧が電源線VLEDを介して発光ランプ群100に転送され、外部駆動素子により提供されるアドレス信号が駆動チップ入出力信号配線300を介して駆動チップ200に転送され、外部駆動素子により提供される転送電源信号が駆動チップ電源配線VCCを介して駆動チップ200に転送され、外部駆動素子により提供されるデータ信号がデータ転送配線Dataを介して駆動チップ200に転送され、外部駆動素子により提供される接地信号が接地信号配線GNDを介して駆動チップ200に転送された後に、駆動チップ200の第1データ選択ピンO1、第2データ選択ピンO2、第3データ選択ピンO3及び第4データ選択ピンO4の出力電圧を異ならせる。即ち、4つの通路の出力電圧が異なるため、各発光ランプ群のLEDランプの負極の電圧が異なり、各発光ランプ群のLEDの輝度を異ならせることにより、表示パネル10を動作させる。
【0057】
なお、本発明に係る表示パネル10がMini LEDバックライト製品又はMini LED表示画面製品であってもよい。
【0058】
本発明は、接地信号配線GND、発光ランプ群100、駆動チップ200、駆動チップ入出力信号配線300、駆動チップ電源配線500、データリードバック配線400、データ転送配線600及び電源線VLEDを含み、駆動チップ入出力信号配線300が接地信号配線GNDと駆動チップ電源配線500との間に位置し、データリードバック配線400が駆動チップ入出力信号配線300とデータ転送配線600との間に位置し、データ転送配線600がデータリードバック配線400と電源線VLEDとの間に位置し、接地信号配線GNDが駆動チップ200に接続され、駆動チップ入出力信号配線300が隣接する2つの駆動チップ200に接続され、駆動チップ電源配線500が始端の駆動チップ200及び末端の駆動チップ200に接続され、発光ランプ群100が駆動チップ200に接続され、発光ランプ群100が電源線VLEDに接続され、接地信号配線GND、駆動チップ入出力信号配線300、駆動チップ電源配線500、データリードバック配線400、データ転送配線600及び電源線VLEDが同層に設けられる表示パネル10を開示している。本発明において、接地信号配線GND、駆動チップ入出力信号配線300、駆動チップ電源配線500、データリードバック配線400、データ転送配線600及び電源線VLEDを同層であって間隔をおいて設けるとともに、対応するピンの位置を調整することで、接地信号配線GND、駆動チップ入出力信号配線300、駆動チップ電源配線500、データリードバック配線400、データ転送配線600及び電源線VLEDが異なる層に設けられることにより短絡しやすくなるという問題の発生を防止して、表示パネル10の良品率を向上させ、コストダウンする。
【0059】
以上、本発明の実施例に係る表示パネルについて詳細に説明したが、本明細書では具体的な実施例を用いて本発明の原理及び実施形態について説明されており、上記の実施例の説明は本発明の方法及びその核心的な思想を理解するためにのみ用いられる。一方、当業者であれば、本発明の構想に基づき、具体的な実施形態及び適用範囲に変更を加えることがあり、要約すると、本明細書の内容は本発明を限定するものとして理解されるべきではない。
図1
【国際調査報告】