IP Force 特許公報掲載プロジェクト 2022.1.31 β版

知財求人 - 知財ポータルサイト「IP Force」

▶ 恵科股▲分▼有限公司の特許一覧

特表2024-545473画素駆動回路、画素駆動方法及び表示装置
<>
  • 特表-画素駆動回路、画素駆動方法及び表示装置 図1
  • 特表-画素駆動回路、画素駆動方法及び表示装置 図2
  • 特表-画素駆動回路、画素駆動方法及び表示装置 図3
< >
(19)【発行国】日本国特許庁(JP)
(12)【公報種別】公表特許公報(A)
(11)【公表番号】
(43)【公表日】2024-12-06
(54)【発明の名称】画素駆動回路、画素駆動方法及び表示装置
(51)【国際特許分類】
   G09G 3/3233 20160101AFI20241129BHJP
   G09G 3/20 20060101ALI20241129BHJP
   G09F 9/30 20060101ALI20241129BHJP
   H10K 50/82 20230101ALI20241129BHJP
   H10K 59/131 20230101ALI20241129BHJP
   H10K 59/123 20230101ALI20241129BHJP
   H10K 50/81 20230101ALI20241129BHJP
   H10K 59/121 20230101ALI20241129BHJP
【FI】
G09G3/3233
G09G3/20 611H
G09G3/20 624B
G09F9/30 338
G09F9/30 365
H10K50/82
H10K59/131
H10K59/123
H10K50/81
H10K59/121 213
H10K59/121 216
【審査請求】有
【予備審査請求】未請求
(21)【出願番号】P 2024538720
(86)(22)【出願日】2023-05-19
(85)【翻訳文提出日】2024-06-25
(86)【国際出願番号】 CN2023095261
(87)【国際公開番号】W WO2024098712
(87)【国際公開日】2024-05-16
(31)【優先権主張番号】202211398611.7
(32)【優先日】2022-11-09
(33)【優先権主張国・地域又は機関】CN
(81)【指定国・地域】
(71)【出願人】
【識別番号】521141718
【氏名又は名称】恵科股▲分▼有限公司
【氏名又は名称原語表記】HKC Corporation Limited
【住所又は居所原語表記】1F-3F, 5F-7F of Factory Building 1, 7F of Factory Building 6, Huike Industrial Park, No.1 Industrial 2nd Road, Shilong Community, Shiyan Street, Baoan District, Shenzhen, China
(74)【代理人】
【識別番号】100147485
【弁理士】
【氏名又は名称】杉村 憲司
(74)【代理人】
【識別番号】230118913
【弁護士】
【氏名又は名称】杉村 光嗣
(74)【代理人】
【識別番号】100186716
【弁理士】
【氏名又は名称】真能 清志
(72)【発明者】
【氏名】樊 涛
(72)【発明者】
【氏名】康 ▲バオ▼虹
【テーマコード(参考)】
3K107
5C080
5C094
5C380
【Fターム(参考)】
3K107AA01
3K107BB01
3K107CC33
3K107CC35
3K107DD21
3K107DD26
3K107DD39
3K107EE04
3K107HH05
5C080AA06
5C080BB05
5C080JJ03
5C080JJ04
5C080KK02
5C080KK43
5C094AA02
5C094BA03
5C094BA27
5C094CA19
5C094DB04
5C094FB14
5C380AA01
5C380AB06
5C380AC07
5C380AC08
5C380BA38
5C380BA39
5C380CC07
5C380CC26
5C380CC33
5C380CC39
5C380CC64
5C380CD028
5C380HA12
(57)【要約】
本開示は、画素駆動回路、方法及び表示装置に関し、画素駆動回路は、発光素子、駆動トランジスタ、蓄積容量、補償容量、第1~第3制御ユニットを含み、駆動トランジスタの制御端、第1端、第2端は、G点、S点、D点に対応して接続され、第1制御ユニットの第1応答端、受信端、出力端は、第1制御線、電源線、S点に対応して接続され、第2制御ユニットの第2応答端、接地端、データ信号端、第1~第3接続端は、走査線、接地線、データ線、G点、Q点、蓄積容量の第1端に対応して接続され、蓄積容量の第2端は、S点に接続され、第3制御ユニットの第3応答端、第4~第6接続端は、第2制御線、Q点、D点、発光素子のアノードに対応して接続され、発光素子のカソードは、接地線に接続され、補償容量の両端は、G点及びQ点に対応して接続されている。
【選択図】図1
【特許請求の範囲】
【請求項1】
発光素子と、駆動トランジスタとを含む画素駆動回路であって、
前記駆動トランジスタの制御端は、G点に接続され、前記駆動トランジスタの第1端は、S点に接続され、前記駆動トランジスタの第2端は、D点に接続され、
前記画素駆動回路は、さらに、蓄積容量と、補償容量と、第1制御ユニットと、第2制御ユニットと、第3制御ユニットとを含み、
前記第1制御ユニットは、第1制御線に接続された第1応答端と、電源線に接続された受信端と、前記S点に接続された出力端とを含み、前記第1応答端は、第1制御線から提供されるレベル信号に応答して受信端と出力端之との間のオンオフ状態を制御するために使用され、
前記第2制御ユニットは、走査線に接続された第2応答端と、接地線に接続された接地端と、データ線に接続されたデータ信号端と、前記G点に接続された第1接続端と、Q点に接続された第2接続端と、前記蓄積容量の第1端に接続された第3接続端とを有し、前記第2応答端は、走査線から提供されるレベル信号に応答して接地端、データ信号端、第1接続端、第2接続端、第3接続端の間のオンオフ状態を制御するために使用され、
前記蓄積容量の第2端は、前記S点に接続され、
前記第3制御ユニットは、第2制御線に接続された第3応答端と、前記Q点に接続された第4接続端と、前記D点に接続された第5接続端と、前記発光素子のアノードに接続された第6接続端とを有し、前記第3応答端は、第2制御線から提供されるレベル信号に応答して第4接続端、第5接続端、第6接続端の間のオンオフ状態を制御するために使用され、
前記発光素子のカソードは、接地線に接続され、
前記補償容量の第1端は、前記G点に接続され、前記補償容量の第2端は、前記Q点に接続されている
ことを特徴とする画素駆動回路。
【請求項2】
前記第1制御ユニットは、さらに、第1トランジスタを含み、前記第1トランジスタの制御端は、前記第1応答端に接続され、前記第1トランジスタの第1端は、前記受信端に接続され、前記第1トランジスタの第2端は、前記出力端に接続されている
ことを特徴とする請求項1に記載の画素駆動回路。
【請求項3】
前記第1トランジスタと前記駆動トランジスタとは、いずれもP型トランジスタである
ことを特徴とする請求項2に記載の画素駆動回路。
【請求項4】
前記第2制御ユニットは、さらに、第2トランジスタと、第3トランジスタと、第4トランジスタと、第5トランジスタとを有し、
前記第2トランジスタと前記第3トランジスタと前記第4トランジスタと前記第5トランジスタの制御端とは、いずれも前記第2応答端に接続され、
前記第2トランジスタの第1端は、前記接地端に接続され、第2端は、前記第3接続端に接続され、
前記第3トランジスタの第1端は、前記第1接続端に接続され、第2端は、前記第3接続端に接続され、
前記第4トランジスタの第1端は、前記データ信号端に接続され、第2端は、前記第1接続端に接続され、
前記第5トランジスタの第1端は、前記第1接続端に接続され、第2端は、前記第2接続端に接続され、
前記第2トランジスタと前記第4トランジスタと前記第5トランジスタとは、いずれも第1タイプのトランジスタであり、前記第3トランジスタは、第2タイプのトランジスタであり、前記第1タイプのトランジスタと前記第2タイプのトランジスタのうちの一方は、P型トランジスタであり、他方は、N型トランジスタである
ことを特徴とする請求項1に記載の画素駆動回路。
【請求項5】
前記第2トランジスタと前記第4トランジスタと前記第5トランジスタとは、いずれもN型トランジスタであり、前記第3トランジスタと前記駆動トランジスタとは、いずれもP型トランジスタである
ことを特徴とする請求項4に記載の画素駆動回路。
【請求項6】
前記第3制御ユニットは、さらに、第6トランジスタと第7トランジスタとを含み、
前記第6トランジスタと前記第7トランジスタの制御端とは、いずれも前記第3応答端に接続され、
前記第6トランジスタの第1端は、前記第4接続端に接続され、第2端は、前記第5接続端に接続され、
前記第7トランジスタの第1端は、前記第5接続端に接続され、第2端は、前記第6接続端に接続され、
前記第6トランジスタと前記第7トランジスタのうちの一方は、P型トランジスタであり、他方は、N型トランジスタである
ことを特徴とする請求項1に記載の画素駆動回路。
【請求項7】
前記第6トランジスタと前記駆動トランジスタとは、いずれもP型トランジスタであり、前記第7トランジスタは、N型トランジスタである
ことを特徴とする請求項6に記載の画素駆動回路。
【請求項8】
請求項1に記載の画素駆動回路を駆動するための画素駆動方法であって、
前記画素駆動方法は、リセット段階と、閾値電圧補償段階と、移動度補償段階と、表示発光段階とを含み、
前記リセット段階において、前記第1制御線を用いて第1応答端に第1レベル信号を提供して第1制御ユニットの受信端と出力端との間をオンさせ、走査線を用いて第2応答端に第2レベル信号を提供して第2制御ユニットの接地端と第3接続端との間をオンさせ、第1接続端と第3接続端との間をオフさせ、データ信号端と第1接続端との間をオンさせ、第1接続端と第2接続端との間をオンさせ、第2制御線を用いて第3応答端に第3レベル信号を提供して第3制御ユニットの第4接続端と第5接続端との間をオフさせ、第5接続端と第6接続端との間をオンさせ、
前記閾値電圧補償段階において、前記第1制御線を用いて第1応答端に第4レベル信号を提供して第1制御ユニットの受信端と出力端との間をオフさせ、走査線を用いて第2応答端に第5レベル信号を提供して第2制御ユニットの接地端と第3接続端との間をオンさせ、第1接続端と第3接続端との間をオフさせ、データ信号端と第1接続端との間をオンさせ、第1接続端と第2接続端との間をオンさせ、第2制御線を用いて第3応答端に第6レベル信号を提供して第3制御ユニットの第4接続端と第5接続端との間をオフさせ、第5接続端と第6接続端との間をオンさせ、
前記移動度補償段階において、前記第1制御線を用いて第1応答端に第7レベル信号を提供して第1制御ユニットの受信端と出力端の間をオンさせ、走査線を用いて第2応答端に第8レベル信号を提供して第2制御ユニットの接地端と第3接続端との間をオフさせ、第1接続端と第3接続端との間をオンさせ、データ信号端と第1接続端との間をオフさせ、第1接続端と第2接続端との間をオフさせ、第2制御線を用いて第3応答端に第9レベル信号を提供して第3制御ユニットの第4接続端と第5接続端との間をオンさせ、第5接続端と第6接続端との間をオフさせ、
前記表示発光段階において、前記第1制御線を用いて第1応答端に第10レベル信号を提供して第1制御ユニットの受信端と出力端の間をオンさせ、走査線を用いて第2応答端に第11レベル信号を提供して第2制御ユニットの接地端と第3接続端との間をオフさせ、第1接続端と第3接続端との間をオンさせ、データ信号端と第1接続端との間をオフさせ、第1接続端と第2接続端との間をオフさせ、第2制御線を用いて第3応答端に第12レベル信号を提供して第3制御ユニットの第4接続端と第5接続端との間をオフさせ、第5接続端と第6接続端との間をオンさせる
ことを特徴とする画素駆動方法。
【請求項9】
前記画素駆動方法は、さらに、表示パラメータ情報に基づいて前記画素駆動回路の移動度補償段階の時間長を調整することを含む
ことを特徴とする請求項8に記載の画素駆動方法。
【請求項10】
前記電源線は、ハイレベル直流信号を提供するために使用され、前記第1制御線から提供される第1レベル信号と第7レベル信号と第10レベル信号とは、いずれもローレベル信号であり、前記第1制御線から提供される第4レベル信号は、ハイレベル信号であり、前記走査線から提供される第2レベル信号と第5レベル信号とは、いずれもハイレベル信号であり、前記走査線から提供される第8レベル信号と第11レベル信号とは、いずれもローレベル信号であり、前記第2制御線から提供される第3レベル信号と第6レベル信号と第12レベル信号とは、いずれもハイレベル信号であり、前記第2制御線から提供される第9レベル信号は、ローレベル信号であり、リセット段階及び閾値電圧補償段階において前記データ線から提供されるデータ信号は、ハイレベル信号であり、移動度補償段階及び表示発光段階において前記データ線から提供されるデータ信号は、ローレベル信号である
ことを特徴とする請求項9に記載の画素駆動方法。
【請求項11】
前記電源線は、ハイレベル直流信号を提供するために使用され、前記第1制御線から提供される第1レベル信号と第7レベル信号と第10レベル信号とは、いずれもローレベル信号であり、前記第1制御線から提供される第4レベル信号は、ハイレベル信号であり、前記走査線から提供される第2レベル信号と第5レベル信号とは、いずれもハイレベル信号であり、前記走査線から提供される第8レベル信号と第11レベル信号とは、いずれもローレベル信号であり、前記第2制御線から提供される第3レベル信号と第6レベル信号と第12レベル信号とは、いずれもハイレベル信号であり、前記第2制御線から提供される第9レベル信号は、ローレベル信号であり、リセット段階及び閾値電圧補償段階において前記データ線から提供されるデータ信号は、ハイレベル信号であり、移動度補償段階及び表示発光段階において前記データ線から提供されるデータ信号は、ローレベル信号である
ことを特徴とする請求項8に記載の画素駆動方法。
【請求項12】
表示パネルとコントローラとを含む表示装置であって、
前記表示パネルは、画素駆動回路を有し、前記画素駆動回路は、発光素子と、駆動トランジスタとを含み、前記駆動トランジスタの制御端は、G点に接続され、前記駆動トランジスタの第1端は、S点に接続され、前記駆動トランジスタの第2端は、D点に接続され、前記画素駆動回路は、さらに、蓄積容量と、補償容量と、第1制御ユニットと、第2制御ユニットと、第3制御ユニットとを含み、
前記第1制御ユニットは、第1制御線に接続された第1応答端と、電源線に接続された受信端と、前記S点に接続された出力端とを含み、前記第1応答端は、第1制御線から提供されるレベル信号に応答して受信端と出力端之との間のオンオフ状態を制御するために使用され、
前記第2制御ユニットは、走査線に接続された第2応答端と、接地線に接続された接地端と、データ線に接続されたデータ信号端と、前記G点に接続された第1接続端と、Q点に接続された第2接続端と、前記蓄積容量の第1端に接続された第3接続端とを有し、前記第2応答端は、走査線から提供されるレベル信号に応答して接地端、データ信号端、第1接続端、第2接続端、第3接続端の間のオンオフ状態を制御するために使用され、
前記蓄積容量の第2端は、前記S点に接続され、
前記第3制御ユニットは、第2制御線に接続された第3応答端と、前記Q点に接続された第4接続端と、前記D点に接続された第5接続端と、前記発光素子のアノードに接続された第6接続端とを有し、前記第3応答端は、第2制御線から提供されるレベル信号に応答して第4接続端、第5接続端、第6接続端の間のオンオフ状態を制御するために使用され、
前記発光素子のカソードは、接地線に接続され、
前記補償容量の第1端は、前記G点に接続され、前記補償容量の第2端は、前記Q点に接続されている
ことを特徴とする表示装置。
【請求項13】
前記第1制御ユニットは、さらに、第1トランジスタを含み、前記第1トランジスタの制御端は、前記第1応答端に接続され、前記第1トランジスタの第1端は、前記受信端に接続され、前記第1トランジスタの第2端は、前記出力端に接続されている
ことを特徴とする請求項12に記載の表示装置。
【請求項14】
前記第1トランジスタと前記駆動トランジスタとは、いずれもP型トランジスタである
ことを特徴とする請求項13に記載の表示装置。
【請求項15】
前記第2制御ユニットは、さらに、第2トランジスタと、第3トランジスタと、第4トランジスタと、第5トランジスタとを有し、
前記第2トランジスタと前記第3トランジスタと前記第4トランジスタと前記第5トランジスタの制御端とは、いずれも前記第2応答端に接続され、
前記第2トランジスタの第1端は、前記接地端に接続され、第2端は、前記第3接続端に接続され、
前記第3トランジスタの第1端は、前記第1接続端に接続され、第2端は、前記第3接続端に接続され、
前記第4トランジスタの第1端は、前記データ信号端に接続され、第2端は、前記第1接続端に接続され、
前記第5トランジスタの第1端は、前記第1接続端に接続され、第2端は、前記第2接続端に接続され、
前記第2トランジスタと前記第4トランジスタと前記第5トランジスタとは、いずれも第1タイプのトランジスタであり、前記第3トランジスタは、第2タイプのトランジスタであり、前記第1タイプのトランジスタと前記第2タイプのトランジスタのうちの一方は、P型トランジスタであり、他方は、N型トランジスタである
ことを特徴とする請求項12に記載の表示装置。
【請求項16】
前記第2トランジスタと前記第4トランジスタと前記第5トランジスタとは、いずれもN型トランジスタであり、前記第3トランジスタと前記駆動トランジスタとは、いずれもP型トランジスタである
ことを特徴とする請求項15に記載の表示装置。
【請求項17】
前記第3制御ユニットは、さらに、第6トランジスタと第7トランジスタとを含み、
前記第6トランジスタと前記第7トランジスタの制御端とは、いずれも前記第3応答端に接続され、
前記第6トランジスタの第1端は、前記第4接続端に接続され、第2端は、前記第5接続端に接続され、
前記第7トランジスタの第1端は、前記第5接続端に接続され、第2端は、前記第6接続端に接続され、
前記第6トランジスタと前記第7トランジスタのうちの一方は、P型トランジスタであり、他方は、N型トランジスタである
ことを特徴とする請求項12に記載の表示装置。
【請求項18】
前記第6トランジスタと前記駆動トランジスタとは、いずれもP型トランジスタであり、前記第7トランジスタは、N型トランジスタである
ことを特徴とする請求項17に記載の表示装置。
【請求項19】
前記コントローラは、画素駆動方法を実現するために使用され、前記画素駆動方法は、前記画素駆動回路を駆動するために使用され、前記画素駆動方法は、リセット段階と、閾値電圧補償段階と、移動度補償段階と、表示発光段階とを含み、
前記リセット段階において、前記第1制御線を用いて第1応答端に第1レベル信号を提供して第1制御ユニットの受信端と出力端との間をオンさせ、走査線を用いて第2応答端に第2レベル信号を提供して第2制御ユニットの接地端と第3接続端との間をオンさせ、第1接続端と第3接続端との間をオフさせ、データ信号端と第1接続端との間をオンさせ、第1接続端と第2接続端との間をオンさせ、第2制御線を用いて第3応答端に第3レベル信号を提供して第3制御ユニットの第4接続端と第5接続端との間をオフさせ、第5接続端と第6接続端との間をオンさせ、
前記閾値電圧補償段階において、前記第1制御線を用いて第1応答端に第4レベル信号を提供して第1制御ユニットの受信端と出力端との間をオフさせ、走査線を用いて第2応答端に第5レベル信号を提供して第2制御ユニットの接地端と第3接続端との間をオンさせ、第1接続端と第3接続端との間をオフさせ、データ信号端と第1接続端との間をオンさせ、第1接続端と第2接続端との間をオンさせ、第2制御線を用いて第3応答端に第6レベル信号を提供して第3制御ユニットの第4接続端と第5接続端との間をオフさせ、第5接続端と第6接続端との間をオンさせ、
前記移動度補償段階において、前記第1制御線を用いて第1応答端に第7レベル信号を提供して第1制御ユニットの受信端と出力端の間をオンさせ、走査線を用いて第2応答端に第8レベル信号を提供して第2制御ユニットの接地端と第3接続端との間をオフさせ、第1接続端と第3接続端との間をオンさせ、データ信号端と第1接続端との間をオフさせ、第1接続端と第2接続端との間をオフさせ、第2制御線を用いて第3応答端に第9レベル信号を提供して第3制御ユニットの第4接続端と第5接続端との間をオンさせ、第5接続端と第6接続端との間をオフさせ、
前記表示発光段階において、前記第1制御線を用いて第1応答端に第10レベル信号を提供して第1制御ユニットの受信端と出力端の間をオンさせ、走査線を用いて第2応答端に第11レベル信号を提供して第2制御ユニットの接地端と第3接続端との間をオフさせ、第1接続端と第3接続端との間をオンさせ、データ信号端と第1接続端との間をオフさせ、第1接続端と第2接続端との間をオフさせ、第2制御線を用いて第3応答端に第12レベル信号を提供して第3制御ユニットの第4接続端と第5接続端との間をオフさせ、第5接続端と第6接続端との間をオンさせる
ことを特徴とする請求項12に記載の表示装置。
【請求項20】
前記画素駆動方法は、さらに、表示パラメータ情報に基づいて前記画素駆動回路の移動度補償段階の時間長を調整することを含む
ことを特徴とする請求項19に記載の表示装置。
【発明の詳細な説明】
【関連出願の相互引用】
【0001】
本願は、2022年11月9日に中国特許局に提出し、出願番号がCN202211398611.7、出願名称が「画素駆動回路、画素駆動方法及び表示装置」である中国特許出願の優先権を要求し、そのすべての内容は引用によって本願に結合される。
【技術分野】
【0002】
本開示は、表示技術分野に属し、具体的に、画素駆動回路、画素駆動方法及び表示装置に関する。
【背景技術】
【0003】
現在、OLED(有機発光ダイオード)ディスプレイは、LTPS(低温ポリシリコン)又はOxide(酸化物)TFT(薄膜トランジスタ)駆動技術を採用することが多く、一般的に、OLEDの輝度は、主にその駆動電流の大きさに依存し、電流が大きいほど輝度が大きくなるが、駆動TFTの閾値電圧及びキャリア移動度の変化は、OLED駆動電流に影響する重要な要素であり、LTPSとOxide TFT素子は、時間の延長に伴い存在し、素子の老化に伴い、その閾値電圧とキャリア移動度は変化し、OLEDの表示効果に影響し、さらにコントラストの低下、残像、フリッカなどの表示不良を引き起こすという課題がある。
【発明の概要】
【0004】
本開示は、表示効果を向上させる画素駆動回路、画素駆動方法及び表示装置を提供する。
【0005】
本開示の第1態様は、発光素子と、駆動トランジスタとを含む画素駆動回路を提供し、前記駆動トランジスタの制御端は、G点に接続され、前記駆動トランジスタの第1端は、S点に接続され、前記駆動トランジスタの第2端は、D点に接続され、ここで、前記画素駆動回路は、さらに、蓄積容量と、補償容量と、第1制御ユニットと、第2制御ユニットと、第3制御ユニットとを含み、
前記第1制御ユニットは、第1制御線に接続された第1応答端と、電源線に接続された受信端と、前記S点に接続された出力端とを含み、前記第1応答端は、第1制御線から提供されるレベル信号に応答して受信端と出力端之との間のオンオフ状態を制御するために使用され、
前記第2制御ユニットは、走査線に接続された第2応答端と、接地線に接続された接地端と、データ線に接続されたデータ信号端と、前記G点に接続された第1接続端と、Q点に接続された第2接続端と、前記蓄積容量の第1端に接続された第3接続端とを有し、前記第2応答端は、走査線から提供されるレベル信号に応答して接地端、データ信号端、第1接続端、第2接続端、第3接続端の間のオンオフ状態を制御するために使用され、
前記蓄積容量の第2端は、前記S点に接続され、
前記第3制御ユニットは、前記第2制御線に接続された第3応答端と、前記Q点に接続された第4接続端と、前記D点に接続された第5接続端と、前記発光素子のアノードに接続された第6接続端とを有し、前記第3応答端は、第2制御線から提供されるレベル信号に応答して第4接続端、第5接続端、第6接続端の間のオンオフ状態を制御するために使用され、
前記発光素子のカソードは、接地線に接続され、
前記補償容量の第1端は、前記G点に接続され、前記補償容量の第2端は、前記Q点に接続されている。
【0006】
本開示の例示的な実施例では、前記第1制御ユニットは、さらに、第1トランジスタを含み、前記第1トランジスタの制御端は、前記第1応答端に接続され、前記第1トランジスタの第1端は、前記受信端に接続され、前記第1トランジスタの第2端は、前記出力端に接続されている。
【0007】
本開示の第2態様は、上記の画素駆動回路を駆動するための画素駆動方法を提供し、前記画素駆動方法は、リセット段階と、閾値電圧補償段階と、移動度補償段階と、表示発光段階とを含み、ここで、
前記リセット段階において、前記第1制御線を用いて第1応答端に第1レベル信号を提供して第1制御ユニットの受信端と出力端との間をオンさせ、走査線を用いて第2応答端に第2レベル信号を提供して第2制御ユニットの接地端と第3接続端との間をオンさせ、第1接続端と第3接続端との間をオフさせ、データ信号端と第1接続端との間をオンさせ、第1接続端と第2接続端との間をオンさせ、第2制御線を用いて第3応答端に第3レベル信号を提供して第3制御ユニットの第4接続端と第5接続端との間をオフさせ、第5接続端と第6接続端との間をオンさせ、
前記閾値電圧補償段階において、前記第1制御線を用いて第1応答端に第4レベル信号を提供して第1制御ユニットの受信端と出力端との間をオフさせ、走査線を用いて第2応答端に第5レベル信号を提供して第2制御ユニットの接地端と第3接続端との間をオンさせ、第1接続端と第3接続端との間をオフさせ、データ信号端と第1接続端との間をオンさせ、第1接続端と第2接続端との間をオンさせ、第2制御線を用いて第3応答端に第6レベル信号を提供して第3制御ユニットの第4接続端と第5接続端との間をオフさせ、第5接続端と第6接続端との間をオンさせ、
前記移動度補償段階において、前記第1制御線を用いて第1応答端に第7レベル信号を提供して第1制御ユニットの受信端と出力端の間をオンさせ、走査線を用いて第2応答端に第8レベル信号を提供して第2制御ユニットの接地端と第3接続端との間をオフさせ、第1接続端と第3接続端との間をオンさせ、データ信号端と第1接続端との間をオフさせ、第1接続端と第2接続端との間をオフさせ、第2制御線を用いて第3応答端に第9レベル信号を提供して第3制御ユニットの第4接続端と第5接続端との間をオンさせ、第5接続端と第6接続端との間をオフさせ、
前記表示発光段階において、前記第1制御線を用いて第1応答端に第10レベル信号を提供して第1制御ユニットの受信端と出力端の間をオンさせ、走査線を用いて第2応答端に第11レベル信号を提供して第2制御ユニットの接地端と第3接続端との間をオフさせ、第1接続端と第3接続端との間をオンさせ、データ信号端と第1接続端との間をオフさせ、第1接続端と第2接続端との間をオフさせ、第2制御線を用いて第3応答端に第12レベル信号を提供して第3制御ユニットの第4接続端と第5接続端との間をオフさせ、第5接続端と第6接続端との間をオンさせる。
【0008】
本開示の第3態様は、表示パネルとコントローラとを含む表示装置を提供し、ここで、前記表示パネルは、上記の画素駆動回路を含み、前記コントローラは、上記の画素駆動方法を実現するために使用される。
【0009】
本開示の画素駆動回路、画素駆動方法及び表示装置は、画素補償を実現するために使用することができる。該画素駆動回路は、発光素子、駆動トランジスタ、蓄積容量、補償容量、第1~第3制御ユニットを含むことができ、この第1~第3制御ユニットは、第1制御線、第2制御線、走査線、データ線、電源線及び接地線から提供される信号と協働し、画素駆動回路のリセット段階、閾値電圧補償段階、移動度補償段階及び表示発光段階を実現することができ、移動度補償段階で閾値電圧Vth、電源電圧(すなわち、電源線から提供される電圧)などの不良因子を除去することができ、しかし、移動度補償段階では駆動電流が補償容量に優先的に充電されるため、補償容量における補償電圧を得ることができ、このように表示発光段階では、計算されて駆動トランジスタに流れる電流が駆動トランジスタの閾値電圧、電源電圧は関係なく、データ線から提供されるデータ電圧と移動度補償段階の時間長という制御可能なパラメータと相関があり、本開示は、移動度補償段階の時間長を調整することによって補償程度を調整することができ、つまり、本開示の画素駆動回路は駆動トランジスタの閾値電圧Vthドリフト及びキャリア移動度に補償作用を持ち、閾値電圧とドレイン電流が駆動電流に与える影響を低減し、表示効果を改善し、及び表示均一性を強化する。
【0010】
本開示の他の特性及び利点は、以下の詳細な説明によって明らかになるか、又は本開示の実践によって部分的に習得されるであろう。
【0011】
なお、以上の一般的な説明及び後述の詳細な説明は例示的及び解釈的なものにすぎず、本開示を限定するものではない。
【図面の簡単な説明】
【0012】
ここで図面は明細書に組み込まれ、本開示に適合する実施例を示し、明細書とともに本開示の原理を説明するために使用される。明らかに、以下の説明における図面は、本開示のいくつかの実施例にすぎず、当業者にとっては、創造的な労働を払わずに、これらの図面に基づいて他の図面を得ることもできる。
図1】本開示の実施例一における画素駆動回路の模式図である。
図2】本開示の実施例二における画素駆動方法のシーケンスである。
図3】本開示の実施例三における表示装置の模式図である。
【発明を実施するための形態】
【0013】
次に、図面を参照して、例示的な実施形態についてより詳細に説明する。しかし、例示的な実施形態は様々な形態で実施することができ、本明細書で説明する例に限定されると理解されるべきではない。対照的に、これらの実施形態は、本開示をより包括的かつ完全にし、例示的な実施形態の構想を当業者に全面的に伝えるように提供される。
【0014】
本開示では、用語「第1」、「第2」は説明目的のためだけに使用され、相対的な重要性を示す、又は示された技術的特徴の数を暗黙的に示す、又は暗示すると理解されない。したがって、「第1」、「第2」に限定された特徴は、1つ又は複数の特徴を明示的又は暗黙的に含むことができる。本開示の説明において、「複数」は、特に特定の限定がない限り、2つ以上を意味する。
【0015】
さらに、説明された特徴、構造、又は特性は、任意の適切な方法で1つ又は複数の実施形態に組み込むことができる。以下の説明では、本開示の実施形態の十分な理解を提供するために、多くの具体的な詳細が提供される。しかしながら、当業者であれば、特定の詳細のうちの1つ又は複数ではなく、本開示の技術的アプローチを実施することができ、又は他の方法、コンポーネント、装置、ステップなどを採用することができることを認識するであろう。他の場合、本開示の態様がぼやけないように、公知の方法、装置、実装、又は動作を詳細に図示又は説明しない。
【0016】
実施例一
本開示の実施例は、画素駆動回路を提供し、図1に示すように、本開示の画素駆動回路は、発光素子L、駆動トランジスタDT、蓄積容量C1、補償容量C2、第1制御ユニットK1、第2制御ユニットK2及び第3制御ユニットK3を含み、各素子間の接続関係について詳細に説明する。
【0017】
発光素子Lは電流駆動型発光素子であり、駆動トランジスタDTを流れる電流によって発光を制御することができ、例えば、発光素子Lは有機発光ダイオード(OLED)であり、つまり、この画素駆動回路はOLED表示製品に応用でき、具体的にはAMOLED(アクティブマトリクス有機発光ダイオード)製品に応用でき、AMOLEDは自発光、低消費電力、広視野角、高色域、高コントラスト、迅速な応答などの利点がある。
【0018】
駆動トランジスタDTの制御端はG点に接続され、駆動トランジスタDTの第1端はS点に接続され、駆動トランジスタDTの第2端はD点に接続され、ここで、駆動トランジスタDTの制御端は、G点における電圧に応答して、駆動トランジスタDTの第1端と第2端がオン状態又はオフ状態にあることを制御するために使用することができ、すなわち、S点とD点との間のオン又はオフを制御し、S点とD点との間がオンされるときに電流を流すことができる。
【0019】
この実施例の駆動トランジスタDTの制御端は、駆動トランジスタDTのゲートと理解することができ、第1及び第2端の一方は駆動トランジスタDTのソースと理解することができ、他方は駆動トランジスタDTのドレインと理解することができ、具体的な駆動トランジスタDTのタイプ及び電気回路への接続状況に応じて決定され、ここで多く限定されない。
【0020】
例えば、この駆動トランジスタDTは、P型トランジスタであってもよく、すなわち、駆動トランジスタDTの制御端がローレベル信号に応答して第1端と第2端をオン状態にすることができるが、これに限らず、この駆動トランジスタDTは、N型トランジスタであってもよく、すなわち、駆動トランジスタDTの制御端がハイレベル信号に応答して第1端と第2端をオン状態にすることができる。
【0021】
第1制御ユニットK1は、第1応答端K11、受信端K12、出力端を有し、第1応答端K11は、第1制御線に接続され、受信端K12は、電源線に接続され、出力端は、S点に接続され、なお、図1に示すように、出力端は、S点と重なり、ここで、第1応答端K11は、第1制御線から提供されるレベル信号に応答して受信端K12と出力端(S点)との間のオンオフ状態を制御することができ、受信端K12と出力端(S点)との間がオンされる時、電源線から受信端K12に提供される電源電圧は、S点に書き込むことができる。
【0022】
第2制御ユニットK2は、第2応答端K21、接地端K22、データ信号端K23、第1接続端P1、第2接続端P2、第3接続端P3を有し、第2応答端K21は、走査線に接続され、接地端K22は、接地線に接続され、データ信号端K23は、データ線に接続され、第1接続端P1は、G点に接続され、第2接続端P2は、Q点に接続され、第3接続端P3は、蓄積容量C1の第1端に接続され、蓄積容量C1の第2端は、S点に接続され、ここで、第2応答端K21は、走査線から提供されるレベル信号に応答して接地端K22、データ信号端K23、第1接続端P1、第2接続端P2、第3接続端P3の間のオンオフ状態を制御することができ、具体的に、第2応答端K21は、走査線から提供されるレベル信号に応答して接地端K22と第3接続端P3との間がオン又はオフ状態にあり、第1接続端P1と第3接続端P3との間がオン又はオフ状態にあり、データ信号端K23と第1接続端P1との間がオン又はオフ状態にあり、第1接続端P1と第2接続端P2との間がオン又はオフ状態となるように制御して、蓄積容量C1、補償容量C2、駆動トランジスタDT及び発光素子Lの各段階の状態を制御する。
【0023】
第3制御ユニットK3は、第3応答端K31、第4接続端P4、第5接続端P5及び第6接続端P6を有し、ここで、第3応答端K31は、第2制御線に接続され、第4接続端P4は、Q点に接続され、第5接続端P5は、D点に接続され、第6接続端P6は、発光素子Lのアノードに接続され、発光素子Lのカソードは、接地線に接続され、ここで、第3応答端K31は、第2制御線から提供されるレベル信号に応答して第4接続端P4、第5接続端P5及び第6接続端P6の間のオンオフ状態を制御することができ、具体的に、第3応答端K31は、第2制御線から提供されるレベル信号に応答して第4接続端P4と第5接続端P5との間がオン又はオフ状態にあり、第5接続端P5と第6接続端P6との間がオン又はオフ状態となるように制御して、蓄積容量C1、補償容量C2、駆動トランジスタDT及び発光素子Lの各段階の状態を制御する。
【0024】
補償容量C2の第1端は、G点に接続され、補償容量C2の第2端は、Q点に接続されている。
【0025】
この態様では、第1制御ユニットK1、第2制御ユニットK2、第3制御ユニットK3は、第1制御線から提供される制御信号、第2制御線から提供される制御信号、走査線から提供される走査信号、データ線から提供されるデータ信号、電源線から提供される電源信号、及び接地線から提供される接地信号と協働し、画素駆動回路のリセット段階、閾値電圧補償段階、移動度補償段階及び表示発光段階を実現し、移動度補償段階で閾値電圧Vth、電源電圧(すなわち、電源線から提供される電圧)などの不良因子を除去することができるが、移動度補償段階では駆動電流が補償容量C2に優先的に充電されるため、補償容量C2における補償電圧を得ることができ、これにより、表示発光段階では、計算されて駆動トランジスタDTに流れる電流が駆動トランジスタDTの閾値電圧、電源電圧とは無関係であり、データ線から提供されるデータ電圧と移動度補償段階の時間長という制御可能なパラメータと相関があり、本開示は、移動度補償段階の時間長を調整することによって補償程度を調整することができ、つまり、本開示の画素駆動回路は、駆動トランジスタDTの閾値電圧Vthドリフト及びキャリア移動度に補償作用を有し、閾値電圧及びドレイン電流が駆動電流に与える影響を低減し、表示効果を改善し、及び表示均一性を高める。
【0026】
例えば、この実施例の第1制御線、第2制御線及び走査線は互いに独立しており、これにより、第1制御ユニットK1、第2制御ユニットK2及び第3ユニット間が互いに独立して制御され、これにより、発光輝度を保証するとともに、本開示の画素駆動回路の駆動難易度を低減することができる。
【0027】
選択可能な実施形態では、第1制御ユニットK1は、さらに、第1トランジスタM1を有し、第1トランジスタM1の制御端は、第1応答端K11に接続され、第1トランジスタM1の第1端は、受信端K12に接続され、第1トランジスタM1の第2端は、出力端に接続され、つまり、第1トランジスタM1は、第1制御ユニットK1に相当し、即ち、第1トランジスタM1の制御端は、第1応答端K11に相当し、第1トランジスタM1の第1端は、受信端K12に相当し、第1トランジスタM1の第2端は、出力端に相当し、これにより、受信端K12と出力端(S点)とのオンオフ状態の制御を容易にするとともに、第1制御ユニットK1の構成を簡単化することができ、画素駆動回路が占める空間を小さくすることができ、表示製品の画素密度を向上させることができる。
【0028】
なお、本開示の第1トランジスタM1、及び後述する第2~第7トランジスタM2~M7の制御端は、トランジスタのゲートであってもよく、第1及び第2端の一方はトランジスタのソースであってもよく、他方はトランジスタのドレインであってもよく、具体的な各トランジスタのタイプ及び回路への接続状況に応じて決定され、本明細書では限定されない。
【0029】
例えば、この第1トランジスタM1はP型トランジスタであってもよく、すなわち、第1トランジスタM1の制御端は、その制御端が受信したローレベル信号に応答して、その第1端と第2端がオン状態になるようにすることができるが、これに限らず、この第1トランジスタM1はN型トランジスタであってもよい。
【0030】
選択可能な実施形態では、第1トランジスタM1は、駆動トランジスタDTに隣接して設けられ、第1トランジスタM1のタイプは、駆動トランジスタDTのタイプと同じであり、例えば、駆動トランジスタDTがP型トランジスタである場合、第1トランジスタM1がP型トランジスタであり、又は、駆動トランジスタDTと第1トランジスタM1とは、いずれもN型トランジスタであり、ドーピングの難易度を下げ、製品の良率を高める。
【0031】
選択可能な実施形態では、第2制御ユニットK2は、さらに、第2トランジスタM2、第3トランジスタM3、第4トランジスタM4、第5トランジスタM5を有する。
【0032】
第2トランジスタM2と第3トランジスタM3と第4トランジスタM4と第5トランジスタM5の制御端は、いずれも第2応答端K21に接続され、第2トランジスタM2の第1端は、接地端K22に接続され、第2トランジスタM2の第2端は、第3接続端P3に接続され、第3トランジスタM3の第1端は、第1接続端P1に接続され、第3トランジスタM3の第2端は、第3接続端P3に接続され、第4トランジスタM4の第1端は、データ信号端K23に接続され、第4トランジスタM4の第2端は、第1接続端P1に接続され、第5トランジスタM5の第1端は、第1接続端P1に接続され、第5トランジスタM5の第2端は、第2接続端P2に接続されている。
【0033】
ここで、第2トランジスタM2と第4トランジスタM4と第5トランジスタM5とは、いずれも第1タイプのトランジスタであり、第3トランジスタM3は、第2タイプのトランジスタであり、第1タイプのトランジスタと第2タイプのトランジスタのうちの一方は、P型トランジスタであり、他方は、N型トランジスタであり、つまり、同じ段階において、第2トランジスタM2と第4トランジスタM4と第5トランジスタM5とが第2応答端K21から提供される信号に応答してオン状態にある場合、第3トランジスタM3は、オフ状態にあり、又は、第2トランジスタM2と第4トランジスタM4と第5トランジスタM5とが第2応答端K21から提供される信号に応答してオフ状態にある場合、第3トランジスタM3は、オン状態にある。
【0034】
この実施例の第2制御ユニットK2は、4つのトランジスタを設計することにより、その第2応答端K21、接地端K22、データ信号端K23、第1接続端P1、第2接続端P2、第3接続端P3を接続することができ、第2応答端K21が走査線から提供された走査信号に応答するときに接地端K22、データ信号端K23、第1接続端P1、第2接続端P2、第3接続端P3間のオンオフ状態を制御し、このように他の制御ユニットと協働して各段階の動作状態を実現する場合、制御線の数を減らすことができ、例えば、この第2制御ユニットK2は、1本のみの走査線で制御する必要があり、画素開口率を高めることができる。
【0035】
具体的な実施形態では、第3トランジスタM3は、第2トランジスタM2、第4トランジスタM4及び第5トランジスタM5よりも、駆動トランジスタDTに近く設けられ、ドーピングの難易度を低減するために、第3トランジスタM3と駆動トランジスタDTのタイプを同じに設定することができ、例えば、駆動トランジスタDTがP型トランジスタである場合、第3トランジスタM3もP型トランジスタであり、第2トランジスタM2と第4トランジスタM4と第5トランジスタM5がN型トランジスタであり、又は、駆動トランジスタDTと第3トランジスタM3とがN型トランジスタである場合、第2トランジスタM2と第4トランジスタM4と第5トランジスタM5とがP型トランジスタである。
【0036】
具体的な実施形態では、第3制御ユニットK3は、さらに、第6トランジスタM6と第7トランジスタM7を含む。
【0037】
第6トランジスタM6と第7トランジスタM7の制御端とは、いずれも第3応答端K31に接続され、第6トランジスタM6の第1端は、第4接続端P4に接続され、第2端は、第5接続端P5に接続され、第7トランジスタM7の第1端は、第5接続端P5に接続され、第2端は、第6接続端P6に接続されている。
【0038】
ここで、第6トランジスタM6及び第7トランジスタM7の一方はP型トランジスタであり、他方はN型トランジスタである。つまり、同じ段階において、第6トランジスタM6は、第3応答端K31から提供された信号に応答してオン状態にあるとき、第7トランジスタM7はオフ状態にあり、又は、第6トランジスタM6は、第3応答端K31から提供された信号に応答してオフ状態にあるとき、第7トランジスタM7はオン状態にある。
【0039】
この実施例の第3制御ユニットK3は、2つのトランジスタを設計することにより、その第3応答端K31、第4接続端P4、第5接続端P5、第6接続端P6を接続することができ、第3応答端K31が第2制御線から提供される制御信号に応答する際に、第4接続端P4、第5接続端P5、第6接続端P6間のオンオフ状態を制御することができ、これにより、他の制御ユニットと協働して各段階の動作状態を実現する際に、制御線の数を減らすことができ、例えば、この第3制御ユニットK3は、1本のみの第2制御線で制御する必要があり、画素開口率を高めることができる。
【0040】
具体的な実施形態では、第6トランジスタM6は、第7トランジスタM7よりも駆動トランジスタDTに近く設けられ、ドーピングの難易度を低減するために、第6トランジスタM6と駆動トランジスタDTとのタイプを同じに設定し、例えば、駆動トランジスタDTがP型トランジスタである場合、第6トランジスタM6もP型トランジスタでありが、第7トランジスタM7がN型トランジスタであり、又は、駆動トランジスタDTと第6トランジスタM6とがN型トランジスタである場合、第7トランジスタM7がP型トランジスタである。
【0041】
図1に示す画素駆動回路を参照すると、駆動トランジスタDT、第1トランジスタM1、第3トランジスタM3、第6トランジスタM6のいずれもP型トランジスタであり、第2トランジスタM2、第4トランジスタM4、第5トランジスタM5及び第7トランジスタM7のいずれもN型トランジスタであるが、これに限定されなく、画素駆動回路、駆動トランジスタDT、第1トランジスタM1、第3トランジスタM3、第6トランジスタM6のいずれもN型トランジスタであり、第2トランジスタM2、第4トランジスタM4、第5トランジスタM5及び第7トランジスタM7のいずれもP型トランジスタであってもよく、図3における各信号線の各段階のローハイレベルを切り替えるだけでよい、ここでは具体的に説明しない。
【0042】
例えば、この実施例における各トランジスタ、すなわち、駆動トランジスタDT、第1~第7トランジスタM7は、良好な安定性と良好なキャリア移動度を有するために、LTPS又はOxide TFTであってもよい。
【0043】
また、各トランジスタは、ボトムゲート型であってもよく、即ち、トランジスタの制御端は、アクティブ層の下方(ガラス基板に近い側)に位置し、製品を適切に薄めることができるが、これに限らず、各トランジスタはトップゲート型であってもよく、具体的な場合に応じて決定される。
【0044】
ここで、各トランジスタはエンハンスメント型又はディプレッション型トランジスタであってもよく、本開示の実施例は特に限定されない。
【0045】
これに基づいて、本開示の実施例の画素駆動回路は、8T2C(8個のトランジスタ、2個の容量)構造を採用してリセット段階、閾値電圧補償段階、移動度補償段階と表示発光段階を実現し、このように設計して閾値電圧Vth、OLEDエージング、電源信号VDD差異などの要素が表示に与える影響を除去すると同時に、移動度補償段階の時間長を調整することによって補償程度を調整することができ、これにより、表示効果を改善し、表示均一性を向上させることができ、また、回路構造の設計を簡単化し、それにより占有面積を減少させることができ、さらに、高いPPI(Pixels Per Inch、画素密度)表示設計の実現に有利である。
【0046】
実施例二
本開示の実施例二は、また、実施例一のいずれか1つに記載の画素駆動回路を駆動する画素駆動方法を提供する。この実施例二の画素駆動方法は、リセット段階、閾値電圧補償段階、移動度補償段階及び表示発光段階を含み、図1及び図2に関連して、具体的には以下の通りである。
【0047】
リセット段階において、第1制御線を用いて第1応答端K11に第1レベル信号を提供して、第1制御ユニットK1の受信端K12と出力端との間をオンさせ、走査線を用いて第2応答端K21に第2レベル信号を提供して、第2制御ユニットK2の接地端K22と第3接続端P3との間をオンさせ、第1接続端P1と第3接続端P3との間をオフさせ、データ信号端K23と第1接続端P1との間をオンさせ、第1接続端P1と第2接続端P2との間をオンさせ、第2制御線を用いて第3応答端K31に第3レベル信号を提供して、第3制御ユニットK3の第4接続端P4と第5接続端P5との間をオフさせ、第5接続端P5と第6接続端P6との間をオンさせる。
【0048】
閾値電圧補償段階において、第1制御線を用いて第1応答端K11に第4レベル信号を提供して、第1制御ユニットK1の受信端K12と出力端との間をオフさせ、走査線を用いて第2応答端K21に第5レベル信号を提供して、第2制御ユニットK2の接地端K22と第3接続端P3との間をオンさせ、第1接続端P1と第3接続端P3との間をオフさせ、データ信号端K23と第1接続端P1との間をオンさせ、第1接続端P1と第2接続端P2との間をオンさせ、第2制御線を用いて第3応答端K31に第6レベル信号を提供して、第3制御ユニットK3の第4接続端P4と第5接続端P5との間をオフさせ、第5接続端P5と第6接続端P6との間をオンさせる。
【0049】
移動度補償段階において、第1制御線を用いて第1応答端K11に第7レベル信号を提供して、第1制御ユニットK1の受信端K12と出力端との間をオンさせ、走査線を用いて第2応答端K21に第8レベル信号を提供して、第2制御ユニットK2の接地端K22と第3接続端P3との間をオフさせ、第1接続端P1と第3接続端P3との間をオンさせ、データ信号端K23と第1接続端P1との間をオフさせ、第1接続端P1と第2接続端P2との間をオフさせ、第2制御線を用いて第3応答端K31に第9レベル信号を提供して、第3制御ユニットK3の第4接続端P4と第5接続端P5との間をオンさせ、第5接続端P5と第6接続端P6との間をオフさせる。
【0050】
表示発光段階において、第1制御線を用いて第1応答端K11に第10レベル信号を提供して、第1制御ユニットK1の受信端K12と出力端の間をオンさせ、走査線を用いて第2応答端K21に第11レベル信号を提供して、第2制御ユニットK2の接地端K22と第3接続端P3との間をオフさせ、第1接続端P1と第3接続端P3との間をオンさせ、データ信号端K23と第1接続端P1との間をオフさせ、第1接続端P1と第2接続端P2との間をオフさせ、第2制御線を用いて第3応答端K31に第12レベル信号を提供して、第3制御ユニットK3の第4接続端P4と第5接続端P5との間をオフさせ、第5接続端P5と第6接続端P6との間をオンさせる。
【0051】
次に、図1の画素駆動回路に対応する画素駆動方法について、図2に示す画素駆動回路の動作タイミングチャートに基づいて詳細に説明する。
【0052】
図2に示す画素駆動回路の動作タイミングチャートは、第1応答端K11が受信した第1制御信号SEL1[n]、第2応答端K21が受信した走査信号Scan[n]、第3応答端K31が受信した第2制御信号SEL2[n]、データ信号端K23が受信したデータ信号Vdataのリセット段階T1、閾値電圧補償段階T2、移動度補償段階T3、及び表示発光段階T4におけるレベル状態を示している。
【0053】
リセット段階T1において、第1制御線を用いて第1応答端K11にローレベル信号を提供して、第1トランジスタM1をオンさせ、走査線を用いて第2応答端K21にハイレベル信号を提供して、第2トランジスタM2をオンさせ、第3トランジスタM3をオフさせ、第4トランジスタM4をオンさせ、第5トランジスタM5をオンさせ、第2制御線を用いて第3応答端K31にハイレベル信号を提供して、第6トランジスタM6をオフさせ、第7トランジスタM7をオンさせる。
【0054】
ここで、リセット段階T1は主に蓄積容量C1と補償容量C2の電荷を初期化し、前フレームの電荷の影響を除去し、このとき、走査線と第2制御線から提供されるレベル信号はいずれもハイレベルであり、第1制御線から提供される信号はローレベルであるため、第1トランジスタM1、第2トランジスタM2、第4トランジスタM4、第5トランジスタM5、第7トランジスタM7がオンされ、第3トランジスタM3と第6トランジスタM6がオフされ、そして、駆動トランジスタDTの第1端、つまり、S点の電圧Vs、蓄積容量C1の電圧VC1が電源線から提供される電源電圧VDDに充電され、すなわち、Vs=VC1=VDD、補償容量C2の両端が第5トランジスタM5を介して短絡され、電荷がクリアされ、従って、リセット段階T1では、データ線から提供されるデータ電圧がハイレベル信号である。
【0055】
閾値電圧補償段階T2において、第1制御線を用いて第1応答端K11にハイレベル信号を提供して、第1トランジスタM1をオフさせ、走査線を用いて第2応答端K21にハイレベル信号を提供して、第2トランジスタM2をオンさせ、第3トランジスタM3をオフさせ、第4トランジスタM4をオンさせ、第5トランジスタM5をオンさせ、第2制御線を用いて第3応答端K31にハイレベル信号を提供して、第6トランジスタM6をオフさせ、第7トランジスタM7をオンさせ、つまり、この段階では、駆動トランジスタDTの閾値電圧VTHを補償し、駆動トランジスタDTの閾値電圧補償段階T2では、第1制御線、第2制御線及び走査線から提供される信号は、いずれもハイレベル信号であるため、第2トランジスタM2、第4トランジスタM4、第5トランジスタM5、第7トランジスタM7をオンさせ、第1トランジスタM1、第3トランジスタM3及び第6トランジスタM6をオフさせ、第1トランジスタM1をオフさせ、蓄積容量C1が接地されるため、S点電荷はが徐々に放出されてVs=VDATA-VTHが定常状態に達し、VC1=Vs=VDATA-VTHとなり、この段階ではVTHが蓄積容量C1に書き込まれ、補償容量C2の両端は第5トランジスタM5を介して短絡される。なお、VDATAがデータ線に提供するデータ電圧である。
【0056】
移動度補償段階T3において、第1制御線を用いて第1応答端K11にハイレベル信号を提供して、第1トランジスタM1をオンさせ、走査線を用いて第2応答端K21にローレベル信号を提供して、第2トランジスタM2をオフさせ、第3トランジスタM3をオンさせ、第4トランジスタM4をオフさせ、第5トランジスタM5をオフさせ、第2制御線を用いて第3応答端K31にローレベル信号を提供して、第6トランジスタM6をオンさせ、第7トランジスタM7をオフさせ、つまり、この段階は、駆動トランジスタのキャリア移動度の補償段階であり、移動度補償段階T3において、第1制御線、第2制御線及び走査線から提供される信号のいずれもローレベル信号であるため、第2トランジスタM2、第4トランジスタM4、第5トランジスタM5、第7トランジスタM7をオフさせ、第1トランジスタM1、第3トランジスタM3及び第6トランジスタM6をオンさせ、この時、S点の電圧Vs=VDD、蓄積容量C1の電圧VC1= VDATA―VTHである場合、G点の電圧は、V=VTH―VDATA+VDDであり、駆動トランジスタDTを流れる電流は、以下の通りであり、
【0057】
なお、前記の式のμは、駆動トランジスタDTのキャリア移動度、Wは、駆動トランジスタDTのチャネル幅、Lは、駆動トランジスタDTのチャネル長、CGIは、駆動トランジスタDTのゲート容量であり、VGSはG点電圧VとS点電圧Vの差を表す。
【0058】
また、上記の式から、IOLEDは駆動トランジスタDTの閾値電圧VTHと電源線から提供される電源電圧VDDとは無関係であるが、キャリア移動度μの変化は依然として駆動電流に影響を与える。
【0059】
第2制御線がローレベルに切り換えられ、第6トランジスタM6をオンさせ、G点とD点が第6トランジスタM6を介して接続されると、駆動電流は優先的に補償容量C2を充電し、充電時間をt(すなわち、移動度補償段階の時間長、又は図中のT3の幅を指す)と仮定し、容量充電モデルに基づいて補償電圧Vμ=IOLED×t÷C2を算出し、これにより、VμがIOLEDに比例し、すなわち、より小さなキャリア移動度μがより小さなVμに対応する。
【0060】
表示発光段階において、第1制御線を用いて第1応答端K11にローレベル信号を提供して、第1トランジスタM1をオンさせ、走査線を用いて第2応答端K21にローレベル信号を提供して、第2トランジスタM2をオフさせ、第3トランジスタM3をオンさせ、第4トランジスタM4をオフさせ、第5トランジスタM5をオフさせ、第2制御線を用いて第3応答端K31にハイレベル信号を提供して、第6トランジスタM6をオフさせ、第7トランジスタM7をオンさせ、この段階で、駆動トランジスタDTに流れる電流は、以下の通りであり、
【0061】
キャリア移動度が変化すると、対応するVμで駆動電流を補償し、キャリア移動度μの駆動電流への影響を低減させ、これにより、OLED発光素子の表示効果が改善される。
【0062】
以上のように、この4つの段階で、電源線は、ハイレベル直流信号を提供するために使用され、第1制御線から提供される第1レベル信号、第7レベル信号、第10レベル信号のいずれもローレベル信号であり、第1制御線から提供される第4レベル信号は、ハイレベル信号であり、走査線から提供される第2レベル信号、第5レベル信号のいずれもハイレベル信号であり、走査線から提供される第8レベル信号、第11レベル信号のいずれもローレベル信号であり、第2制御線から提供される第3レベル信号、第6レベル信号、第12レベル信号のいずれもハイレベル信号であり、第2制御線から提供される第9レベル信号は、ローレベル信号であり、リセット段階及び閾値電圧補償段階でのデータ線から提供されるデータ信号は、ハイレベル信号であり、移動度補償段階及び表示発光段階でのデータ線から提供されるデータ信号は、ローレベル信号である。
【0063】
また、この実施例の画素駆動方法は、表示パラメータ情報に基づいて移動度補償段階における画素駆動回路の時間長を調整することをさらに含む。
【0064】
例えば、製品検出プロセスにおいて、CCD(電荷結合素子)カメラなどの製品を用いて表示パネルの表示画面を収集することができ、その後、収集された表示画面を解析して表示パラメータ情報を得て、この表示パラメータ情報は輝度、色調などを含むことができ、そして、表示パラメータ情報が目標情報を満たしていない場合には、表示画面が要求を満たすように、画素駆動回路の移動度補償段階での時間長を調整することができる。
【0065】
実施例三
この実施例三は、表示装置を提供し、それは、OLED表示装置であってもよい。図3に示すように、この表示装置は、表示パネル1とコントローラ2を含み、表示パネル1は、実施例一のいずれかの画素駆動回路を有し、コントローラ2は、実施例二のいずれかの画素駆動方法を実現する。
【0066】
本開示の実施例の表示装置は、AMOLED(Active―matrix organic light―emitting diode、アクティブマトリクス有機発光二極体)表示装置であってもよく、本体が薄く、省電力、色が鮮やかで、画質が強いなど多くの利点があり、広く応用されている。例えば、OLEDテレビ、携帯電話、ノートパソコン画面などは、タブレット表示分野で徐々に主導的な地位を占めている。
【0067】
本明細書の説明において、用語「いくつかの実施形態」、「例示的に」、「いくつかの任意の実施形態において」などの説明は、本開示の少なくとも1つの実施形態又は例に含まれる、その実施形態又は例に関連して説明される特定の特徴、構造、材料、又は特徴を意味する。本明細書において、上述の用語の概略的な表現は、必ずしも同じ実施形態又は例を対象とする必要はない。さらに、記載された特定の特徴、構造、材料、又は特徴は、いずれか1つ又は複数の実施形態又は例において適切な方法で結合することができる。さらに、矛盾しない場合、当業者は、本明細書に記載された異なる実施形態又は例、及び異なる実施形態又は例の特徴を組み合わせて組み合わせることができる。
【0068】
以上、本開示の実施例を示し説明したが、上述の実施例は例示的であり、本開示の制限と理解することはできず、当業者は本開示の範囲内で上述の実施例を変更、修正、置換、及び変形することができるので、本開示の請求項及び明細書に従って行われる変化又は修飾は、すべて本開示の範囲内であるべきであることを理解することができる。
図1
図2
図3
【国際調査報告】