発明の名称 電流抑制回路、電源回路、電源装置、半導体回路、及び負荷回路基板
出願人 富士通株式会社 (識別番号 5223)
特許公開件数ランキング 50 位(494件)(共同出願を含む)
特許取得件数ランキング 61 位(400件)(共同出願を含む)
公報番号 再表-2013-164896
公報発行日 2015年12月24
公報URL https://ipforce.jp/patent-jp-S-2013-164896
知財ポータルサイト IP Force にログインすれば、再表-2013-164896「電流抑制回路、電源回路、電源装置、半導体回路、及び負荷回路基板」の公報全文を閲覧することができます。
ログインはこちら ログイン・ユーザー登録