(19)【発行国】日本国特許庁(JP)
(12)【公報種別】公開特許公報(A)
(11)【公開番号】P2022058877
(43)【公開日】2022-04-12
(54)【発明の名称】湿気保護封止を有するパッケージ化された電子回路とその形成方法
(51)【国際特許分類】
H01L 21/822 20060101AFI20220405BHJP
【FI】
H01L27/04 H
H01L27/04 C
【審査請求】有
【請求項の数】11
【出願形態】OL
(21)【出願番号】P 2022015567
(22)【出願日】2022-02-03
(62)【分割の表示】P 2020556898の分割
【原出願日】2019-04-11
(31)【優先権主張番号】15/960,693
(32)【優先日】2018-04-24
(33)【優先権主張国・地域又は機関】US
(71)【出願人】
【識別番号】592054856
【氏名又は名称】ウルフスピード インコーポレイテッド
【氏名又は名称原語表記】WOLFSPEED,INC.
(74)【代理人】
【識別番号】110000855
【氏名又は名称】特許業務法人浅村特許事務所
(72)【発明者】
【氏名】ボーテ、カイル
(72)【発明者】
【氏名】ナミシア、ダン
(72)【発明者】
【氏名】ラデュルスク、ファビアン
(72)【発明者】
【氏名】シェパード、スコット
(57)【要約】 (修正有)
【課題】保護封止を有するパッケージ化された電子回路及びそれを製作する方法を提供する。
【解決手段】キャパシタ300は、上部表面を有する基板310と、基板の上部表面上の下側電極320を形成する第1の金属層と、基板と反対側の第1の金属層上の第1のポリマー層と、第1の金属層と反対側の第1のポリマー層上の上側電極340を形成する第2の金属層と、第1のポリマー層及び第2の金属層の少なくとも一部分上の誘電体層330と、誘電体層上の保護ポリマー層370とを含む。誘電体層とポリマー層との組み合わせはチップ上の回路要素を封止し、湿気バリアをもたらす。
【選択図】
図4
【特許請求の範囲】
【請求項1】
電子回路を製作する方法であって、
第1の温度で、第1の金属層の一部分上に第1のポリマー層を形成するステップと、
前記第1の金属層と反対側の前記第1のポリマー層上に第2の金属層を形成するステップと、
第2の温度で、前記第2の金属層上及び前記第1のポリマー層上に誘電体層を形成するステップであって、前記第2の温度は前記第1の温度未満である、ステップと、
第3の温度で、前記誘電体層上に第2のポリマー層を形成するステップであって、前記第3の温度は前記第2の温度未満である、ステップと
を含む方法。
【請求項2】
前記誘電体層は第2の誘電体層を備え、前記方法は、前記第2の金属層を形成する前に、前記第1の金属層上に第1の誘電体層を形成するステップをさらに含み、前記第1の金属層、前記第1の誘電体層、及び前記第2の金属層は、キャパシタを形成する、請求項1に記載の方法。
【請求項3】
前記第1の金属層は基板上に形成され、前記第1のポリマー層は、前記第1の金属層と、前記第2の金属層の周辺部との間に形成され、前記第1のポリマー層は、前記基板の上部表面に垂直な方向に、前記第1の誘電体層の厚さより大きな厚さを有する、請求項2に記載の方法。
【請求項4】
前記第2の金属層の前記周辺部は、前記第2の金属層の中心より、前記第1の金属層の上に離れて間隔が空けられる、請求項3に記載の方法。
【請求項5】
前記第1の金属層は、トランジスタのゲートに結合される、請求項4に記載の方法。
【請求項6】
前記第1のポリマー層は、前記第2の金属層の中心と、前記第1の金属層との間にない、請求項3に記載の方法。
【請求項7】
前記第1の誘電体層は、前記第1の金属層の上面上に形成され、前記第1のポリマー層は、前記第1の金属層及び前記第1の誘電体層の少なくとも1つの上面上に形成され、前記第2の金属層は、前記第1の誘電体層の上面上に形成され、前記第2の誘電体層は、前記第1のポリマー層の上面上に形成され、前記第2のポリマー層は、前記第2の誘電体層の上面上に形成される、請求項2に記載の方法。
【請求項8】
前記誘電体層は、シリコンと、酸素又は窒素の少なくとも1つとを含み、前記第1及び第2のポリマー層はそれぞれ炭素ベースの層である、請求項1から7までのいずれか一項に記載の方法。
【請求項9】
前記誘電体層及び前記第2のポリマー層は、ウェハ上に形成され、前記方法は、前記誘電体層及び前記第2のポリマー層の形成後に、前記ウェハを個々のチップにダイシングするステップをさらに含む、請求項1から8までのいずれか一項に記載の方法。
【請求項10】
前記第2の金属層は、トランジスタのゲート電極とゲート・フィンガとの間に結合されたゲート・ジャンパを備える、請求項1から9までのいずれか一項に記載の方法。
【請求項11】
前記第1の金属層は、実質的に同じ瞬時電流方向を有する自己結合区間を含んだ金属トレースを備える、請求項1から10までのいずれか一項に記載の方法。
【請求項12】
前記電子回路は、パッケージ化されたモノリシック・マイクロ波集積回路である、請求項1から11までのいずれか一項に記載の方法。
【請求項13】
前記第1の金属層は、基板上に形成され、前記方法は、前記基板上に複数のトランジスタを形成するステップをさらに含み、前記誘電体層は、前記トランジスタの上部表面上に形成され、前記第2のポリマー層は、前記トランジスタの前記上部表面上に形成されない、請求項1から12までのいずれか一項に記載の方法。
【請求項14】
前記第1の金属層は、基板上に形成され、前記第1のポリマー層及び前記第2のポリマー層は、前記基板の前記上部表面に垂直な方向に、前記第1の誘電体層より厚い、請求項1から13までのいずれか一項に記載の方法。
【請求項15】
電子回路を製作する方法であって、
第1の金属層の上部表面上に第1の誘電体層を形成するステップと、
前記第1の金属層の上部表面上に第1のポリマー層を形成するステップであって、前記第1のポリマー層は、前記基板の前記上部表面に垂直な方向に、前記第1の誘電体層の厚さより大きな厚さを有する、ステップと、
前記第1の金属層と反対側の前記第1の誘電体層上に第2の金属層を形成するステップであって、前記第2の金属層は前記第1のポリマー層上に延びる、ステップと、
第2の誘電体層を、前記第2の金属層上及び前記第1のポリマー層上に形成するステップと、
第2のポリマー層を前記第2の誘電体層上に形成するステップと
を含み、前記第1のポリマー層は、前記第1の金属層と、前記第2の金属層の周辺部との間に形成され、
前記第1の金属層、前記第1の誘電体層、及び前記第2の金属層は、キャパシタを形成する、方法。
【請求項16】
前記第1のポリマー層は、第1の温度で形成され、前記第2の誘電体層は、前記第1の温度より低い第2の温度で形成される、請求項15に記載の方法。
【請求項17】
前記第2のポリマー層は、前記第2の温度より低い第3の温度で形成される、請求項16に記載の方法。
【請求項18】
基板上に複数のトランジスタを形成するステップをさらに含み、前記誘電体層は、前記トランジスタの上部表面上に形成され、前記第2のポリマー層は、前記トランジスタの前記上部表面上に形成されない、請求項15から17までのいずれか一項に記載の方法。
【請求項19】
前記第2の誘電体層及び前記第2のポリマー層は、ウェハ上に形成され、前記方法は、前記第2の誘電体層及び前記第2のポリマー層の形成後に、前記ウェハを個々のチップにダイシングするステップをさらに含む、請求項15から18までのいずれか一項に記載の方法。
【請求項20】
電子回路を製作する方法であって、
第1の金属トレースを基板上に形成するステップであって、前記第1の金属トレースは、実質的に同じ瞬時電流方向を有する並行自己結合区間を含む、ステップと、
第1のポリマー層を前記第1の金属トレース上に形成するステップと、
第2の金属層を、前記第1の金属トレースと反対側の前記第1のポリマー層上に形成するステップと、
誘電体層を、前記第2の金属層上、及び前記第1のポリマー層上に形成するステップと、
第2のポリマー層を前記誘電体層上に形成するステップと
を含む方法。
【請求項21】
電子回路であって、
上部表面を有する基板と、
前記基板の前記上部表面上の第1の金属層と、
前記基板と反対側の前記第1の金属層上の第1のポリマー層と、
前記第1の金属層と反対側の前記第1のポリマー層上の第2の金属層と、
前記第1のポリマー層及び前記第2の金属層の少なくとも一部分上の、誘電体層と、
前記誘電体層上の第2のポリマー層と
を備える電子回路。
【請求項22】
前記第2の金属層は、キャパシタ電極、螺旋状インダクタの一部分、及びゲート・バイパス・ジャンパの1つを備える、請求項21に記載の電子回路。
【請求項23】
前記誘電体層は、第2の誘電体層を備え、前記電子回路は、第1の誘電体層を、前記第1の金属層と、前記第1の誘電体層と、前記第2の金属層とがキャパシタを形成するように、前記第1の金属層と前記第2の金属層との間にさらに備える、請求項21又は22に記載の電子回路。
【請求項24】
前記第1のポリマー層は、前記第1の金属層と、前記第2の金属層の周辺部との間にあり、前記第1のポリマー層は、前記基板の上部表面に垂直な方向に、前記第1の誘電体層の厚さより大きな厚さを有する、請求項21から23までのいずれか一項に記載の電子回路。
【請求項25】
前記第2の金属層の前記周辺部は、前記第2の金属層の中心より、前記第1の金属層の上に離れて間隔が空けられる、請求項21から24までのいずれか一項に記載の電子回路。
【請求項26】
前記第1のポリマー層は、前記第2の金属層の中心と、前記第1の金属層との間にない、請求項21から25までのいずれか一項に記載の電子回路。
【請求項27】
前記第1の金属層は、トランジスタのゲートに結合される、請求項21から26までのいずれか一項に記載の電子回路。
【請求項28】
前記第2の金属層は、トランジスタのゲート電極とゲート・フィンガとの間に結合されたゲート・ジャンパを備える、請求項21から27までのいずれか一項に記載の電子回路。
【請求項29】
前記第1の金属層は、実質的に同じ瞬時電流方向を有する自己結合区間を含んだ金属トレースを備える、請求項21から28までのいずれか一項に記載の電子回路。
【請求項30】
前記電子回路は、パッケージ化されたモノリシック・マイクロ波集積回路であり、複数のトランジスタが前記基板上にもたらされ、前記誘電体層は、前記トランジスタの上部表面上に形成され、前記第2のポリマー層は、前記トランジスタの前記上部表面上に形成されない、請求項21から29までのいずれか一項に記載の電子回路。
【請求項31】
前記第1の温度は200~450℃の間であり、前記第2の温度は180~400℃の間であり、前記第3の温度は150~240℃の間である、請求項1から14までのいずれか一項に記載の方法。
【請求項32】
前記電子回路は、チャネル層とバリア層とを含んだ単位セルトランジスタを有する電力増幅器集積回路チップを備える、請求項10に記載の方法。
【請求項33】
前記第1の金属層は、ソース・コンタクトを備える、請求項32に記載の方法。
【請求項34】
前記電子回路は、内部的に整合された電界効果トランジスタである、請求項1から14までのいずれか一項に記載の方法。
【請求項35】
前記電子回路は、パッケージ化された電子回路である、請求項1から14までのいずれか一項に記載の方法。
【請求項36】
前記電子回路は、その上に形成されたキャパシタ及び/又はインダクタを有する、セラミック基板又はプリント回路基板である、請求項1から14までのいずれか一項に記載の方法。
【請求項37】
前記電子回路は、チャネル層とバリア層とを含んだ単位セルトランジスタを有する電力増幅器集積回路チップを備え、前記第1の金属層は、ソース・コンタクトを備え、前記第2の金属層は、トランジスタのゲート電極とゲート・フィンガとの間に結合されたゲート・ジャンパを備える、請求項15から19までのいずれか一項に記載の方法。
【請求項38】
前記電子回路は、モノリシック・マイクロ波集積回路である、請求項15から19までのいずれか一項に記載の方法。
【請求項39】
前記電子回路は、内部的に整合された電界効果トランジスタである、請求項15から19までのいずれか一項に記載の方法。
【請求項40】
前記電子回路は、パッケージ化された電子回路である、請求項15から19までのいずれか一項に記載の方法。
【請求項41】
前記電子回路は、モノリシック・マイクロ波集積回路である、請求項20に記載の方法。
【請求項42】
前記電子回路は、セラミック基板又はプリント回路基板である、請求項20に記載の方法。
【請求項43】
前記電子回路は、チャネル層とバリア層とを含んだ単位セルトランジスタを有する電力増幅器集積回路チップを備え、前記第1の金属層は、ソース・コンタクトを備え、前記第2の金属層は、トランジスタのゲート電極とゲート・フィンガとの間に結合されたゲート・ジャンパを備える、請求項21から29までのいずれか一項に記載の電子回路。
【請求項44】
前記電子回路は、内部的に整合された電界効果トランジスタである、請求項21から29までのいずれか一項に記載の電子回路。
【請求項45】
前記電子回路は、パッケージ化された電子回路である、請求項21から29までのいずれか一項に記載の電子回路。
【請求項46】
前記基板は、その上に形成されたキャパシタ及び/又はインダクタを有する、セラミック基板又はプリント回路基板である、請求項21から29までのいずれか一項に記載の電子回路。
【発明の詳細な説明】
【技術分野】
【0001】
本明細書で述べられる本発明の概念は電子回路に関し、より詳細には、保護封止を有するパッケージ化された電子回路に関する。
【背景技術】
【0002】
多種多様なパッケージ化された電子回路が、当技術分野で知られている。これらの回路は、1つ又は複数の半導体集積回路チップ、及び/又は共通の保護パッケージ内に含められた、その上に形成されたキャパシタ、インダクタ、及び/又は抵抗器などの個別電子構成要素を有する他の電子回路基板を含み得る。実例として、内部的に整合された電界効果トランジスタ(「FET」:field effect transistor)電力増幅器は、当技術分野で知られている1つのタイプのパッケージ化された電子回路である。内部的に整合されたFET電力増幅器は、複数の並列増幅経路をもたらすように並行して配置された複数の単位セルトランジスタを有する、1つ又は複数の集積回路チップを含み得る。例えば単位セルトランジスタは、例えば炭化珪素及び/又は窒化ガリウム・ベースの半導体材料などの、広バンドギャップ半導体材料を用いて形成され得る高電子移動度トランジスタを備え得る。集積回路チップは、例えば、インピーダンス整合ネットワーク、伝送ライン、電力分割及び結合構造などを含む、プリント回路基板又はセラミック回路基板などの他の電子回路基板と一緒に保護パッケージ内にパッケージ化され得る。保護パッケージは、1つ又は複数の入力及び出力リード又はパッドを含み得る。集積回路チップ及び電子回路基板を互いに及び/又は保護パッケージの入力/出力リードに接続するために、ボンド・ワイヤが用いられ得る。
【0003】
モノリシック・マイクロ波集積回路(「MMIC」:monolithic microwave integrated circuit)は、当技術分野で知られている他のパッケージ化された電子回路である。MMICチップは、無線又はマイクロ波周波数で動作するように設計され、回路要素のすべては、適切な入力及び出力(例えば、リード)を有する保護パッケージ内に封入された、単一の「モノリシック」集積回路チップ上に形成される。集積回路チップ上の回路要素を保護パッケージの入力/出力リードに電気的に接続するために、ボンド・ワイヤが用いられ得る。MMIC増幅器は現在広く用いられており、高電力MMIC増幅器(通常、通信回路の送信側で用いられる)、及び低ノイズMMIC増幅器(通常、通信回路の受信側で用いられる)を含む。MMIC増幅器は通常、トランジスタ増幅器の1つ又は複数の段を含み、単一の集積回路チップ上にすべて実装される、インピーダンス整合ネットワーク及びフィード・ネットワークなどの他の要素をさらに含み得る。MMIC増幅器は通常、デバイスの各増幅段が、複数の並列増幅経路をもたらすように並行して配置された複数の「単位セル」トランジスタとして実装される、単位セルトランジスタ設計を有する。単位セルトランジスタは、例えば、広バンドギャップ半導体材料を用いて形成される高電子移動度トランジスタを備え得る。他の一般的なMMICデバイスは、RFミキサ及び高周波スイッチング回路を含む。
【0004】
信頼性は、多くのパッケージ化された電子回路に対する重要な性能特性となり得る。例えば、MMIC増幅器は、しばしばセルラ基地局のアンテナ内又はそれに隣接して配備され、したがって地上から数十フィート又は数百フィートに備え付けられ得る。ネットワーク停止は最小に保たれなければならず、故障した「タワー・トップ」構成部品の交換は、費用のかかる、訓練された技能者による塔を登ることを必要とするので、セルラ基地局運用者はしばしば、構成部品製造業者に対して非常に高レベルの信頼性を要求する。
【先行技術文献】
【特許文献】
【0005】
【特許文献1】米国特許出願公開第2017/0271497号明細書
【発明の概要】
【課題を解決するための手段】
【0006】
本発明の実施例に従って、電子回路を製作する方法がもたらされる。これらの方法に従って、第1の金属層は基板上に形成される。第1のポリマー層は、第1の金属層の一部分上に、第1の温度で形成される。第2の金属層は、第1の金属層と反対側の第1のポリマー層上に形成される。誘電体層は、第2の金属層上及び第1のポリマー層上に、第2の温度で形成され、第2の温度は第1の温度未満である。第2のポリマー層は、誘電体層上に、第3の温度で形成され、第3の温度は第2の温度未満である。電子回路は、パッケージ化された電子回路とすることができる。
【0007】
いくつかの実施例において、誘電体層は第2の誘電体層とすることができ、方法は、第2の金属層を形成する前に、第1の金属層上に第1の誘電体層を形成するステップをさらに含み得る。いくつかのこのような実施例において、第1の金属層、第1の誘電体層、及び第2の金属層は、キャパシタを形成し得る。
【0008】
いくつかの実施例において、第1のポリマー層は、第1の金属層と、第2の金属層の周辺部との間に形成され、第1のポリマー層は、基板の上部表面に垂直な方向に、第1の誘電体層の厚さより大きな厚さを有する。
【0009】
いくつかの実施例において、第2の金属層の周辺部は、第2の金属層の中心より、第1の金属層の上に離れて間隔が空けられ得る。
【0010】
いくつかの実施例において、第1の金属層は、トランジスタのゲートに結合され得る。
【0011】
いくつかの実施例において、第1のポリマー層は、第2の金属層の中心と第1の金属層との間に配置されなくてよい。
【0012】
いくつかの実施例において、第1の誘電体層は、第1の金属層の上面上に形成されてよく、第1のポリマー層は、第1の金属層及び第1の誘電体層の少なくとも1つの上面上に形成されてよく、第2の金属層は、第1の誘電体層の上面上に形成されてよく、第2の誘電体層は、第1のポリマー層の上面上に形成されてよく、第2のポリマー層は、第2の誘電体層の上面上に形成され得る。
【0013】
いくつかの実施例において、誘電体層は、シリコンと、酸素及び窒素の少なくとも1つとを含むことができ、第1及び第2のポリマー層はそれぞれ炭素ベースの層とすることができる。
【0014】
いくつかの実施例において、誘電体層及び第2のポリマー層は、ウェハ上に形成されてよく、方法は、誘電体層及び第2のポリマー層の形成後に、ウェハを個々のチップにダイシングするステップをさらに含み得る。
【0015】
いくつかの実施例において、第2の金属層は、トランジスタのゲート電極とゲート・フィンガとの間に結合されたゲート・ジャンパとすることができる。
【0016】
いくつかの実施例において、第1の金属層は、実質的に同じ瞬時電流方向を有する自己結合区間を含んだ金属トレースとすることができる。
【0017】
いくつかの実施例において、パッケージ化された電子回路は、モノリシック・マイクロ波集積回路とすることができる。
【0018】
いくつかの実施例において、方法は、基板上に複数のトランジスタを形成するステップをさらに含み得る。このような実施例において、誘電体層は、トランジスタの上部表面上に形成されてよく、第2のポリマー層は、トランジスタの上部表面上に形成されなくてよい。
【0019】
いくつかの実施例において、第1のポリマー層及び第2のポリマー層は、基板の上部表面に垂直な方向に、第1の誘電体層より厚くてよい。
【0020】
本発明の他の実施例に従って、電子回路を製作する追加の方法がもたらされる。これらの方法に従って、第1の金属層は、基板の上部表面上に形成される。第1の誘電体層は、第1の金属層の上部表面上に形成される。第1のポリマー層は、第1の金属層の上部表面上に形成され、第1のポリマー層は、基板の上部表面に垂直な方向に、第1の誘電体層の厚さより大きな厚さを有する。第2の金属層は、第1の金属層と反対側の第1の誘電体層上に形成され、第2の金属層は第1のポリマー層上に延びる。第2の誘電体層は、第2の金属層上及び第1のポリマー層上に形成される。第2のポリマー層は第2の誘電体層上に形成される。第1のポリマー層は、第1の金属層と、第2の金属層の周辺部との間に形成され、第1の金属層、第1の誘電体層、及び第2の金属層は、キャパシタを形成する。
【0021】
いくつかの実施例において、第1のポリマー層は、第1の温度で形成され、第2の誘電体層は、第1の温度より低い第2の温度で形成される。
【0022】
いくつかの実施例において、第2のポリマー層は、第2の温度より低い第3の温度で形成される。
【0023】
いくつかの実施例において、方法は、基板上に複数のトランジスタを形成するステップをさらに含み、誘電体層は、トランジスタの上部表面上に形成され、第2のポリマー層は、トランジスタの上部表面上に形成されない。
【0024】
いくつかの実施例において、第2の誘電体層及び第2のポリマー層は、ウェハ上に形成され、方法は、第2の誘電体層及び第2のポリマー層の形成後に、ウェハを個々のチップにダイシングするステップをさらに含む。
【0025】
本発明の追加の実施例に従って、電子回路を製作する方法がもたらされ、第1の金属トレースは基板上に形成される。第1の金属トレースは、実質的に同じ瞬時電流方向を有する並行自己結合区間を含む。第1のポリマー層は、第1の金属層上に形成される。第2の金属層は、第1の金属層と反対側の第1のポリマー層上に形成される。誘電体層は、第2の金属層上、及び第1のポリマー層上に形成される。第2のポリマー層は、誘電体層上に形成される。
【0026】
本発明の他の追加の実施例に従って、電子回路がもたらされ、これは、上部表面を有する基板と、基板の上部表面上の第1の金属層と、基板と反対側の第1の金属層上の第1のポリマー層と、第1の金属層と反対側の第1のポリマー層上の第2の金属層と、第1のポリマー層及び第2の金属層の少なくとも一部分上の、誘電体層と、誘電体層上の第2のポリマー層とを含む。
【0027】
いくつかの実施例において、第2の金属層は、キャパシタ電極、螺旋状インダクタの一部分、及びゲート・バイパス・ジャンパの1つを備える。
【0028】
いくつかの実施例において、誘電体層は、第2の誘電体層を備え、パッケージ化された電子回路は、第1の誘電体層を、第1の金属層と、第1の誘電体層と、第2の金属層とがキャパシタを形成するように、第1の金属層と第2の金属層との間にさらに備える。
【0029】
いくつかの実施例において、第1のポリマー層は、第1の金属層と、第2の金属層の周辺部との間に形成され、第1のポリマー層は、基板の上部表面に垂直な方向に、第1の誘電体層の厚さより大きな厚さを有する。
【0030】
いくつかの実施例において、第2の金属層の周辺部は、第2の金属層の中心より、第1の金属層の上に離れて間隔が空けられる。
【0031】
いくつかの実施例において、第1のポリマー層は、第2の金属層の中心と第1の金属層との間にない。
【0032】
いくつかの実施例において、第1の金属層は、トランジスタのゲートに結合される。
【0033】
いくつかの実施例において、第2の金属層は、トランジスタのゲート電極とゲート・フィンガとの間に結合されたゲート・ジャンパを備える。
【0034】
いくつかの実施例において、第1の金属層は、実質的に同じ瞬時電流方向を有する自己結合区間を含んだ金属トレースを備える。
【0035】
いくつかの実施例において、パッケージ化された電子回路は、モノリシック・マイクロ波集積回路であり、複数のトランジスタが基板上に設けられ、誘電体層は、トランジスタの上部表面上に形成され、第2のポリマー層は、トランジスタの上部表面上に形成されない。
【図面の簡単な説明】
【0036】
【
図1】内部的に整合されたFET電力増幅器の概略平面図である。
【
図2】整合回路を含むMMIC電力増幅器の概略平面図である。
【
図3】
図2のMMIC電力増幅器に含められ得るキャパシタを例示する、
図2の線3-3に沿ってとられた概略断面図である。
【
図4】湿気封止を含む本発明のいくつかの実施例によるキャパシタの概略断面図である。
【
図5】湿気封止を含む
図2のMMIC電力増幅器に含められたインダクタの1つを例示する、
図2の線5-5’に沿ってとられた概略断面図である。
【
図6A】本発明のいくつかの実施例に従った電力増幅器集積回路チップの一部分の金属レイアウトの概略平面図である。
【
図6B】
図6Aの線6B-6B’に沿ってとられた断面図である。
【
図6C】
図6Aの線6C-6C’に沿ってとられた断面図である。
【
図7】本発明のいくつかの実施例によるパッケージ化された電子回路を形成する方法のフロー・チャートである。
【
図8】
図3のキャパシタの変更されたバージョンを例示する概略断面図である。
【発明を実施するための形態】
【0037】
内部的に整合されたFET電力増幅器、MMICチップ、及び様々な他のパッケージ化された電子回路は、例えば、所望の機能性を実装するように配置されたトランジスタ、キャパシタ、インダクタ、抵抗器、回路トレース、及び/又は誘電体クロスオーバの組合せを含み得る。多くの事例において、パッケージ化された電子回路は、保護パッケージを除いて、封止を含まないようになる。他のパッケージ化された電子回路は、チップがダイシング作業によって、より大きな構造(例えば、半導体ウェハ)から個片化された後に、ポッティング材料又は誘電体層がチップの上部側上に堆積される、いわゆる「ダイ」レベルパッシベーションを有する、集積回路チップ又は他の電子回路基板(本明細書ではまとめて「チップ」と呼ばれる)を含む。
【0038】
パッケージ化された電子回路は、しばしば高温で動作され(動作の間にパッケージ化された電子回路内に熱が増大するため)、また少なくとも一部の時間において、高湿度環境で動作され得る。パッケージ化された電子回路が湿潤環境において高温で動作されるとき、周囲空気内の水蒸気は、パッケージ化された電子回路内の望ましくない化学反応に繋がり得る水素又は他のイオン(例えば、塩素、ナトリウム)をもたらし得る。チップ・レベル・パッシベーションがもたらされるときでも、パッシベーション層内の小さな割れ目又は欠陥は、湿気がパッシベーションを通過してデバイスの内部に至ることを可能にし得る。イオンは、特に、高い電界のもとにあるパッケージ化された電子回路の一部近くに位置するとき、水酸化物形成又は他の化学反応に対する触媒として作用し得る。これらの化学反応は、経時的に回路要素の幾つかのものの性能を劣化させ、結果としてデバイス故障を生じ得る。最も典型的には、集積回路チップ又は他の回路基板の湿度で誘発される故障は、付勢された(すなわち、それに電圧が印加された)、及び不動態化されていない又は不動態化が不十分な、デバイスの一部分において起こるようになる。このような故障は、本明細書では「バイアス状態での湿度故障」と呼ばれ得る。
【0039】
本発明の実施例に従って、保護パッケージ内に、1つ又は複数の封止された集積回路チップ又は他の電子回路基板を含む、パッケージ化された電子回路がもたらされる。封止は、チップ上の電子回路要素への湿気の侵入を阻止し得る。いくつかの実施例において、湿気封止は、「ウェハ」レベルで行われ得る(すなわち、湿気封止層は、ウェハが複数の集積回路チップにダイシングされる前に、ウェハ処理の間に適用される)。封止は、例えば、酸化シリコン、窒化シリコン、又は酸窒化シリコンパッシベーション層などの保護誘電体層、及び保護誘電体層の上に重なる保護ポリマー層(例えば、ポリイミド層)を含み得る。保護誘電体層及び保護ポリマー層の組合せは、チップ上の回路要素を封止することができ、したがって湿気からのイオンを回路要素から遠ざけ得る湿気バリアをもたらすことができる。
【0040】
様々な集積回路チップ及び他の電子回路基板設計において、2つ以上の金属層は垂直に積層され得る。本明細書で「金属層」という用語は、連続した金属層及びパターン化された金属層の両方を包含し、2つの金属層(又は他の回路要素)は、チップの主表面に垂直な軸が、層/要素のそれぞれを通って延びるとき、「垂直に積層される」。このような垂直に積層された金属層の実例は、回路基板上に形成された平板キャパシタの2つの電極、又は螺旋の上を横断して螺旋の内側部分を螺旋の外側の回路要素に接続する螺旋状インダクタのトレースを含む。いくつかの設計において、いわゆる誘電体クロスオーバは、短絡を防止するために2つの垂直に積層された導電性要素の間に置かれ得る。いくつかの場合、誘電体クロスオーバはポリマー・ベースの材料から形成され得る。このような場合において、誘電体層がポリマー・ベースの誘電体クロスオーバ上に形成される場合、特にポリマー・ベースの誘電体クロスオーバがくぼみ又はボイドを含むとき、ピンホール及び/又は小さな割れ目が誘電体層内に生じ得る。誘電体層内のこれらのピンホール/割れ目は、誘電体層を通る湿気の侵入のための経路として作用し得る。誘電体層の上部の上に保護ポリマー層を設けることは、これらのピンホール/割れ目を覆うことができ、したがって誘電体層及び保護ポリマー層は一緒に、湿気保護の目的でデバイスを封止することができる。
【0041】
いくつかの実施例において、ポリマー・ベースの誘電体クロスオーバは、第1の温度で回路基板上に形成(例えば、堆積)され得る。次いで保護誘電体層は、第1の温度未満の第2の温度で、ポリマー・ベースの誘電体クロスオーバ上に形成され得る。保護誘電体層を、より低い温度で形成することによって、保護誘電体層の形成の間の、ポリマー・ベースの誘電体クロスオーバ内の材料の脱ガスが低減又は防止され得る。このような材料の脱ガスは、それが生じた場合、薄膜内のピンホール、薄膜の層間剥離、又は薄膜付着問題を引き起こし得る。次いで保護ポリマー層は、第2の温度未満の第3の温度で、保護誘電体層上に形成され得る。保護ポリマー層を、保護誘電体層(及びポリマー・ベースの誘電体クロスオーバ)より低い温度で形成することによって、保護ポリマー層の形成の間の、ポリマー・ベースの誘電体クロスオーバ及び/又は保護誘電体層内の、材料の脱ガスが低減又は防止され得る。本明細書で、層が特定の温度未満の温度で形成されることへの言及は、層が特定の温度未満の温度で成長され、噴霧され、被覆され、又は他のやり方で堆積されること、及びアニーリング・ステップなどの層の適切な形成に関連した堆積後のステップが特定の温度未満で行われることを意味する。
【0042】
いくつかの実施例において、ポリマー・ベースの誘電体クロスオーバは、平板キャパシタの上側電極の周辺部の下に設けられ得る。このような実施例において、キャパシタは、キャパシタの下側電極として作用する第1の金属層と、キャパシタの上側電極として作用する第2の金属層と、第1及び第2の金属層の間に置かれたキャパシタ誘電体層とを備えることができ、下側電極、キャパシタ誘電体層、及び上側電極は、垂直に積層される。ポリマー・ベースの誘電体クロスオーバは、第1の金属層と、第2の金属層の周辺部との間に形成されることができ、第2の金属層の中央部分の下には形成されなくてよい。ポリマー・ベースの誘電体クロスオーバは、キャパシタ誘電体層の厚さより大きな厚さを有し得る。例示の実施例において、ポリマー・ベースの誘電体クロスオーバは、1~3ミクロンの間の厚さ、3~10ミクロンの間の厚さ、又は10~100ミクロンの間の厚さを有し得る。ポリマー・ベースの誘電体クロスオーバは、キャパシタ誘電体層と比べて増加された厚さを有し得るので、第2の金属層の周辺部は、第2の金属層の中央部分より、第1の金属層の上に遠く間隔が空けられ得る。
【0043】
他の実施例において、第1の金属層内に形成された螺旋状誘導性トレースを、第2の金属層の一部である接続トレースから隔離するために、ポリマー・ベースの誘電体クロスオーバが用いられ得る。接続トレースは、螺旋の内部にある螺旋状誘導性トレースの端部を、螺旋の外側にある回路要素に接続する。螺旋状誘導性トレースは、同じ又は実質的に同じ瞬時電流方向を有する並行区間を含み得る。
【0044】
他の実施例において、パッケージ化された電子回路は、ゲート・ジャンパとセグメント化されたゲート・フィンガとを有する、電力増幅器集積回路チップを備え得る。ゲート・ジャンパは、ゲート・フィンガと比べて、チップ上の異なる垂直レベル(下にある基板の上)に形成されることができ、ポリマー・ベースの誘電体クロスオーバは、ゲート・ジャンパと、下にある導電層との間に設けられる。
【0045】
本発明の他の実施例に従って、パッケージ化された電子回路がもたらされ、デバイス内に含まれたキャパシタの負にバイアスされた電極は、より高い電圧(例えば、接地、正電圧、又はより小さな負電圧)に結合された電極より、基板により近くにすべて位置する。この構成は、高い負電圧を受けるキャパシタの電極を、デバイスの上部表面からより遠くに、したがって例えば、湿度加速ストレス試験の間でのデバイス故障に繋がり得るイオンの潜在的な発生源からより遠くに、移動する。
【0046】
次に、添付の図を参照して本発明の実施例がより詳しく述べられる。本発明の実施例による封止技法を述べる前に、本発明の実施例による封止技法を含み得る2つの例示のパッケージ化された電子回路が、
図1及び2を参照して述べられる。
【0047】
図1は、パッケージ110内に含められた複数の電子回路基板を含む、パッケージ化された内部的に整合されたFET電力増幅器100の概略平面図(すなわち、上からデバイスを見下ろした図)である。電子回路基板は、1つ又は複数の集積回路チップを含むことができ、及びまた例えばプリント回路基板又はセラミック回路基板などの他の電子回路基板を含み得る。本明細書では集積回路チップ、及びプリント回路基板又はセラミック回路基板などの他の電子回路基板は、まとめて「チップ」と呼ばれ得る。
図1において、パッケージ110は、パッケージ110内の様々な要素を例示するためにシャドウ・ビューにて示される。パッケージ110は、入力パッド114に電気的に接続された入力リード112と、出力パッド116に電気的に接続された出力リード118とを含む。
【0048】
図1に示されるように、回路基板は、入力/出力回路基板130-1、130-2と、インピーダンス整合回路基板140-1、140-2、140-3、140-4と、電界効果トランジスタ増幅器集積回路チップ150-1、150-2とを含み得る。回路基板130、140、150を相互接続し、回路基板130をパッケージ110に接続する、ボンド・ワイヤ120がもたらされる。本明細書では、特定の要素の2つ以上の事例がデバイスに含まれるとき、要素は個々にそれらの完全な参照番号(例えば、トランジスタ増幅器集積回路チップ150-2)によって、及び参照番号の最初の部分(例えば、トランジスタ増幅器集積回路チップ150)によってまとめて呼ばれ得る。
【0049】
各入力/出力回路基板130は、例えば、導電性接地面をその一方の側上に、並びにRF伝送ライン134及び入力/出力ボンド・パッド132などのパッドを形成する導電性トレースをその反対側上に有する、セラミック回路基板(例えば、アルミナ基板)を備え得る。RF伝送ライン134は、入力/出力ボンド・パッド132を、トランジスタ増幅器集積回路チップ150に含まれる単位セルトランジスタのゲート・フィンガに接続する、並列給電ネットワーク136を形成する。
【0050】
入力信号を増幅する単位セルトランジスタは、第1及び第2のトランジスタ増幅器集積回路チップ150-1、150-2上に実装される。適切な集積回路チップの実例は、例えば、米国特許出願公開第2017/0271497号明細書で開示されており、その内容全体は本明細書に完全に記載されているかの如く、参照により本明細書に組み込まれる。
【0051】
各トランジスタ増幅器集積回路チップ150のインピーダンスは通常、入力リード112又は出力リード118において見られるインピーダンス(これはそれぞれ、例えば、50オームであり得る)に十分に整合されないようになる。それに従って、内部的に整合されたFET電力増幅器100は、トランジスタ増幅器集積回路チップ150及び入力リード112及び出力リード118の間のインピーダンス整合を、内部的に整合されたFET電力増幅器100の動作周波数帯域にわたって改善する、インピーダンス整合回路基板140をさらに含む。各入力インピーダンス整合回路基板140は、伝送ラインと、キャパシタ及び/又は誘導性要素などのリアクティブ構成要素とを含み得る。
【0052】
インピーダンス整合回路基板140はそれぞれ、例えば、その上に形成されたキャパシタ、インダクタ、及び/又は抵抗器を有する、セラミック基板(例えば、アルミナ基板)又はプリント回路基板などの基板を備え得る。いくつかの場合、回路基板130、140、150の間に延びるボンド・ワイヤ120は、インダクタとして作用することができ、回路基板140上にキャパシタが形成されることができ、その結果、例えば、インダクタ-キャパシタ-インダクタ(LCL)リアクティブ回路が、各トランジスタ増幅器集積回路チップ150の入力及び出力において形成される。
【0053】
図2は、整合回路を含む2段MMIC電力増幅器200の概略平面図である。
図2に示されるように、MMIC増幅器200は、FETドライバ段210と、FET出力段220とを含み、これらは2段MMIC増幅器200の2つの増幅段を表す。MMIC増幅器200は、入力インピーダンス整合回路230-1と、段間インピーダンス整合回路230-2と、出力インピーダンス整合回路230-3とをさらに含む。入力パッド240及び出力パッド242もまた、MMIC増幅器200のための電源及び接地接続をもたらす他のパッド244と共に設けられる。
【0054】
入力信号(例えば、700MHz RF信号)は、入力パッド240においてMMIC増幅器200に入力され得る。入力信号は、FETドライバ段210の入力と、入力パッド240との間のインピーダンス整合を改善し得る入力段インピーダンス整合回路230-1を通過される。FETドライバ段210は、それへのRF信号入力を増幅して、より高い電力のRF信号をもたらす。FETドライバ段210によって出力される、より高い電力のRF信号は、(段間インピーダンス整合回路230-2による適切なインピーダンス整合の後に)FET出力段220に入力信号としてもたらされ得る。FET出力段220は、RF信号をさらに増幅する。FET出力段220によって出力される高電力のRF信号は、出力段インピーダンス整合回路230-3を通過し、出力パッド242において出力される。FETドライバ段210及びFET出力段220はそれぞれ、例えば、互いに並列に電気的に接続された複数の単位セルFETトランジスタ(例えば、HEMTトランジスタ)として実装され得る。
【0055】
インピーダンス整合回路230のそれぞれは、例えば、インピーダンス整合回路230への入力におけるRF信号入力のインピーダンスから、インピーダンス整合回路230の出力における回路要素のインピーダンスまでの整合を改善するように配置された、1つ又は複数のキャパシタ、インダクタ、抵抗器、及び/又は他の回路要素を備え得る。インピーダンス整合回路230は
図2に概略的に例示されるが、平板キャパシタ300及び螺旋状インダクタ400は、出力インピーダンス整合回路230-3内に、これらの構成要素の典型的な実装形態を例示するために例示される。
【0056】
上述のように、内部的に整合されたFET100及びMMIC増幅器200は共に、キャパシタ及び/又はインダクタなどのリアクティブ構成要素を含む。
図3は、キャパシタ300’が湿気封止を含まないことを除いて、
図2に示されるキャパシタ300と同様の設計を有するキャパシタ300’の概略断面図である。文脈のために、
図3の断面は、
図2の線3-3’に沿ってとられている(補足説明として、
図3のキャパシタ300’は湿気封止を含まない)。
【0057】
図3に示されるように、キャパシタ300’は基板310上に形成され得る。キャパシタ300’が、
図2のMMIC増幅器200などのMMICデバイスに含まれるとき、基板310は通常、例えば、サファイア基板など、半導体層がその上に成長され得る、炭化珪素基板などの半導体基板又は任意の他の基板となり得る。しかし、キャパシタ300’が、
図1の内部的に整合されたFET100のインピーダンス整合回路基板140の1つにおいて用いられた場合などの他の場合には、基板310は、例えば、プリント回路基板又はセラミック基板などの何らかの他のタイプの基板を備え得ることが認識されるであろう。また、本明細書で「基板」という用語は、例えば、裸基板、又はその上に形成されたエピタキシャル層、誘電体層、金属層などを有する半導体又は非半導体基板など、その上に成長された又は形成された他の層を有する基板を、広く包含するように用いられることが認識されるであろう。
【0058】
第1の金属層は、基板310上に形成されることができ、キャパシタ300’の下側電極320として作用する。キャパシタ誘電体層330は、下側電極320の上部表面上に形成される。例えば、酸化シリコン、窒化シリコン、高誘電率誘電体層などを含む、任意の適切なキャパシタ誘電体層が用いられ得る。第2の金属層は、キャパシタ誘電体層330上に形成され、キャパシタ300の上側電極340として作用する。誘電体クロスオーバ350は、キャパシタ300’の周辺部の周りの下側電極320と上側電極340との間に置かれる。誘電体クロスオーバ350は、いくつかの実施例では、キャパシタ誘電体層330より大幅に厚い(基板に垂直な方向に)、誘電体材料(空気を含む)を備え得る。誘電体クロスオーバ350は、例えば、ポリイミド又はbcbシクロテン、PBO(P-フェニレン-2、6-ベンゾビスオキサゾール)、ポリアミド、スピン・オン・ガラスなどの、炭素ベースのポリマー材料を備え得る。キャパシタ300’の周辺部の周りに誘電体クロスオーバ350を含めることは、キャパシタ300’の信頼性を改善し得る。誘電体クロスオーバ350は、下側及び上側電極320、340の中央部分の間に置かれない。示される実施例において、キャパシタ誘電体層330は、下側電極320と誘電体クロスオーバ350との間に設けられるが、
図8に示されるように、他の実施例では、キャパシタ誘電体層330は、キャパシタのこの領域において完全に又は部分的に省かれ得ることが認識されるであろう。
【0059】
図3のキャパシタ300’が湿潤環境で動作される場合、周囲空気内の水蒸気は、パッケージ化された電子回路内での望ましくない化学反応に繋がり得る水素イオン(又は他のハロゲン・イオン)の発生源として作用し得る。このようなイオンが、電界のもとにあるパッケージ化された電子回路の一部近くに位置するとき、イオンは、水酸化物形成又は他の化学反応に対する触媒として作用し得る。これらの化学反応は、回路要素の幾つかのものの性能を劣化させ得る。これはキャパシタ300’を短絡させる場合があり、結果として、キャパシタ300’を含むパッケージ化された電子回路(例えば、
図2のMMIC増幅器200、又は
図1の内部的に整合されたFET100)の故障を生じ得る。例えば、パッケージ化された電子回路は、パッケージ化された電子回路が、湿度で誘発される故障メカニズムにより早期に故障しないことを確実にするために、湿度加速ストレス試験を受けさせることができる。高電力のパッケージ化された電子回路は、このようなデバイスに関連する高電界及びより高い動作温度が、結果として、増加されたイオン移動及び加速された化学反応を生じ得るので、特に故障を起こしやすくなり得る。湿度加速ストレス試験は、デバイスがその定格最大電力能力において又はその近くで動作されながら、パッケージ化された電子回路を数時間又は数日間、高い湿気含有量、高圧の環境に置くことを伴い得る。これらのストレス試験は、デバイス内に含められるチップのパッケージングの前に行われ得る。チップが、チップの内部へ繋がり得る湿気経路を有する場合、回路は典型的には、デバイスを永久的に損傷する短絡によって、ストレス試験の間に故障する可能性が高くなり得る。したがって、ストレス試験は湿気で誘発される故障を受けやすいデバイスを識別し得るが、ストレス試験はまた製造歩留まりを低下させる。
【0060】
図4は、湿気封止を含む、本発明の実施例によるキャパシタ300の概略断面図である。
【0061】
図4を参照すると、キャパシタ300は、このような湿気の侵入に対して保護するためにキャパシタを封止する1つ又は複数の保護層を含み得る。例えば、キャパシタ300の上部表面を封止する、保護誘電体層360が形成され得る。この保護誘電体層360は、例えば、窒化シリコン層、酸化シリコン層、酸窒化シリコン層などを備え得る。保護誘電体層360は、化学気相成長法及び/又は原子層堆積を含む任意の適切な手段によって形成され得る。いくつかの実施例において、保護誘電体層360は、キャパシタ300を含むチップの上面の上に全体的に堆積され得る。いくつかの実施例において、保護誘電体層360は、ウェハ処理の間に(すなわち、複数のチップをもたらすようにウェハがダイシングされる前に)形成され得る。このような実施例において、保護誘電体層360は、ウェハにわたって全体的に堆積されてよく、又はウェハが後にそれに沿ってダイシングされるスクライブラインに沿った部分を除いて全体的に堆積され得る。いくつかの実施例において、保護誘電体層360は、基板の厚さを低減させるための任意の研削作業、ウェハ内のビア・ホールの穿孔、及び/又は裏面メタライゼーションなどの、ウェハの「裏面処理」の前になされ得る。
【0062】
保護誘電体層360は、下にある層の側壁上に形成されるとき、特に保護誘電体層360が化学気相成長を用いて形成されるときは、良好な被覆率をもたらさない場合がある。加えて、誘電体クロスオーバ350は、特に誘電体クロスオーバ350が化学気相成長によって形成されるとき、例えば、
図3で352とラベル付けされた領域内に、ボイドを含み得る。保護誘電体層360がこのボイド352上に形成されたとき、保護誘電体層360内に、保護誘電体層360を通る湿気の侵入のための経路として働き得る微小クラックが形成され得る。それに従って、
図4に示されるように、それらの経路を阻止するために、保護ポリマー層370が保護誘電体層360上に形成され得る。保護ポリマー層370はまた、ウェハの裏面処理の前に形成され得る。保護ポリマー層370は、例えば、bcbシクロテン、PBO(P-フェニレン-2、6-ベンゾビスオキサゾール)、ポリアミド、スピン・オン・ガラス、SU-8 2000-MicroChemなどの永久レジスト、エポキシ成形コンパウンド、エポキシ樹脂などを備え得る。
【0063】
キャパシタ300は、例えば、従来の堆積、マスキング、及びエッチング処理を用いて、下側電極320、キャパシタ誘電体層330、及び上側電極340を順次に形成することによって形成され得る。誘電体クロスオーバ350は、上側電極340の前又は後に形成され得る。誘電体クロスオーバ350は、
図8に示されるように上側電極340の外周と、下側電極320との間の空間、又は代替として、
図3に示されるように上側電極340の外周と、キャパシタ誘電体層330との間の空間を実質的に満たし得る。誘電体クロスオーバ350は、キャパシタの中間部分には形成されなくてよい(すなわち、それは外側縁部に沿ってのみ形成される)。いくつかの実施例において、誘電体クロスオーバ350は、上側電極340の形成の後に形成され得る。上記で論じられたように、誘電体クロスオーバ350は、例えば、炭素ベースのポリマー層を備え得る。誘電体クロスオーバ350は、第1の温度で形成され得る。いくつかの実施例において、第1の温度は200℃より高くすることができる。いくつかの実施例において、第1の温度は200~450℃の間とすることができる。他の実施例において、第1の温度は220℃又は240℃より高くすることができる。いくつかの追加の例示の実施例において、第1の温度は、220~450℃の間、220~400℃の間、240~450℃の間、又は240~400℃の間とすることができる。
【0064】
保護誘電体層360は、誘電体クロスオーバ350及び上側電極340上に形成され得る。いくつかの実施例において、保護誘電体層360は、チップ全体、又は複数のチップを含むウェハ全体を覆うように全体的に堆積され得る。保護誘電体層360は、第2の温度で形成され得る。第2の温度は、第1の温度未満とすることができる。これは、誘電体クロスオーバからの材料のガス放出を低減又は防止し得る。いくつかの実施例において、第2の温度は、第1の温度未満としながら、少なくとも160℃又は少なくとも180℃とすることができる。いくつかの例示の実施例において第2の温度は、また第1の温度未満としながら、160~400℃の間、18~400℃の間、160~340℃の間、又は180~340℃の間とすることができる。
【0065】
保護ポリマー層370は、保護誘電体層360上に形成され得る。いくつかの実施例において、保護ポリマー層370は、チップ又はウェハ全体を覆うように全体的に堆積され得る。他の実施例において、保護ポリマー層370は、全体的に堆積され、次いで選択的に除去されてよく(例えば、エッチング又はフォトリソグラフィによって)、又は代替として、保護ポリマー層370が、チップの一部(誘電体クロスオーバ350を有する部分を含む)のみを覆うように、選択的に堆積され得る。例えば、いくつかの実施例において、保護ポリマー層370は、チップ上に含まれるトランジスタのいくつか又はすべてを覆わなくてよい。保護ポリマー層370をトランジスタの上部から省く(又は除去する)ことは、特に高周波(例えば、RF)用途においてトランジスタの性能を改善し得る。トランジスタの上の保護ポリマー層370を省くことはまた、デバイス動作の間にFETトランジスタ内で発生される熱がチップから放散することを可能にすることを容易にする。
図2で250とラベル付けされた破線のボックスは、保護ポリマー層370が省かれ得るMMICチップ200の領域を例示する。保護誘電体層360は、MMIC増幅器200の上部表面全体の上に全体的に堆積されてよく、保護ポリマー層370は、破線のボックス250内を除いて、上面全体にわたって設けられ得る。
【0066】
保護ポリマー層370は、第3の温度で形成され得る。第3の温度は、第2の温度未満とすることができる。これは、誘電体クロスオーバ350及び/又は保護誘電体層360からの材料のガス放出を低減又は防止し得る。いくつかの実施例において、第3の温度は、第2の温度未満としながら、少なくとも130℃又は少なくとも150℃とすることができる。いくつかの例示の実施例において第3の温度は、また第1の温度及び第2の温度の両方未満としながら、130~240℃の間、130~200℃の間、150~240℃の間、又は150~200℃の間とすることができる。保護ポリマー370は、ポリマーが少なくとも部分的に架橋するように硬化され得る。
【0067】
例えば保護ポリマー層370は、例えばポリイミドなどの炭素含有材料を備え得る。いくつかの実施例において、保護ポリマー層370は、チップ上にスピン・コートされ得る。
【0068】
典型的な設計において、キャパシタ300のための下側電極320を形成する第1の金属層は、例えば、約1~5ミクロンの厚さを有し得る。キャパシタ誘電体層330は、例えば、0.1~0.7ミクロンの厚さを有することができ、厚さは、キャパシタ誘電体層330を形成するために用いられる材料(又はその誘電率)と、キャパシタ300の静電容量の所望のレベルとに基づいて変えられ得る。上側電極340を形成する第2の金属層は、例えば、約1~5ミクロンの厚さを有し得る。ポリマー・ベースの誘電体クロスオーバ350は、例えば、約1~3ミクロンの厚さを有し得る。保護誘電体層360は、いくつかの実施例において、例えば、約0.2~1ミクロンの厚さを有する、より薄い層とすることができる。他の実施例において、厚さは0.4から0.8ミクロンの間、又は0.4から0.6ミクロンの間とすることができる。保護ポリマー層370は、いくつかの実施例において約1.5~5ミクロンの厚さを有し得る。他の実施例において、厚さは2.0から4.0ミクロンの間、又は2.5から3.5ミクロンの間とすることができる。
【0069】
他の実施例において、保護ポリマー層370は、誘電体クロスオーバ350上に形成されてよく、次いで保護誘電体層360が、保護ポリマー層370上に形成され得る。保護ポリマー層370及び誘電体クロスオーバ350は、異なる材料とすることができる。このような実施例において、保護誘電体層360は、少なくとも部分的に、原子層堆積によって堆積され得る。
【0070】
いくつかの実施例において、追加の層が誘電体クロスオーバ350上に形成され得る。例えば、保護誘電体層360と保護ポリマー層370との間に、接着層が設けられ得る。さらに、示される実施例において、キャパシタ誘電体層330は、下側電極320と誘電体クロスオーバ350との間に設けられるが、他の実施例では、キャパシタ誘電体層330は、キャパシタのこの領域において完全に又は部分的に省かれ得ることが認識されるであろう。
【0071】
いくつかの実施例において、保護誘電体層360及び保護ポリマー層370は、半導体ウェハのダイシングの前に形成され得る。例えば、保護誘電体層360及び保護ポリマー層370は、ウェハの上部(デバイス)側の処理が完了した後であるが、その厚さを低減させるためのウェハの研削、ウェハを通したビア・ホールの形成、及び/又は裏面メタライゼーションなどのウェハの裏面処理の前に形成され得る。また例えば、接着層などの他の層が、保護誘電体層360の直下に、及び/又は保護誘電体層360と保護ポリマー層370との間に形成され得ることが認識されるであろう。
【0072】
上記のように、誘電体クロスオーバが回路基板上に含まれるとき、その上部表面内、特に誘電体クロスオーバの上側縁部において、小さなボイドが生じ得る。パッシベーション層がこれらのボイド上に形成されるとき、パッシベーション層内に微小クラックが生じる場合があり、これはデバイスの内部への湿気経路として働き得る。
図3及び4を参照して上記で論じられたように、誘電体クロスオーバがキャパシタ内で用いられ得るが、誘電体クロスオーバは、インダクタ及びゲート・ジャンパなど、他の回路要素の形成において用いられ得ることが認識されるであろう。
【0073】
例えば、
図5は、MMIC増幅器200のインダクタ400の1つの、設計を詳しく例示する、
図2の線5-5’に沿ってとられた断面図である。インダクタ400はまた、本発明の実施例による封止を含む。インダクタ400はまた、
図1の内部的に整合されたFET増幅器100のインピーダンス整合回路基板140の1つに含められ得ることが認識されるであろう。
【0074】
図5に示されるように、インダクタ400は基板410上に形成され得る。インダクタ400がMMICデバイスの一部である、
図5の実施例において、基板410は通常、炭化珪素基板などの半導体基板、又は例えば、シリコン又はサファイア基板など、半導体層がその上に成長され得る基板などとなり得る。基板410は、エピタキシャル成長された半導体層を含み得る。しかし、インダクタ400が、
図1の内部的に整合されたFET100のインピーダンス整合回路基板140の1つの一部であるときなど、他の場合では、基板410は、例えば、プリント回路基板又はセラミック基板などの何らかの他のタイプの基板を備え得ることが認識されるであろう。
【0075】
第1の金属トレース420は、基板410上に形成され得る。金属トレース420は、螺旋形状を有し得る(
図2を参照)。結果として、第1の金属トレース420は、区間が実質的に同じ瞬時電流方向を有する、近接して配置された並行区間を有する。第2の金属トレース440は、第1の金属トレース420上に形成される。誘電体クロスオーバ450は、第1及び第2の金属トレース420、440の間の短絡を防止するために、第1の金属トレース420と、第2の金属トレース440との間に置かれる。誘電体クロスオーバ450は、例えば、ポリイミドなどの炭素ベースのポリマー材料、又は誘電体クロスオーバ350を形成するために用いられ得る上記で論じられた材料のいずれかを備え得る。
【0076】
インダクタ400は、第2の金属トレース440及び誘電体クロスオーバ450上に順次に形成される、保護誘電体層460と保護ポリマー層470とをさらに含む。保護誘電体層460は、インダクタ400の上部表面を封止し得る。この保護誘電体層460は、例えば、窒化シリコン層、酸化シリコン層、酸窒化シリコン層などを備え得る。保護誘電体層460は、化学気相成長法及び/又は原子層堆積を含む任意の適切な手段によって形成され得る。いくつかの実施例において、保護誘電体層460は、チップの上面の上に全体的に堆積され得る。いくつかの実施例において、保護誘電体層460は、ウェハ処理の間に(すなわち、複数のチップをもたらすようにウェハがダイシングされる前に)形成され得る。このような実施例において、保護誘電体層460は、ウェハにわたって全体的に堆積されてよく、又はウェハが後にそれに沿ってダイシングされるスクライブラインに沿った部分を除いて全体的に堆積され得る。保護ポリマー層470は、保護誘電体層460上に形成され得る。保護誘電体層460及び保護ポリマー層470は、
図4を参照して上記で論じられた保護誘電体層360及び保護ポリマー層370と同一でよく、したがってそのさらなる説明は省かれる。
【0077】
インダクタ400を製作するとき、誘電体クロスオーバ450は第1の温度で形成され得る(例えば、200~450℃の間の温度)。保護誘電体層460は、誘電体クロスオーバ450及び第2の金属トレース440上に形成され得る。保護誘電体層460は、誘電体クロスオーバ450、又は他の、デバイスの下にある層からの材料のガス放出を防止するために、第1の温度未満の第2の温度で形成され得る。いくつかの実施例において、第2の温度は、また第1の温度未満としながら、180~400℃の間とすることができる。保護ポリマー層470は、保護誘電体層460上に、下にある層からのガス放出を防止するために、第2の温度未満である第3の温度で形成され得る。いくつかの実施例において、第3の温度は、また第1の温度及び第2の温度の両方未満としながら、150~240℃の間とすることができる。保護ポリマー層470は、いくつかの実施例において、ポリマーが架橋するように硬化されてよく、又は部分的に硬化され得る。保護ポリマー層470は、例えば、炭素含有材料を備え得る。いくつかの実施例において、保護ポリマー層470はチップ上にスピン・コートされ得る。
図3の実施例を参照して上記で論じられた第1、第2、及び第3の温度に対する追加の範囲が、本実施例に等しく当てはまることが認識されるであろう。
【0078】
いくつかの実施例において、保護ポリマー層470は、チップ全体を覆うように全体的に堆積され得る。他の実施例において、保護ポリマー層470は、全体的に堆積され、次いで選択的に除去されてよく(例えば、エッチング又はフォトリソグラフィによって)、又は代替として、保護ポリマー層470が、チップの一部(誘電体クロスオーバ450を有する部分を含む)のみを覆うように、選択的に堆積され得る。例えば、いくつかの実施例において、保護ポリマー層470は、チップ上に含まれるトランジスタのいくつか又はすべてを覆わなくてよい。保護ポリマー層470をトランジスタの上部から省く(又は除去する)ことは、特に高周波(例えば、RF)用途においてトランジスタの性能を改善し得る。トランジスタの上の保護ポリマー層470を省くことはまた、デバイス動作の間にトランジスタ内で発生される熱がチップから放散することを可能にすることを容易にする。
【0079】
本発明の他の実施例に従って、湿気封止を有する電力増幅器集積回路チップがもたらされる。これらの集積回路チップは、複数の単位セルトランジスタを含み得る。いくつかの実施例において、トランジスタは、ゲート電極又はゲート・パッドと、複数のセグメント化されたゲート・フィンガのそれぞれの部分との間の低抵抗接続をもたらす、ゲート・ジャンパを含み得る。誘電体クロスオーバは、ゲート・ジャンパと、トランジスタのためのソース領域などの、デバイスの下にある導電性部分との間に設けられ得る。これらの誘電体クロスオーバを封止するために、本発明の実施例による湿気封止技法が用いられることができ、それによってそれぞれの誘電体クロスオーバの近傍における湿気の侵入を低減又は防止する。
【0080】
図6A~6Cは、本発明の実施例による湿気封止を含む電力増幅器集積回路チップ500の一部分の概略平面図、及び1対の概略断面図である。
図6Aでは、デバイス構造をより良く例示するために、デバイスの金属部分のみが示される。
【0081】
図6A~6Cに示されるように、電力増幅器500は、例えば、基板501、チャネル層502、及びバリア層504を含む、1つ又は複数の層を含んだ半導体構造520を備える。他の層(図示せず)が、半導体構造520に含められ得る。
図6Aの平面図は、理解しやすいように簡略化されており、ゲート・バス514に接続されたゲート・パッド512と、ドレイン・バス534に接続されたドレイン・パッド532とを含む。ソース・パッド及びソース・バスは、図面を簡単にするために
図6Aから省かれているが、
図6Aに示されるソース・コンタクトのそれぞれを電気的に接続する、ソース・パッド及びソース・バスの一方又は両方が設けられ得ることが理解されるであろう。
【0082】
図6A~6Cに示されるように、複数のゲート・フィンガ516はゲート・バス514に接続され、y方向に延びる。示された実施例において、各ゲート・フィンガ516は、ギャップによって互いに分離された3つのゲート・フィンガ・セグメント516a、516b、及び516cに、y方向に分割される。他の実施例において、ゲート・フィンガ516はこの形にセグメント化されなくてもよく、代わりに各ゲート・フィンガ516は、単一の一体化したゲート・フィンガを備え得ることが認識されるであろう。複数のドレイン・コンタクト536は、ドレイン・バス534に接続され、ゲート・フィンガ516のそれぞれのものと並行に及びそれらに隣接して延びる。またソース・コンタクト562が設けられ、ゲート・フィンガ516の隣接するものと並行にy方向に延びる。ソース・コンタクト562はまた、ギャップによって互いに分離されたそれぞれのソース・コンタクト・セグメント562a、562b、及び562cに、y方向に分割される。ソース・コンタクト・セグメント562a、562b、562cは、例えば、各ソース・コンタクト・セグメント562a、562b、562cを、ソース・バスとして作用する共通の導電層に電気的に接続するソース・コンタクト・プラグ(図示せず)によって、互いに電気的に接続され得る。
【0083】
ゲート・フィンガ516は、ソース・コンタクト562と並行に延びる。ゲート・フィンガ516及びソース・コンタクト562はセグメント化されているので、複数の単位セルは、各ゲート・フィンガ516に沿って画定される。電力増幅器500は、ゲート・フィンガ516と並行にy方向に沿って延びる複数のゲート・ジャンパ572をさらに含む。ゲート・ジャンパ572は、ソース・コンタクト・セグメント562、ゲート・フィンガ516、及びゲート・バス514のレベルとは異なるレベルに形成され得る。ゲート・ジャンパ572は、ソース・コンタクト562の上に形成されることができ、例えば、誘電体クロスオーバ550によってソース・コンタクト562から絶縁され得る。ゲート・ジャンパ572は、ゲート・バス514に電気的に接続される。ゲート・ジャンパ572は、ゲート・フィンガ・セグメント516a~516cのいくつか又はすべてを、ゲート・バス514に電気的に接続し得る。
【0084】
図6Bは、
図6Aの線6B-6B’に沿ってとられた断面である。
図6Cは、
図6Aの線6C-6C’に沿ってとられた断面である。
図6B及び6Cにおいて分かるように、各ゲート・ジャンパ572は、各ゲート・フィンガ・セグメント516b~516cをゲート・バス514に電気的に接続するために、ゲート信号分配バー574及び垂直コンタクト・プラグ576を通じてゲート・フィンガ・セグメント516b、516cに電気的に接続され得る。ゲート信号分配バー574は、デバイス内でゲート・フィンガ516より高い金属層において形成され得る。垂直コンタクト・プラグ576は、ゲート信号分配バー574を、ゲート・フィンガ・セグメント516b、516cに接続し得る。
【0085】
ゲート・ジャンパ572は、ゲート・フィンガ・セグメント516a~516cより幅が広く及び/又は厚い。ゲート・バス514に印加された信号は、ゲート・ジャンパ574を通じてゲート・フィンガ・セグメント516b、516cに運ばれる。ゲート・ジャンパ572のより大きな断面積は、エレクトロマイグレーション、及び高周波利得性能の低下などの、増加されたゲート幅に通常関連する問題なしに、ゲート・フィンガ516と比べて高い電流密度をより良好に扱うことを可能にし得る。
【0086】
誘電体クロスオーバ550は、ソース・コンタクト・セグメント562a~562cを、各それぞれのゲート・ジャンパ572から電気的に隔離するために用いられ得る。
図6B及び6Cから分かるように、保護誘電体層560及び保護ポリマー層570は、ゲート・ジャンパ572及び誘電体クロスオーバ550上に形成される。誘電体層560は、上述の誘電体層360、460と同じでよく、保護ポリマー層570は、上述の保護ポリマー層370、470と同じでよい。
【0087】
本発明の他の実施例に従って、湿潤環境で動作するときに改善された信頼性を示し得る、MMIC電力増幅器がもたらされる。これらのMMIC電力増幅器は、誘電体クロスオーバによって分離された1対の金属層の上に形成され得る、保護誘電体層と保護ポリマー層とを含んだ上述の湿度保護封止を含み得る。加えて、これらのMMIC電力増幅器に含まれるキャパシタの電極への接続は、バイアス状態での湿度故障の可能性を低減させるやり方で方向付けされ得る。
【0088】
具体的には、キャパシタの極性は、MMIC電力増幅器のバイアス状態での湿度故障に対する主要なメカニズムとなり得ることが発見されている。上記で論じられたように、キャパシタは通常、インピーダンス整合、及びしたがってデバイスの反射減衰量性能を改善するために用いられるインピーダンス整合回路の一部として、MMIC電力増幅器上に含まれる。これらのキャパシタはしばしば、トランジスタのゲート電極と接地との間に電気的に接続される(ソース電極又はドレイン電極のいずれかも接地に結合される)。キャパシタは通常、
図2及び3を参照して上記で示されたように、キャパシタ誘電体層によって分離された2つの金属層を用いて形成された平板キャパシタとして実装される。
【0089】
イオン侵入は、いずれかのパッシベーション層又は湿度保護封止を通って、誘電体クロスオーバ内へ生じ得る。上記のように、キャパシタの1つの電極は接地に結合されてよく、他の電極はゲート電極に結合されてよく、したがってそれに印加される大幅な負バイアス電圧を有し得る。キャパシタの上側電極がゲート電極に結合された場合、封止を通って誘電体クロスオーバ内に侵入するイオンは、高い電界を受け得る。これが生じた場合、イオンは可動性となることができ、水酸化物形成、及びキャパシタ近くのその後のイオン性反応に対する触媒として作用し得る。これらの反応は結果として短絡の発達を生じる場合があり、これは通常、結果としてデバイス故障を生じる。
【0090】
本発明の実施例に従って、トランジスタのゲート・フィンガに結合されたMMIC電力増幅器内の各キャパシタの電極は、下側電極とすることができ、なぜなら下側電極は、湿度保護封止から遠く離れているからである。この設計は、キャパシタの負にバイアスされた電極を、イオンの潜在的な発生源から遠くに移動させ、これはMMIC電力増幅器に対するバイアス状態での湿度故障率を著しく低減し得る。
【0091】
図7は、本発明のいくつかの実施例による、パッケージ化された電子回路を製作する方法のフロー・チャートである。
図7に示されるように、作業は、第1の金属層を基板上に形成することから始まり得る(ブロック600)。次いで第1のポリマー層は、第1の金属層の少なくとも一部分の上面上に、第1の温度で形成され得る(ブロック610)。次いで第2の金属層は、第1の金属層と反対側の第1のポリマー層の上面上に形成される(ブロック620)。次いで誘電体層は、第2の金属層の上面上及び第1のポリマー層の上面上に、第2の温度で形成される(ブロック630)。第2の温度は、第1の温度未満とすることができる。最後に、第2のポリマー層は、誘電体層の上面上に、第3の温度で形成される(ブロック640)。第3の温度は、第2の温度未満とすることができる。
【0092】
本明細書では、第1、第2などの用語は様々な要素を述べるために用いられ得るが、これらの要素はこれらの用語によって限定されるべきではないことが理解されるであろう。これらの用語は1つの要素を他と区別するためのみに用いられる。例えば、本発明の範囲から逸脱せずに、第1の要素は第2の要素と呼ばれることもでき、同様に、第2の要素は第1の要素と呼ばれることもできる。本明細書で用いられる「及び/又は」という用語は、関連付けられた列挙される品目の1つ又は複数の、いずれか及びすべての組合せを含む。
【0093】
本明細書で用いられる専門用語は、特定の実施例を述べるためのみであり、本発明を限定するものではない。本明細書で用いられる単数形「a」、「an」、及び「the」は、異なる解釈を文脈が明らかに示す場合を除き、複数形も含むものとする。さらに、本明細書で用いられるとき、用語「備える(comprises)」、「備える(comprising)」、「含む(includes)」及び/又は「含む(including)」は、記載された特徴、整数値、ステップ、作業、要素、及び/又は構成要素の存在を明記するものであるが、1つ又は複数の他の特徴、整数値、ステップ、作業、要素、構成要素、及び/又はそれらのグループの存在又は追加を排除するものではないことが理解されるであろう。
【0094】
別段の定義がない限り、本明細書で用いられるすべての用語(技術的及び科学的用語を含む)は、本発明が属する技術分野における当業者によって一般に理解されるものと同じ意味を有する。さらに、本明細書で用いられる用語は、本明細書の文脈におけるそれらの意味と一致する意味を有するものと解釈されるべきであり、本明細書において明示的にそのように定義されない限り、理想化された、又は過度に正式な意味で解釈されないことが理解されるであろう。
【0095】
層、領域、又は基板などの要素が、他の要素「上に(on)」ある、又は「上に(onto)」延びると呼ばれるときは、それは直接他の要素上にある、又は直接それ上に延びることができ、又は介在要素が存在してもよいことが理解されるであろう。これと対照的に、要素が他の要素「上に直接」ある、又はそれ「上に直接」延びると呼ばれるときは、介在要素はない。また、要素が他の要素に「接続される」又は「結合される」と呼ばれるときは、それは他の要素に直接、接続される又は結合されることができ、又は介在要素が存在してよいことが理解されるであろう。これと対照的に、要素が他の要素に「直接接続される」又は「直接結合される」と呼ばれるときは、介在要素はない。
【0096】
「の下」又は「の上」又は「上側」又は「下側」又は「水平」又は「横」又は「垂直」などの相対的用語は、本明細書では、図に例示されるような、1つの要素、層、又は領域の、別の要素、層、又は領域の関係を述べるために用いられ得る。これらの用語は、図に示された方向付けに加えて、デバイスの異なる方向付けを包含するものであることが理解されるであろう。
【0097】
本発明の実施例は、本明細書で、本発明の理想化された実施例(及び中間構造)の概略説明図である、断面説明図を参照して述べられる。図面内の層及び領域の厚さは、明瞭にするために誇張され得る。加えて、例えば、製造技法及び/又は許容差の結果として、説明図の形状からの変化が予想されるべきである。したがって、本発明の実施例は、本明細書で例示される領域の特定の形状に限定されるものと解釈されるべきではなく、例えば、製造から結果として生じる形状における変動を含むものである。
【0098】
図面及び明細書において、本発明の典型的な実施例が開示され、特定の用語が使用されたが、それらは一般的及び記述的な意味のみにおいて用いられ、限定する目的ではなく、本発明の範囲は添付の特許請求の範囲において明記される。
【手続補正書】
【提出日】2022-03-31
【手続補正1】
【補正対象書類名】特許請求の範囲
【補正対象項目名】全文
【補正方法】変更
【補正の内容】
【特許請求の範囲】
【請求項1】
電子回路であって、
上部表面を有する基板と、
前記基板の前記上部表面上の第1の金属層と、
前記基板と反対側の前記第1の金属層上の第1のポリマー層と、
前記第1の金属層と反対側の前記第1のポリマー層上の第2の金属層と、
前記第1のポリマー層及び前記第2の金属層の少なくとも一部分上の、誘電体層と、
前記誘電体層上の第2のポリマー層と
を備える電子回路。
【請求項2】
前記第2の金属層は、キャパシタ電極、螺旋状インダクタの一部分、及びゲート・バイパス・ジャンパの1つを備える、請求項1に記載の電子回路。
【請求項3】
前記誘電体層は、第2の誘電体層を備え、前記電子回路は、第1の誘電体層を、前記第1の金属層と、前記第1の誘電体層と、前記第2の金属層とがキャパシタを形成するように、前記第1の金属層と前記第2の金属層との間にさらに備える、請求項1又は2に記載の電子回路。
【請求項4】
前記第1のポリマー層は、前記第1の金属層と、前記第2の金属層の周辺部との間にあり、前記第1のポリマー層は、前記基板の上部表面に垂直な方向に、前記第1の誘電体層の厚さより大きな厚さを有する、請求項1から3までのいずれか一項に記載の電子回路。
【請求項5】
前記第2の金属層の前記周辺部は、前記第2の金属層の中心より、前記第1の金属層の上に離れて間隔が空けられる、請求項1から4までのいずれか一項に記載の電子回路。
【請求項6】
前記第1のポリマー層は、前記第2の金属層の中心と、前記第1の金属層との間にない、請求項1から5までのいずれか一項に記載の電子回路。
【請求項7】
前記第1の金属層は、トランジスタのゲートに結合される、請求項1から6までのいずれか一項に記載の電子回路。
【請求項8】
前記第2の金属層は、トランジスタのゲート電極とゲート・フィンガとの間に結合されたゲート・ジャンパを備える、請求項1から7までのいずれか一項に記載の電子回路。
【請求項9】
前記第1の金属層は、実質的に同じ瞬時電流方向を有する自己結合区間を含んだ金属トレースを備える、請求項1から8までのいずれか一項に記載の電子回路。
【請求項10】
前記電子回路は、パッケージ化されたモノリシック・マイクロ波集積回路であり、複数のトランジスタが前記基板上にもたらされ、前記誘電体層は、前記トランジスタの上部表面上に形成され、前記第2のポリマー層は、前記トランジスタの前記上部表面上に形成されない、請求項1から9までのいずれか一項に記載の電子回路。
【請求項11】
前記電子回路は、チャネル層とバリア層とを含んだ単位セルトランジスタを有する電力増幅器集積回路チップを備え、前記第1の金属層は、ソース・コンタクトを備え、前記第2の金属層は、トランジスタのゲート電極とゲート・フィンガとの間に結合されたゲート・ジャンパを備える、請求項1から9までのいずれか一項に記載の電子回路。