IP Force 特許公報掲載プロジェクト 2022.1.31 β版

知財求人 - 知財ポータルサイト「IP Force」

▶ エーエスエムエル ネザーランズ ビー.ブイ.の特許一覧

特許7018125ビーム画像システムのためのスイッチマトリクス設計
<>
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図1
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図2
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図3A
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図3B
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図3C
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図3D
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図4A
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図4B
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図4C
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図5A
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図5B
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図6
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図7
  • 特許-ビーム画像システムのためのスイッチマトリクス設計 図8
< >
(19)【発行国】日本国特許庁(JP)
(12)【公報種別】特許公報(B2)
(11)【特許番号】
(24)【登録日】2022-02-01
(45)【発行日】2022-02-09
(54)【発明の名称】ビーム画像システムのためのスイッチマトリクス設計
(51)【国際特許分類】
   H01J 37/244 20060101AFI20220202BHJP
【FI】
H01J37/244
【請求項の数】 13
(21)【出願番号】P 2020512819
(86)(22)【出願日】2018-09-14
(65)【公表番号】
(43)【公表日】2020-11-26
(86)【国際出願番号】 EP2018074834
(87)【国際公開番号】W WO2019053174
(87)【国際公開日】2019-03-21
【審査請求日】2020-04-27
(31)【優先権主張番号】62/560,122
(32)【優先日】2017-09-18
(33)【優先権主張国・地域又は機関】US
(73)【特許権者】
【識別番号】504151804
【氏名又は名称】エーエスエムエル ネザーランズ ビー.ブイ.
(74)【代理人】
【識別番号】100079108
【弁理士】
【氏名又は名称】稲葉 良幸
(74)【代理人】
【識別番号】100109346
【弁理士】
【氏名又は名称】大貫 敏史
(74)【代理人】
【識別番号】100117189
【弁理士】
【氏名又は名称】江口 昭彦
(74)【代理人】
【識別番号】100134120
【弁理士】
【氏名又は名称】内藤 和彦
(72)【発明者】
【氏名】ワン,ヨンジン
(72)【発明者】
【氏名】ドン,ゾンファ
(72)【発明者】
【氏名】ライ,ルイ-リン
【審査官】中尾 太郎
(56)【参考文献】
【文献】特表2008-546313(JP,A)
【文献】特開2009-078143(JP,A)
【文献】特開2010-136283(JP,A)
【文献】特開2012-080206(JP,A)
【文献】特開2012-120030(JP,A)
【文献】特開2013-079927(JP,A)
【文献】特開2013-132034(JP,A)
【文献】特開2013-150304(JP,A)
【文献】特開2017-067501(JP,A)
【文献】特表2017-526142(JP,A)
【文献】米国特許第06137151(US,A)
(58)【調査した分野】(Int.Cl.,DB名)
H01J 37/244
(57)【特許請求の範囲】
【請求項1】
第1の素子と第2の素子とを含む複数のセンシング素子を備えた基板と、
前記第1の素子と前記第2の素子とを接続するように構成されたスイッチング素子と、を備え、
前記第1の素子が、前記第1の素子が第1の入力を検出したことに応答して第1の信号を生成するように構成され、前記第2の素子が、前記第2の素子が第2の入力を検出したことに応答して第2の信号を生成するように構成され、
前記第1の入力が、ビームを示す第1の荷電粒子であり、前記第2の入力が、前記ビームを示す第2の荷電粒子であり、
前記スイッチング素子が、前記複数のセンシング素子のそれぞれがビームスポット境界内に位置しているか否かの判断に基づいて、前記第1の素子と前記第2の素子とを含む前記複数のセンシング素子をグループ化するように構成され、
前記スイッチング素子が、前記グループ化に応答して、前記第1の信号、前記第2の信号、ならびに、前記第1の信号および前記第2の信号の合計、のいずれか1つ選択的に基づいて制御されるようにさらに構成された、検出器。
【請求項2】
前記第1の素子に接続された第1の出力信号経路と、
前記第2の素子に接続された第2の出力信号経路と、をさらに備え、
前記スイッチング素子が、前記第1の出力信号経路と前記第2の出力信号経路とを接続するように構成された、請求項1に記載の検出器。
【請求項3】
前記第1の信号及び前記第2の信号に基づいて前記スイッチング素子を制御するように構成された回路をさらに備え、前記判断は、前記回路により実行され、前記スイッチング素子に送られる、請求項1に記載の検出器。
【請求項4】
前記スイッチング素子を備えた回路ダイをさらに備える、請求項1に記載の検出器。
【請求項5】
前記スイッチング素子と、前記第1の出力信号経路と、前記第2の出力信号経路と、を備えた回路ダイをさらに備えた、請求項2に記載の検出器。
【請求項6】
前記検出器が、第2の数のグループにグループ化されるように構成された第1の数の画素を備え、前記第2の数が前記第1の数より小さい、請求項1に記載の検出器。
【請求項7】
第1の素子と第2の素子とを含む複数のセンシング素子を備えた検出器アレイと、
前記第1の素子と前記第2の素子とを接続するように構成されたスイッチング素子と、
前記第1の素子がビームを示す第1の荷電粒子を検出したことに応答して第1の信号を生成し、前記第2の素子が前記ビームを示す第2の荷電粒子を検出したことに応答して第2の信号を生成するように構成された回路と、
前記回路に接続され、前記複数のセンシング素子のそれぞれがビームスポット境界内に位置しているか否かの判断を行うコントローラと、を備え、
前記スイッチング素子が、前記判断に基づいて、前記第1の素子と前記第2の素子とを含む前記複数のセンシング素子をグループ化するようにさらに構成され、
前記スイッチング素子が、前記グループ化に応答して、前記第1の信号、前記第2の信号、ならびに、前記第1の信号および前記第2の信号の合計、のいずれか1つ選択的に基づいて制御されるようにさらに構成された、検出器システム。
【請求項8】
前記スイッチング素子と前記回路とを備えた回路層をさらに備える、請求項に記載のシステム。
【請求項9】
前記コントローラが、前記第1の素子及び前記第2の素子の何れかのアドレスに基づいて前記スイッチング素子を制御するように構成された、請求項に記載のシステム。
【請求項10】
前記コントローラが、前記ビームに基づいた画像を取得し、前記画像に基づいて指令信号を生成するように構成され、
前記回路が、前記指令信号に基づいて前記スイッチング素子を制御するように構成された、請求項に記載のシステム。
【請求項11】
前記検出器アレイが、第2の数のグループにグループ化されるように構成された第1の数の画素を備え、前記第2の数が前記第1の数より小さい、請求項に記載のシステム。
【請求項12】
信号調節回路アレイと、
並列アナログ信号処理経路アレイと、
並列アナログ-デジタル変換器アレイと、
デジタル制御ユニットと、をさらに備え、
前記信号調節回路アレイ、前記並列アナログ信号処理経路アレイ、前記並列アナログ-デジタル変換器アレイ、及び前記デジタル制御ユニットが、複数のチャネルを介して前記検出器アレイに接続され、前記複数のチャネルの数が前記第2の数以上である、請求項11に記載のシステム。
【請求項13】
前記コントローラが、前記回路の論理をオーバーライドするように構成された、請求項に記載のシステム。
【発明の詳細な説明】
【技術分野】
【0001】
(関連出願の相互参照)
[001] 本出願は、2017年9月18日に出願された米国出願62/560,122の優先権を主張し、参照によりその全体が本明細書に組み込まれる。
【0002】
[002] 本開示は、概して検出器アレイの分野に係り、より具体的には荷電粒子検出に適用可能な検出器アレイに関する。
【背景技術】
【0003】
[003] 物理的に観測可能な現象を感知する様々な分野で検出器が使用される。例えば電子顕微鏡は、表面トポグラフィ及びサンプルの組成を観察するのに有用なツールである。顕微鏡検査に使用される荷電粒子ビームツールでは、荷電粒子がサンプルに誘導され、様々な方法でサンプルと相互作用する可能性がある。例えば、サンプルに衝突した後、二次電子、後方散乱電子、オージェ電子、x線、可視光などがサンプルから放出され、検出器で検出される可能性がある。散乱粒子は検出器に入射するビームを形成する可能性がある。
【0004】
[004] 後方散乱電子及び二次電子を含む電子ビームは、電子検出器の表面上の様々な場所に1つ以上のビームスポットを形成することができる。電子検出器は、検出した電子ビームの強度を表す電気信号(例えば電流、電圧など)を生成することができる。測定回路(例えばアナログ-デジタル変換器)を用いて電気信号を測定して、検出した電子の分布を得ることができる。検出時間ウィンドウ中に収集された電子分布データを、サンプル表面に入射する1つ以上の一次電子ビームの対応するスキャンパスデータと組み合わせて使用して、検査中のサンプル構造の画像を再構成することができる。再構成された画像を使用して、サンプルの内部構造及び/又は外部構造の様々な特徴を明らかにすることができ、また、サンプル内に存在し得る欠陥を明らかにすることができる。
【0005】
[005] 電子光学サブシステムにおける不完全さによって、サンプルを表す再構成画像の質が低下する可能性がある。例えば、複数の一次電子ビームがサンプルをスキャンし、複数の電子ビームが検査中のサンプルによって放出される場合には、電子光学サブシステム内の収差及び分散の影響に起因して、サンプルから放出された隣接するビームからの電子が、電子検出器の表面の同じ場所に到達する可能性がある。結果として、隣接する電子ビームにより形成されるビームスポット同士が部分的に重なり合い、クロストークがもたらされる可能性がある。クロストークの影響は、ノイズとして電子検出器の出力信号に追加される可能性がある。これによって、電子検出器の出力信号は、検査中の特定のサンプル構造とは相互関係のないノイズ成分を含む可能性があり、画像再構成の忠実性が損なわれる。
【0006】
[006] したがって、電子センシング素子の再構成を可能にする柔軟性のある検出器アレイが必要である。特定用途向け集積回路(ASIC)は、アクティブセンシング素子のグループ化を可能にする柔軟性を提供することができる。ASICは、特定のビームスポット又はビームレットスポットに対応するアクティブセンシング素子のグループ化を可能にする電子検出器アレイに有用な可能性がある。このような電子検出器アレイ内のASICには、グループ化を望む特定のセンシング素子のグループ化を制御するためのスイッチマトリクスが必要である。
【0007】
[007] しかしながら、従来のスイッチマトリクスは、その複雑さのために製造上及び実用化の限界に直面する可能性がある。電子検出器アレイにおける電子センシング素子の再構成に望ましい高いレベルの柔軟性を得るために、非常に複雑なスイッチマトリクス設計が必要になる。複雑な設計はスケールアップが困難である。
【発明の概要】
【0008】
[008] 本開示の実施形態は、荷電粒子検出のためのシステム及び方法を提供する。一実施形態では、検出システムが提供される。検出システムは検出器を備えることができる。
【0009】
[009] 一部の実施形態では、検出器が、複数のセンシング素子を有する基板を含むことができる。センシング素子は、第1の素子及び第2の素子であってよい。検出器はまた、第1の素子と第2の素子とを接続するように構成されたスイッチング素子を含むことができる。第1の素子は、第1の素子がビームを検出したことに応答して第1の信号を生成するように構成することができ、第2の素子は、第2の素子がビームを検出したことに応答して第2の信号を生成するように構成することができる。スイッチング素子は、第1の信号及び第2の信号に基づいて制御されるように構成することができる。
【0010】
[010] 一部の実施形態では、検出器が、隣接する第1の素子と第2の素子とを含むセンシング素子のアレイを有するセンサ層を含むことができる。検出器はまた、第1の素子及び第2の素子に電気的に接続されるように構成された1つ以上の回路を含む回路層を含むことができる。検出器はまた、回路層に含まれたスイッチング素子を備えることができる。1つ以上の回路は、第1の素子が所定量のエネルギーを有する荷電粒子を受け取ったときに第1のステータスインジケータを生成し、第2の素子が所定量のエネルギーを有する荷電粒子を受け取ったときに第2のステータスインジケータを生成し、第1のステータスインジケータ及び第2のステータスインジケータに基づいてスイッチング素子を制御するように構成することができる。
【0011】
[011] 一部の実施形態では、検出器システムが、第1の素子と第2の素子とを含む複数のセンシング素子と、第1の素子と第2の素子とを接続するように構成されたスイッチング素子とを含むことができる。検出器システムはまた、第1の素子がビームを検出したことに応答して第1の信号を生成し、第2の素子がビームを検出したことに応答して第2の信号を生成するように構成された1つ以上の回路を含むことができる。1つ以上の回路に接続されたコントローラを設けることができる。
【0012】
[012] 一部の実施形態によれば、画素数と検出器製造上の困難性の増大との間のトレードオフの関係を解消する構成を実現することができる。高い画素数、高い柔軟性を、付随する製造上の困難性を伴わずに実現できる検出器を提供することができる。
【0013】
[013] 開示される実施形態の追加の目的及び利点が、以下の説明において部分的に記載され、その説明から部分的に明らかになるか、又は、実施形態を実施することによって学ばれる可能性がある。開示される実施形態の目的及び利点は、特許請求の範囲に記載される要素及び組み合わせによって実現及び達成することができる。しかしながら、本開示の例示的な実施形態は、必ずしもこのような例示的な目的及び利点を実現する必要があるわけではなく、一部の実施形態は、記載された目的及び利点を実現しない可能性がある。
【0014】
[014] 前述の一般的な説明及び以下の詳細な説明はともに例示的であり説明のためのみのものであり、特許請求されるような、開示された実施形態を限定するものではないことを理解されたい。
【図面の簡単な説明】
【0015】
図1】[015] 本開示の実施形態と一致した、例示的な電子ビーム検査(EBI)システムを示す概略図である。
図2】[016] 本開示の実施形態と一致した、図1の例示的な電子ビーム検査システムの一部であり得る例示的な電子ビームツールを示す概略図である。
図3A】[017] 本開示の実施形態と一致した、検出器アレイの例示的な表面を示す図である。
図3B】[017] 本開示の実施形態と一致した、検出器アレイの例示的な表面を示す図である。
図3C】[017] 本開示の実施形態と一致した、検出器アレイの例示的な表面を示す図である。
図3D】[017] 本開示の実施形態と一致した、検出器アレイの例示的な表面を示す図である。
図4A】[018] 本開示の実施形態と一致した、検出器の断面図を示す図である。
図4B】[018] 本開示の実施形態と一致した、検出器の断面図を示す図である。
図4C】[018] 本開示の実施形態と一致した、検出器の断面図を示す図である。
図5A】[019] 本開示の実施形態と一致した、検出器のセンサ層及び回路層を示す回路図である。
図5B】[019] 本開示の実施形態と一致した、検出器のセンサ層及び回路層を示す回路図である。
図6】[020] 本開示の実施形態と一致した、例示的な検出器アレイを示す簡略化された概略的回路図である。
図7】[021] 本開示の実施形態と一致した、センシング素子の位置データを関連付ける1つ以上の回路を示す図である。
図8】[022] 本開示の実施形態と一致した、複数のセンシング素子を備えた検出器アレイを使用する検出システムを示す図である。
【発明を実施するための形態】
【0016】
[023] ここで、例示的な実施形態を詳細に参照する。これらの実施形態の例が添付の図面に示されている。以下の説明は添付の図面を参照し、異なる図面中の同じ番号は、特に断りの無い限り、同じ又は同様の要素を表す。例示的な実施形態の以下の説明文中に記載される実装形態は、本発明と一致する全ての実装形態を表すものではない。その代わり、それらは、添付の特許請求の範囲に記載されるような主題に関連する態様と一致する装置及び方法の単なる例にすぎない。
【0017】
[024] 本開示の実施形態は、アレイアーキテクチャを有する検出器を提供する。検出器は、検出器のアレイ表面に含まれるセンシング素子のフィールド再構成を可能にすることができる。検出器は、センシング素子対を接続するように構成された素子などのスイッチング素子を備えることができる。スイッチング素子は、各対の2つのセンシング素子間の電気的接続を制御することができる。スイッチング素子はスイッチを含むことができる。
【0018】
[025] 2つのセンシング素子を接続するように構成されたスイッチは、センシング素子を含む検出器アレイの感知層に隣接するスイッチマトリクスに形成することができる。スイッチマトリクスは、標準的なデバイスプロセスで製造された電子コンポーネントから構成された特定用途向け集積回路(ASIC)として構成することができる。スイッチは感知層に埋設する必要がない。これによって、検出器アレイの製造を単純化することができる。
【0019】
[026] スイッチング素子は、任意の電気作動スイッチを備えることができる。例えば、スイッチは、電気回路を接続又は切断できる、リレー、トランジスタ、アナログスイッチ、ソリッドステートリレー。又は半導体デバイスを備えることができる。スイッチは、論理素子により制御されるスイッチを動作させるための素子を有することができる。
【0020】
[027] センシング素子は、任意の形状を有する任意の数のグループ及び各グループに任意の数のセンシング素子を形成することができる。各スイッチの制御回路は、対応する各スイッチのそばに位置することができる。制御回路は論理素子を備えることができる。センシング素子対間のスイッチは、行制御線及び/又は列制御線によってアドレス可能である。制御回路及びスイッチは、共通の回路ダイに収容することができる。
【0021】
[028] センシング素子のアレイは、基板にセンサ層として形成することができる。制御回路は、基板に回路層として形成することができる。スイッチング素子は、回路層に形成することができる。代替的に、スイッチング素子は、感知層と回路層との間に挟まれた独立層として形成することができる。
【0022】
[029] 本開示の態様と一致するある構成では、回路層における相互接続を単純化することができる。センシング素子の各グループの出力信号は、そのグループに接続された複数の出力線を介して転送することができる。出力線は、グループにスイッチにより形成されたセンシング素子間の接続とともに、低い等価出力直列抵抗及び直列インダクタンスを有するネットワークを形成することができる。例えば、一部の実施形態では、制御回路は、従来の方法と比べて等価出力直列抵抗及び直列インダクタンスが低いネットワークを形成することができる。広帯域動作が促進されるように、グループ化されたセンシング素子の出力インピーダンスを低減することができる。
【0023】
[030] 本開示の実施形態は、電子検出器を備えた電子ビームツールを提供する。電子検出器と結合された回路層を設けることができる。電子検出器は、後方散乱された一次電子及びサンプルから放出された二次電子を受け取るように構成することができる。受け取られた電子は、検出器の表面上に1つ以上のビームスポットを形成する。検出器の表面は、電子の受け取りに応答して電気信号を生成するように構成された複数の電子センシング素子を含むことができる。
【0024】
[031] 一部の実施形態では、回路層は、複数の電子センシング素子のグループ化を設定するのに使用される前処理回路と信号処理回路とを備えることができる。例えば、前処理回路及び信号処理回路は、生成された電気信号の大きさに関連した示度を生成するように構成することができる。このような回路は、複数のセンシング素子のうちの2つのセンシング素子と関連付けられたゲートなどの論理ブロックを備えることができる。ゲートは、センシング素子から生成された信号に基づいて接続状態を決定するように構成することができる。ゲートは、2つのセンシング素子が2つのセンシング素子を接続するように構成されたスイッチング素子を介して電気的に接続又は切断されるように制御することができる。センシング素子から生成された電気信号は、スイッチング素子を通過するように構成することができる。決定はセンシング素子からの電気信号に基づいて行うことができる。
【0025】
[032] 後処理回路は、センシング素子の出力に基づいてビーム又はビームレットの像を取得するように構成されたコントローラと相互作用するように構成することができる。コントローラは、ビームの像を再構成することができる。コントローラは、再構成された像に基づいてビーム境界、例えばビームスポットの一次及び二次境界を決定するように構成することができる。
【0026】
[033] 後処理回路の別の実装形態は、前処理回路からの生成された示度に基づいて、どの電子センシング素子がビームスポットの境界、例えば一次境界内にあるのかを決定するように構成できる1つ以上の回路を備えることができる。決定された一次境界に基づいてビームスポットの強度を表す値を生成する処理を実行することができる。一部の実施形態では、グループ化を用いて、どの電子センシング素子がビームスポットの一次境界の外側にあるのかを決定することができる。一次境界の外側にあると決定されたセンシング素子の出力に基づいて、ノイズ信号を推定することができる。後処理回路は、ビームスポットの強度データを生成するときに、推定されたノイズ信号を補償することができる。
【0027】
[034] センシング素子のグループ化は、電子ビームの電子の衝突に応答してセンシング素子が生成した電気信号に基づくことができる。グループ化は、隣接するセンシング素子を接続するように構成されたスイッチング素子を通過する電気信号に基づくことができる。グループ化は、後処理回路による決定に基づくこともできる。例えば、一部の実施形態では、一次及び/又は二次ビームスポット境界は、センシング素子の出力信号に基づいて決定することができる。
【0028】
[035] 画素と関連付けられたローカル制御論理は、対応するセンシング素子の信号レベルの示度を生成することができる。この示度は、2つの隣接するセンシング素子をスイッチング素子によって接続すべきかどうかを決定するのに使用することができる。このようにして、グループを形成することができる。形成されたセンシング素子のグループに基づいて、一次境界を決定することができる。さらに、一部の実施形態では、勾配情報を取得して、二次境界の決定に使用することができる。
【0029】
[036] 入射電子ビームの電子は、異なる生成プロセスに起因して、異なる特性、例えば異なるエネルギーを有する可能性がある。異なる特性を有する電子の分布又は密度は、異なる場所において変化する可能性がある。したがって、電子ビーム内で、検出された電子ビームスポット内の強度パターンが、一次又は二次境界に対応する可能性がある。一次及び二次ビームスポット境界を使用して、対応する電子センシング素子の出力信号をグループ化することができる。グループは、その幾何学的配置が対応する電子ビームスポットのパターンと一致するように形成することができる。例として、二次ビーム境界内の電子センシング素子により検出された電子ビームスポットの一部分は、ほぼ全体が後方散乱された電子で構成される可能性がある一方、一次ビーム境界と二次ビーム境界との間の電子センシング素子により検出された電子ビームスポットの一部分は、ほぼ全体が二次電子で構成される可能性がある。したがって、形成されたグループは、検出されたビーム全体の強度情報、並びに、電子ビームの後方散乱部分及び二次電子部分に対応する強度情報を生成することができる。したがって、一部の実施形態は、検出された電子ビームスポット、及び調査中のサンプルの特性についての情報を提供することができる。
【0030】
[037] ここで、例示的な実施形態を詳細に参照する。これらの実施形態は、添付の図面に示されている。以下の実施形態は、電子ビームを利用することとの関連で説明されているが、本開示はそのように限定されない。他のタイプの荷電粒子ビームも同様に適用することができる。さらに、本開示の態様と一致する検出器は、x線、光子、及びその他の形態のエネルギーを感知する環境に適用可能である。
【0031】
[038] ここで図1を参照する。図1は、本開示の実施形態と一致した、例示的な電子ビーム検査(EBI)システム100を示している。図1に示すように、EBIシステム100は、メインチャンバ101と、ロード/ロックチャンバ102と、電子ビームツール104と、機器フロントエンドモジュール(EFEM)106とを含む。電子ビームツール104は、メインチャンバ101内に位置する。EFEM106は、第1のローディングポート106aと第2のローディングポート106bとを含む。EFEM106は、追加のローディングポートを含むことができる。第1のローディングポート106a及び第2のローディングポート106bは、検査すべきウェーハ(例えば、半導体ウェーハ、又は他の材料で作られたウェーハ)又はサンプル(ウェーハ及びサンプルは、以下ではまとめて「ウェーハ」と称される)を収容するウェーハ前面開口一体型ポッド(FOUP)を受け取る。
【0032】
[039] EFEM106内の1つ以上のロボットアーム(図示せず)は、ウェーハをロード/ロックチャンバ102に運ぶことができる。ロード/ロックチャンバ102は、ロード/ロック真空ポンプシステム(図示せず)に接続され、このポンプシステムは、大気圧よりも低い第1の圧力に達するようにロード/ロックチャンバ102内のガス分子を除去する。第1の圧力に達した後、1つ以上のロボットアーム(図示せず)は、ウェーハをロード/ロックチャンバ102からメインチャンバ101に運ぶことができる。メインチャンバ101は、メインチャンバ真空ポンプシステム(図示せず)に接続され、このポンプシステムは、第1の圧力よりも低い第2の圧力に達するように、メインチャンバ101内のガス分子を除去する。第2の圧力に達した後、ウェーハは電子ビームツール104による検査にかけられる。電子ビームツール104は、単一ビームシステム又はマルチビームシステムであってよい。電子ビームツール104にコントローラ109が電子的に接続される。コントローラ109は、EBIシステムの様々な制御を実行するように構成されたコンピュータであってよい。
【0033】
[040] ここで図2を参照する。図2は、マルチビーム画像(MBI)システムで使用するように構成され得る電子ビームツール104(本明細書では装置104とも称される)を示している。電子ビームツール104は、電子源202と、銃開口部204と、集光レンズ206と、電子源202から放出される一次電子ビーム210と、放射源変換ユニット212と、一次電子ビーム210の複数のビームレット214、216、及び218と、一次投影光学系220と、ウェーハステージ(図2には図示せず)と、複数の二次電子ビーム236、238、及び240と、二次光学系242と、電子検出デバイス244とを備える。一次投影光学系220は、ビームセパレータ222と、偏向走査ユニット226と、対物レンズ228とを備えることができる。電子検出デバイス244は、検出サブ領域246、248、及び250を備えることができる。
【0034】
[041] 電子源202、銃開口部204、集光レンズ206、放射源変換ユニット212、ビームセパレータ222、偏向走査ユニット226、及び対物レンズ228は、装置104の一次光軸260と位置合わせすることができる。二次光学系242及び電子検出デバイス244は、装置104の二次光軸252と位置合わせすることができる。
【0035】
[042] 電子源202は、カソードと、抽出器又はアノードとを備えることができ、一次電子は、カソードから放出され、抽出され又は加速されて、(仮想の又は現実の)クロスオーバー208を伴う一次電子ビーム210を形成することができる。一次電子ビーム210は、クロスオーバー208から放出されるものとして視覚化することができる。銃開口部204は、一次電子ビーム210の周辺電子を遮断して、クーロン効果を低減することができる。クーロン効果は、プローブスポット270、272、及び274のサイズの増大を引き起こす可能性がある。
【0036】
[043] 放射源変換ユニット212は、画像形成素子のアレイ(図2には図示せず)とビーム制限開口部のアレイ(図2には図示せず)とを備えることができる。画像形成素子のアレイは、超小型偏向器又は超小型レンズのアレイを備えることができる。画像形成素子のアレイは、一次電子ビーム210の複数のビームレット214、216、及び218を伴う、クロスオーバー208の(仮想の又は現実の)複数の平行な像を形成することができる。ビーム制限開口部のアレイは、複数のビームレット214、216、及び218を制限することができる。
【0037】
[044] 集光レンズ206は、一次電子ビーム210を集束させることができる。放射源変換ユニット212の下流側にあるビームレット214、216、及び218の電流は、集光レンズ206の集束力を調節することによって、又は、ビーム制限開口部のアレイ内の対応するビーム制限開口部の半径サイズを変更することによって変化させることができる。対物レンズ228は、検査用のウェーハ230上にビームレット214、216、及び218を集束させることができ、ウェーハ230の表面上に複数のプローブスポット270、272、及び274を形成することができる。
【0038】
[045] ビームセパレータ222は、静電双極子場及び磁気双極子場を生成するウィーンフィルタ型のビームセパレータであってよい。一部の実施形態では、それらが適用される場合、ビームレット214、216、及び218の電子に静電双極子場が及ぼす力は、磁気双極子場が電子に及ぼす力と、大きさが等しく、方向が反対になる可能性がある。したがって、ビームレット214、216、及び218は、偏向角ゼロでビームセパレータ222をまっすぐに通過することができる。しかしながら、ビームセパレータ222により生成されるビームレット214、216、及び218の全分散もゼロでない可能性がある。ビームセパレータ222は、ビームレット214、216、及び218から二次電子ビーム236、238、及び240を分離し、二次電子ビーム236、238、及び240を二次光学系242に向けることができる。
【0039】
[046] 偏向走査ユニット226は、ビームレット214、216、及び218を偏向させて、ウェーハ230の表面エリアにわたってプローブスポット270、272、及び274をスキャンすることができる。プローブスポット270、272、及び274におけるビームレット214、216、及び218の入射に応答して、二次電子ビーム236、238、及び240は、ウェーハ230から放出される可能性がある。二次電子ビーム236、238、及び240は、二次電子(50eV以下のエネルギー)及び後方散乱電子(50eVとビームレット214、216、及び218のランディングエネルギーとの間のエネルギー)を含むエネルギーの分布を伴う電子を含む可能性がある。二次光学系242は、二次電子ビーム236、238、及び240を、電子検出デバイス244の検出サブ領域246、248、及び250に集束させることができる。検出サブ領域246、248、及び250は、対応する二次電子ビーム236、238、及び240を検出し、ウェーハ230の表面エリアの画像を再構成するのに使用される対応する信号を生成するように構成することができる。
【0040】
[047] ここで図3Aを参照する。図3Aは、電子検出デバイス244の検出面を形成し得るセンサ表面300の例示的な構造を示している。センサ表面300は、4つの領域302A~D(2×2の矩形グリッド)に分割することができ、各領域302は、ウェーハ230の特定の場所から放出される対応するビームスポット304を受け取ることができる。全てのビームスポット304A~Dは、理想的な円形の形状を示し、特定位置のオフセットを有しない可能性がある。4つの領域が表示されているが、任意の複数の領域を使用できることが理解される。さらに、センサ表面300を4つの領域に分割することも任意である。センシング素子306を任意に選択することで特定の領域を形成することができる。検出器244の検出サブ領域246、248、及び250は、そのような領域で構成することができる。
【0041】
[048] 各センサ領域は、電子センシング素子306のアレイを備えることができる。電子センシング素子は、例えば、PINダイオード、アバランシェダイオード、電子増倍管(EMT)など、及びこれらの組み合わせを含む可能性がある。さらに、図3Aは、各領域302が、自前のセンシング素子306を有する所定の領域として互いから分離されていることを示しているが、これらの所定の領域は、例えば図3Cの表面センサ400のように、存在しない可能性があることが理解される。例えば、各領域が81個のセンシング素子(9×9グリッドのセンシング素子)を有する4つの所定の領域を有する代わりに、センサ表面は、依然として4つのビームスポットを感知することができる、18×18グリッドのセンシング素子を1つ有する可能性がある。
【0042】
[049] 電子センシング素子306は、センサ領域で受け取った電子に見合う電流信号を生成することができる。前処理回路は、生成された電流信号を電圧信号(受け取られた電子ビームスポットの強度を表す)に変換することができる。前処理回路は、例えば、高速トランスインピーダンス増幅器を備える可能性がある。処理システムは、例えば、センサ領域内に位置する電子センシング素子により生成された電流を合計することによって電子ビームスポットの強度信号を生成し、その強度信号をウェーハに入射する一次電子ビームのスキャンパスデータと相関させ、その相関関係に基づいてウェーハの画像を構成することができる。
【0043】
[050] 電子センシング素子306は電子ビームから電子を受け取るものとして説明されるが、他のタイプの検出器の場合に、センサ表面は、他のタイプの照射を受け取ることに応答して信号を生成するように構成することができる。例えば検出器は、特定の電荷を有する荷電粒子に反応することができる。また、検出器は、フラックス、空間分布、スペクトル、又はその他の測定可能な特性に感応することができる。したがって、検出器センシング素子は、ある種の又はあるレベルのエネルギー、例えば所定量のエネルギーを有する電子を受け取ることに応答して信号を生成するように構成することができる。
【0044】
[051] 一部の実施形態では、処理システムは、電子センシング素子306のいくつかにより生成された信号を選択的に合計して、ビームスポットの強度値を生成することができる。この選択は、どの電子センシング素子がビームスポット内に位置しているかの判断に基づくことができる。
【0045】
[052] 一部の実施形態では、処理システムは、ビームスポットの境界を特定することによって、どの電子センシング素子がビームスポットの外側に位置し、どの電子センシング素子がビームスポット内に位置しているかを特定することができる。例えば、図3Bを参照すると、処理システムは、ビームスポット304A及び304Bについて、一次境界312A、312B及び二次境界314A、314Bをそれぞれ特定することができる。一次境界312は、ビームスポットの強度を決定するために信号出力を含めるべき一セットの電子センシング素子306を囲むように構成することができる。
【0046】
[053] 二次境界314は、ビームスポットの中心部分を囲むように構成することができ、ビームスポットの特定の幾何学情報を提供するのに使用することができる。幾何学情報には、例えば、ビームスポットの形状、ビームスポットの1つ以上の特定位置などが含まれる可能性がある。ここで、特定位置とは、中心などのビームスポット内の所定の位置を指す可能性がある。処理システムは、二次境界314に基づいて一次境界312を決定する可能性もある。
【0047】
[054] また、特定位置の情報に基づいて、処理システムは、例えば、電子光学コンポーネント又は電子光学システム内の不完全さに起因する、ビームスポット304の位置のドリフトを追跡することもできる。不完全さは、製造又は組立プロセス中にもたらされたものである可能性がある。さらに、システムの長期間動作中にもたらされたドリフトが存在する可能性がある。処理システムは、境界の決定と、強度決定の際に含めるべき一セットの電子センシング素子とを更新して、強度決定の精度へのドリフトの影響を緩和することができる。さらに、処理システムは、電子ビームスポットのシフトを追跡することができる。
【0048】
[055] 一次又は二次境界312及び314により囲まれる電子センシング素子の各セットを形成するのに使用される電子センシング素子306の選択は、全体的な画像信号強度及び信号対雑音比に関係する各ビームスポットの指定された電子収集率、隣接する電子ビームの信号クロストーク、並びに各電子ビームスポットの対応する形状及び特定位置によって決定することができる。電子センシング素子の選択は、例えば、センシング素子に隣接配置された処理回路によって、又は外部コントローラによって制御することができる。各セットの形成は、静的であっても、動的に変化してもよい。ビームスポットの形状及び特定位置の変化情報は、例えば、電子光学系(例えば、一次投影光学系220)の動作を監視するのに使用することができる。ビームの位置決め及び形状に関して収集された情報は、例えば、電子光学系を調整する際に使用することができる。したがって、図3Bは、ビームスポット304Bが円形の形状から逸脱した形状を有することを示すが、電子光学系におけるドリフト又は電子光学系におけるコンポーネントの不完全さに起因する、位置、形状、及びグリッド情報などのこのようなタイプの逸脱は補償することができる。
【0049】
[056] ここで図3Dを参照する。図3Dは、電子検出デバイス244上で使用可能なセンサ表面500の例示的な構造を示している。センサ表面500は、それぞれがビームスポットの少なくとも一部を受け取ることができる複数のセンシング素子、例えばセンシング素子501、502、503などを備えたアレイ構造を有する。センシング素子501、502、503は、エネルギーを受け取ることに応答して電気信号を生成するように構成することができる。
【0050】
[057] センシング素子は、例えばPINダイオード、アバランシェダイオード、電子増倍管(EMT)など、及びこれらの組み合わせを備えることができる。例えば、センシング素子501、502、503は電子センシング素子であってよい。電子センシング素子は、センサアクティブエリアで受け取った電子に見合う電流信号を生成することができる。処理回路は、生成された電流信号を電圧信号(受け取った電子ビームスポットの強度を表す)に変換することができる。処理システムは、例えば、センサ領域内に位置する電子センシング素子により生成された電流を合計することによって電子ビームスポットの強度信号を生成し、その強度信号をウェーハに入射する一次電子ビームのスキャンパスデータと相関させ、その相関関係に基づいてウェーハの画像を構成することができる。
【0051】
[058] 図3Dに示すように、隣接するセンシング素子の間にエリア525を設けることができる。エリア525は、隣接する画素の辺及びコーナを互いに分離する分離エリアであってよい。
【0052】
[059] センサ表面500は矩形のグリッド配置を有するものとして描かれているが、様々な幾何学的配置を使用することができる。センシング素子は、例えば六角格子状に配置することができる。これによって、個々のセンシング素子は、それに応じた異なるサイズ及び形状を有することができる。センシング素子はまた、八角形タイリング、三角形タイリング、菱形タイリングなどで配置することもできる。センシング素子は、均一な形状として、かつ規則的なパッキングで設ける必要はない。例えば、半正六角形を含む五角形タイリングを使用することができる。これらの例は例示的なものであり、様々な修正を適用できることを理解されたい。
【0053】
[060] ここで図4Aを参照する。図4Aは、検出器600の層構造の簡略された図を示している。検出器600は、図2に示した検出器244として提供することができる。検出器600は、電子ビームの入射方向に実質的に平行な可能性がある厚さ方向に積層された複数の層を有するように構成することができる。複数の層は、センサ層610と回路層620とを含むことができる。センサ層610には上記のようにセンサ表面500を設けることができる。感知層610にセンシング素子、例えばセンシング素子611、612、及び613を設けることができる。隣接するセンシング素子の間に断面方向に配置されたスイッチング素子619を設けることができる。
【0054】
[061] 例えば、センシング素子611、612、及び613のそれぞれはダイオードとして構成することができる。さらに、スイッチング素子619は、MOSFETなどのトランジスタとして構成することができる。センシング素子611、612、613のそれぞれは、回路層620に電気的に接続するための出力を備えることができる。出力は、スイッチング素子619と一体化することができる、又は別々に設けることができる。出力は、金属層であり得るセンサ層610の最下層に組み込むことができる。
【0055】
[062] 一実施例では、図4Bに示すように、センシング素子611、612、613は、PINダイオードとして構成することができる。検出器デバイス600Aは半導体デバイスを含むことができる。例えば、PINダイオードデバイスを構成する半導体デバイスは、複数の層を有する基板として製造することができる。また、センシング素子611、612、613、及び/又はスイッチング素子619は、複数の個別の半導体デバイスとして構成することができる。個別の半導体デバイスは、直接的に互いに隣接するように構成することができる。
【0056】
[063] 検出器デバイス600Aは、最上層である金属層601を備えることができる。金属層601は、電子検出デバイス244に入射する電子を受け取る層である。したがって、金属層601は検出面として構成される。金属層601の材料は、例えばアルミニウムであってよい。金属層601にアルミニウムが使用される場合、電子検出デバイス244を保護するために表面の外側に酸化層を形成することができる。検出器デバイス600Aはまた、センサ層610の最下層である金属層605を備えることができる。金属層605の材料は、例えば銅であってよい。金属層605は、センシング素子611、612、613のそれぞれから誘導電流を搬送するための出力線を備えることができる。個々のセンシング素子611、612、613は、分離エリアであり得るエリア625によって断面方向に分離することができる。
【0057】
[064] 例えば、センシング素子611を構成し得るPINダイオードデバイスの動作において、金属層601に隣接してP+領域が形成される。P+領域はp型半導体層であってよい。P+領域に隣接して真性領域が形成される。真性領域は真性半導体層であってよい。真性領域に隣接してN+領域が形成される。N+領域はn型半導体層であってよい。これによって、真性領域は、P+領域とN+領域との間に挟まれる。金属層601の上面に電子が入射すると、真性領域は、P+領域からの電荷キャリアで溢れる。これによって、照射領域の金属層601下のエリアは駆動されることになる。
【0058】
[065] 電子検出デバイス244のセンサ層は、センシング素子に含まれる金属層601、金属層605、各種のP+領域、真性領域、及びN+領域の層として形成することができる。
【0059】
[066] 回路層620は、センサ層610に隣接して設けられる。回路層620は、線ワイヤと、様々な電子回路コンポーネントとを備える。回路層620は、半導体デバイスとして提供することができる。回路層620はまた、処理システムを備えることができる。回路層620は、センサ層610で検出された出力電流を受け取るように構成することができる。
【0060】
[067] 上記の説明は、金属又は金属層について考察しているが、代替手段、例えば導体材料を使用できることは明らかである。
【0061】
[068] 一部の実施形態では、スイッチング素子619は、別個のダイに形成することができる。図4Cに示すように、例えば、スイッチダイ630を設ける。スイッチダイ630は、複数のスイッチング素子619を備える。スイッチダイ630は、センサ層610と回路層620との間に挟まれる。スイッチダイ630は、センサ層610及び回路層620に電気的に接続される。
【0062】
[069] 図5Aには回路図が示されている。破線は、センサダイ701と回路ダイ702との間の境界を表す。例えば、回路ダイ702に示すようなレイアウトは、回路層620に設けられた回路を表すことができる。例えば、センサダイ701に示すようなレイアウトは、複数のセンシング素子を表すことができる。例えば、センサ層610は、センサダイに構成することができる。
【0063】
[070] 図5Bには別の回路図が示されている。回路ダイ702に示すレイアウトは、後で考察される追加の比較器771を含むことができる。
【0064】
[071] 図6には簡略化された回路図が示されている。図6に示すように、複数の画素P1、P2、P3、P4を設けることができる。画素P1、P2、P3、P4は、それぞれがセンシング素子と関連付けられ得る感知アレイの画素を表すことができる。
【0065】
[072] センシング素子から信号強度を検出する例示的なプロセスでは、センサ層のセンシング素子は、入射荷電粒子により誘起された電流を収集するように構成される。他のタイプのエネルギー変換を使用することもできる。電流は、センシング素子から、センシング素子からの出力を解析するように構成された回路層に出力される。回路層は、センシング素子からの出力を解析するための配線レイアウトと複数の電子コンポーネントとを備えることができる。
【0066】
[073] 信号強度検出のプロセスは、図5Aを参照して考察される。1つの画素を、センシング素子アレイの1つのセンシング素子と関連付けることができる。これによって、第1の画素がPINダイオード電流711を生成するように構成される。PINダイオード信号強度検出プロセスの開始時に、スイッチ721及びスイッチ731は開に設定されると同時に、スイッチ741は閉に設定される。これによって、キャパシタ735の電圧をVref2にリセットすることができる。
【0067】
[074] 次に、スイッチ721及びスイッチ741は開に設定されると同時に、スイッチ731は閉に設定される。この状態において、キャパシタ735は充電を開始し、電圧を生成する。キャパシタ735は、所定の期間、例えばt_chargeの間充電を行うように構成することができ、その後スイッチ731は開に設定される。
【0068】
[075] 続いて、比較器736は、キャパシタ735における電圧を基準値Vref1と比較する。基準値Vref1は所定の信号レベルとして設定することができる。回路は、基準値に基づいて、センシング素子が入射電子ビームからの電流を収集していることを示す信号を出力するように構成することができる。これによって、基準値は、PINダイオードからの信号レベルがビームスポット内に含まれる入射電子ビームからの電流を収集していると考えるのに十分なほど高いことを示す適切な値であってよい。比較器736において、キャパシタ735からの電圧がVref1より高い場合、出力信号がブロック750に送信される。
【0069】
[076] Vref1は、各センシング素子をビームスポットの外側境界内に含まれるように制御できるように設定することができる。値t_chargeは、ローカル論理、又は、例えばデータ線752を通してブロック750と通信する外部回路に基づいて決定することができる。論理ブロック及び回路コンポーネントは、信号強度検出や画素グループ化決定などの機能を局所的に実行できるように設定することができる。但し、各センシング素子の信号強度は収集することができ、決定は外部経路を介して行うことができる。例えば、アナログ信号経路及びADCは、アナログ信号線及びデータ線を介して外部コントローラと通信することができる。
【0070】
[077] 本明細書で説明されるように、感知アレイの各画素は、センシング素子への入射電子に基づいて電流を生成し、回路層と通信するセンシング素子と関連付けることができる。画素は、PINダイオード電流711を生成するように構成された第1の画素を参照して以上で考察したような回路に接続することができる。したがって、第2の画素は、PINダイオード電流712を生成するように構成することができる、といった具合である。PINダイオード電流712は、対応する回路素子、例えばスイッチ721b、スイッチ731b、スイッチ741b、キャパシタ735b、比較器736b、ブロック750bなどと接続することができる。
【0071】
[078] 再び図5Aを参照して、ステータスインジケータの生成及び設定が考察される。回路層は、センシング素子からの出力電流を使用して、ステータスインジケータを生成するように構成される。ステータスインジケータは、画素のグループ化を実行するための機能をトリガするように構成することができる。センシング素子のグループ化を実現する様々な方法を提供することができる。
【0072】
[079] 第1のグループ化の方法では、センシング素子のグループ化は、ローカル論理回路の信号強度フラグに従って実現することができる。第1の画素及び第2の画素が強い信号強度を有する場合、2つの画素はグループ化することができる。例えば、PINダイオード電流711及びPINダイオード電流712は、共に高い電流値を有することがある。つまり、キャパシタ735における電圧及びキャパシタ735bにおける電圧は、共にVref1より高くなることがある。このとき、スイッチ767は、2つの画素を併合するように閉に設定される。
【0073】
[080] 第1の画素及び第2の画素のうちの少なくとも一方が弱い信号を有する、つまり、キャパシタ735における、又はキャパシタ735bにおける電圧のいずれかがVref1より低い場合、スイッチ767は、2つの画素が併合されないように開に設定される。
【0074】
[081] スイッチ767は、2つのセンシング素子間の切替えを実行する素子として構成される。スイッチ767は回路ダイ702に位置する。スイッチ767は、MOSFETなどのトランジスタとして構成することができる。スイッチ767はまた、リレー、アナログスイッチ、ソリッドステートリレー、又はその他の半導体デバイスとして構成することができる。
【0075】
[082] スイッチ767は、回路ダイ702のローカル論理によってトリガすることができる。比較器736からの出力及び比較器736bからの出力は、スイッチ767を駆動するためのブロックに転送することができる。例えば、図5Aに示すように、ANDゲート760が設けられる。ANDゲート760は回路ダイ702に配置される。ANDゲート760は、2つの画素と関連付けられ、2つの画素間の1つのスイッチと関連付けられる。比較器736及び736bからの出力は、直接又は他のブロックを通してANDゲート760に転送することができる。ANDゲート760は、ANDゲート760に入力される信号、例えばステータスインジケータ751及びステータスインジケータ751bに基づいて、スイッチ767を切り替えるように構成される。スイッチ767が電界効果トランジスタなどのトランジスタである場合、スイッチは、そのゲートへの電圧の印加によって切り替えることができる。トランジスタのゲートは、少なくともゲートのコンタクトが金属層605に埋設されるように配置することができる。これによって、例えば、図4Bの構成では、電圧は金属層605に位置するコンタクトを有するゲートに印加される可能性がある。また、例えば図4Cの構成では、金属層は、スイッチダイ630の上部及び下部に設けることができる。この構成では、トランジスタスイッチのゲートは、少なくともゲートのコンタクトがスイッチダイ630の下部にある金属層に埋設されるように配置することができる。
【0076】
[083] ANDゲートが示されているが、センシング素子からの出力信号に基づいて、センシング素子間のスイッチを制御することを実現するために、様々なコンポーネントが使用される可能性があることが理解されるべきである。例えば、図6は、アレイ内の4つの画素の配置を示す簡略化された回路図である。このアレイにおいて、第1の画素P1は、PINダイオード電流711を生成し、これに基づいてステータス信号S1を出力するように構成することができる。ステータス信号S1は、ステータスインジケータ751に対応する可能性がある。第2の画素P2は、PINダイオード電流712を生成し、これに基づいてステータス信号S2を出力するように構成することができる。ステータス信号S2は、ステータスインジケータ751bに対応する可能性がある。第1の画素P1からのステータス信号S1及び第2の画素P2からのステータス信号S2はANDゲート760に入力される。ステータス信号S1及びステータス信号S2は、画素P1及び画素P2のそれぞれで生成された信号に基づいて生成することができ、例えば、画素の表面に入射した電子によって電流信号が誘起される可能性がある。ステータス信号S1は、画素P1における電流が所定の閾値に達したかどうかに基づいて生成される可能性がある。同様に、ステータス信号S2は、画素P2における電流が所定の閾値に達したかどうかに基づいて生成される可能性がある。ANDゲート760は、ステータス信号S1及びステータス信号S2に基づいた信号をスイッチ767に出力する。これによって、スイッチ767は、少なくとも2つの画素から生成された入力信号に基づいて制御されるように構成される。このような入力信号は電圧である可能性がある。スイッチ767の制御を実現するために様々な他のブロックや電気コンポーネントを使用できることが明らかであろう。
【0077】
[084] アレイの他の画素のために同様のコンポーネントを設けることができる。例えば、画素P3と画素P4との間にスイッチ767dが設けられる。画素P3及び画素P4は、画素P1及び画素P2と同様、それぞれステータス信号S3及びS4を出力するように構成することができる。さらに、画素は、複数の他の画素と通信することができる。例えば、画素P1とP2を接続するように構成されたスイッチ767に加えて、画素P1とP3との間にスイッチ767bを設けることができる、といった具合である。ステータス信号S1は、複数の隣接する画素に送信されるように構成することができる。
【0078】
[085] 第2のグループ化の方法では、センシング素子のグループ化は、外部論理回路に従って実現することができる。例えば、図5A及び図5Bでは、ブロック750はデジタル論理ブロックである可能性がある。ブロック750は、データ線752及びアドレス信号753を介して外部コンポーネントと通信することができる。ステータスインジケータ751は、データ線752を介して外部論理回路によって上書きされ、スイッチ767のステータスを制御することができる。このような外部論理回路は、回路ダイ702に設けることもできる、又は入出力デバイスによりブロック750に取り付けられた別個のシステムとして設けることができる。
【0079】
[086] 一部の実施形態では、各画素と関連付けられたローカル制御論理は、その対応するセンシング素子の信号レベルの示度を生成する。この示度は、2つの隣接するセンシング素子を、これらを接続するように構成されたスイッチによって接続すべきかどうかを決定するのに使用することができる。このようにして、センシング素子のグループを形成することができる。形成されたグループに基づいて、一次境界を形成することができる。
【0080】
[087] 信号強度に関する勾配情報を生成するために、図5Bに示すように、追加の比較器771を設けることができる。比較器771からの結果は、論理ブロック750及び750bに供給することができる。比較器771を含む構成によって、ビームスポットの強度を表す値を決定された一次境界に基づいて生成する処理を実行することができる。どの電子センシング素子がビームスポットの一次境界の外側にあると決定されたかに基づいて、グループ化を実行することができる。
【0081】
[088] 電子ビーム撮像において、ビームレット像の取得を実行することができる。画像取得のプロセスは、図5Aを参照して考察される。初めに、スイッチ721及びスイッチ731は開に設定されると同時に、スイッチ741は閉に設定される。検出器アレイの各行について、スイッチ721(又は対応するスイッチ)は、1つずつ閉に設定される。スイッチ721及び対応するスイッチを順次閉じることによって、検出器表面の電子スキャンを実行することができる。スキャニングを実行して、各画素のアナログ信号を読み出すことができる。例えば、アナログ出力線722は、アナログパスによって読み出される、外部デバイスに出力される、又はアナログ-デジタル変換器(ADC)に送信されるように構成することができる。
【0082】
[089] アナログ出力線722から出力された信号に基づいて、ビーム又はビームレットの画像再構成を実現することができる。再構成された画像に基づいた画像取得を行うためにコントローラを使用することができる。再構成された画像は、センシング素子のグループの境界を決定するのに使用することができる。例えば、1つのビームレットに対応する1つのグループを画定することができる。これによって、グループ内のセンシング素子の合計信号強度は、1つのビームレットの電流を表す。再構成された画像はまた、電子光学系の性能を評価するのに使用することができる。例えば、一次投影光学系220及び/又は二次光学系242は、再構成された画像に基づいて調整することができる。再構成された画像は、電子光学サブシステムにおける不完全さ又はドリフトを補償するのに使用することができる。
【0083】
[090] また、画素グループからの電流信号の低インピーダンス出力経路を得ることができる。例えば、スイッチ721などの複数のスイッチを、同じグループ内の複数の画素に対して設けることができる。同じグループの画素は近接している可能性がある。アナログ出力線722などの複数のアナログ信号線は、グループ化された出力にルーティングすることができる。また、複数のアナログ信号線は、複数の画素の同じグループにグループ化される場合に接続される可能性がある。
【0084】
[091] 例えば、スイッチ767は、第1のセンシング素子と第2のセンシング素子とをグループ化するように構成することができる。これによって、PINダイオード電流711及びPINダイオード電流712は、共に回路ダイ702を通るように経路指定することができる。PINダイオード電流711を伝達するための出力信号経路は、スイッチ721と731のうちどちらが開/閉であるかによって決まる、アナログ出力線722及び/又はその他の出力線を含むことができる。出力信号経路は回路ダイ702の一部であってよい。グループ化されたセンシング素子のための出力信号経路は、対応するスイッチング素子を介して接続することができる。
【0085】
[092] ある例について電子ビーム検査システムを参照して考察してきたが、フォトイメージセンサの応用例では、スイッチ721の後にバッファを追加して性能を高められることに留意すべきである。
【0086】
[093] 検出器アレイの例示的な実施形態では、検出器アレイの個々のセンシング素子を有効化又は無効化することができる。電子ビーム撮像の通常動作では、いくつかのセンシング素子を有効化して入射ビーム電流を検出することができる。
【0087】
[094] 例えば、図5Aを参照すると、キャパシタ735における電圧がVref1以上のとき、画素を有効化することができる。例えばオーバーライドモードでは、外部論理回路によって画素を有効化することもできる。オーバーライドモードでは、スイッチ721は、外部論理からの制御信号に応じて開いたり閉じたりして信号出力ルーティングを決定することができる。オーバーライドモードでは、スイッチ731は開に設定することができ、スイッチ741は閉に設定することができる。
【0088】
[095] 画素は、キャパシタ735における電圧がVref1より低いときは無効化することができる。例えばオーバーライドモードでは、外部論理回路によって画素を無効化することもできる。無効化のためのオーバーライドモードでは、スイッチ721は開に設定することができる。スイッチ731及びスイッチ741は閉に設定することができる。
【0089】
[096] オーバーライドモードにおける動作は、例えば、センシング素子にクロストークが存在すると判断されたときに行うことができる。クロストークは、ビームが収差や分散などによって隣接するビームと部分的に重なる場合に発生する可能性がある。一部の実施形態では、処理システムが、一次又は二次ビームスポット境界に基づいて部分的重複の発生を検出することができる。処理システムは、ビームスポットの強度値を測定する際に、ビームスポットが重なるエリアに位置するいくつかのセンシング素子からの出力を除外することができる。
【0090】
[097] ここで図7を参照する。図7は、センシング素子の位置データを関連付ける図を示している。検出器アレイは、M×N個のチャネルを有するJ×K個の画素を形成するように配置された複数のセンシング素子を備えることができる。1つのセンシング素子は画素P1で表すことができる。画素P1は、アドレス列AC_1を有する。画素P2は、アドレス列AC_2を有する、といった具合である。例えば、J×K個の画素を有する例示的なアレイでは、画素PJKは、アドレス列AC_Jとアドレス行AR_Kとを有する。各列はアナログ列を有することができる。例えば、画素P1は、画素P1のセンシング素子からの出力電流を搬送するアナログ列AnC_1を有する。
【0091】
[098] 各センシング素子は、アドレス列信号及びアドレス行信号によって選択することができる。例えば、画素P1は、AC_1及びAR_1でアドレス指定することができる。
【0092】
[099] データは、データ行信号によって読み出し、各センシング素子と関連付けられた各ローカル論理回路に書き込むことができる。例えば、データは、データ行DR_1を介して画素P1に対して送受信することができる。デジタル論理DLは、データ読み書きなどを制御することができる。
【0093】
[0100] 各センシング素子からのアナログ信号は、対応するアナログ列線を通過してマルチプレクサMuxに到達することができる。マルチプレクサMuxは、検出器アレイに位置することができる。マルチプレクサMuxは、検出器アレイの外部にある可能性もある。マルチプレクサMuxは、J個の入力とM×N個の出力とを有することができる。
【0094】
[0101] 画素は、そのそれぞれのアドレス線情報によって特定及びグループ化することができる。検出器アレイ内の任意の2つの画素は通信可能である。これによって、任意の位置にある任意の数の画素のグループ化を実現することができる。
【0095】
[0102] 複数のセンシング素子の位置情報は、様々な方法で使用することができる。例えば、位置情報は、ビーム強度と相関させてビームスポットの境界を決定することができる。また、処理システムは、信号強度の比較器による決定をもたらす電子センシング素子の位置に基づいて、強度勾配間の遷移が起こるセンサ表面上の位置を特定することができる。強度勾配情報は、一次及び二次境界に関わる決定に使用することができる。一部の実施形態では、位置データは、オーバーライドモードでの動作に使用して、2つの画素間のスイッチング素子をローカル論理とは無関係に制御することもできる。
【0096】
[0103] 処理システム、例えば回路ダイ702に埋設された、又は外部接続されたプロセッサは、ビーム境界の一部として特定された位置を決定する処理を実行することができる。処理システムは、電子センシング素子の各行及び列の電圧比較に基づいて、ビーム境界を構成し得る検出器アレイ表面上の一セットの位置を決定する処理を実行するように構成された比較器の構成を備えることができる。
【0097】
[0104] 一部の実施形態では、処理システムは、境界情報を使用してノイズ信号の影響を補償することによって、画像再構成の忠実性を改善することもできる。処理システムは、ビーム一次境界の外側に位置すると判定された電子センシング素子の出力から受け取った信号を除外することができる。これにより、一次境界の外側の電子センシング素子からのランダムなノイズ信号を除去することによって、画像再構成の忠実性を改善することができる。
【0098】
[0105] 図7では、複数のセンシング素子を相互接続する線、例えばAC_1、AR_1、DR_1、AnC_1などで示される線は、導体材料を基板上に印刷することによりパターン形成されたワイヤ線である可能性がある。ワイヤ線は、様々な方法、例えばMOSFETを製造するのに使用される通常プロセスによって製造することができる。ワイヤ線は、検出器アレイの回路層の一部である可能性がある。
【0099】
[0106] ここで図8を参照する。図8は、複数のセンシング素子を備えた検出器アレイを使用する検出システム900を示している。電子検出デバイス244上で使用できる検出器表面500を有する検出器アレイを設けることができる。検出器アレイは、J×K個の画素を備え、マルチプレクサ、例えばマルチプレクサMuxと接続されるM×N個の出力を有することができる。検出器アレイは、本明細書で考察されるようなセンサ層と回路層とを含む基板として構築することができる。
【0100】
[0107] 検出器アレイは、スイッチマトリクス905に接続することができる。スイッチマトリクス905は、ローカル画素回路を備え、J×K個の入力及びM×N個の出力を有するアナログスイッチマトリクスであってよい。
【0101】
[0108] スイッチマトリクス905は、信号調節回路アレイ910に接続することができる。信号調節回路アレイ910は、スイッチマトリクス905からの出力と一致するようにM×N個の入力と出力とを有することができる。スイッチ制御をスイッチマトリクス905で行えるため、スイッチマトリクス905からの出力を単純化することができる。信号調節回路アレイ910がスイッチマトリクス905に続く場合、信号調節回路アレイで行われる信号前処理を単純化することができる。
【0102】
[0109] 信号調節回路アレイ910は、利得及びオフセット制御を行うための並列アナログ信号処理経路アレイ920に接続することができる。並列アナログ信号処理経路アレイ920は、電子センシング素子の全てのグループからの信号が処理されるようにM×N個の入力と出力とを有することができる。
【0103】
[0110] 並列アナログ信号処理経路アレイ920は、電子センシング素子の全てのグループからの信号がデジタル化されるようにM×N個の入力と出力とを有し得る並列ADCアレイ930に接続することができる。
【0104】
[0111] 並列ADCアレイ930は、デジタル制御ユニット940に接続することができる。デジタル制御ユニット940は、並列アナログ信号処理経路アレイ920、並列ADCアレイ930、及びスイッチマトリクス905と通信し得るコントローラ941を備えることができる。デジタル制御ユニット940は、トランシーバを介して偏向及び画像制御(DIC)ユニットからの通信を送受信することができる。
【0105】
[0112] コントローラ941などの外部コントローラは、撮像制御を実行するように構成することができる。例えば、コントローラ941は、検出されたビームレットの画像を生成するように構成することができる。さらに、一次及び二次ビームスポット境界に基づいてグループ化を決定することができる。
【0106】
[0113] 図8はスイッチマトリクス905が信号調節回路アレイ910の前にある構成を示しているが、この順序が逆でもよいことは理解されるべきである。
【0107】
[0114] スイッチマトリクス905は、図5Aの回路ダイ702や、図5Bの回路ダイ702や、同様の構成に示されるような回路レイアウトを備えることができる。スイッチマトリクス905は、電子センシング素子間の、閾値電圧、例えばVref1との信号強度比較を行う。スイッチマトリクス905はまた、隣接する電子センシング素子間の信号強度比較を行うことができる。さらに、スイッチマトリクス905は、アナログ-デジタル変換のためのアナログ信号選択を行うことができる。そして、アナログ-デジタル変換は、並列ADCアレイ930で実行することができる。
【0108】
[0115] スイッチマトリクス905はまた、ローカルデジタル論理回路からの、電子センシング素子間の閾値電圧との比較や、電子センシング素子対間の比較などの信号強度ステータス読出しを行うことができる。ローカルスイッチステータスは、外部デジタル制御回路によって読出し又は上書きをすることができる。
【0109】
[0116] 一部の実施形態では、スイッチマトリクス905は、検出システム900のための単純化されたアーキテクチャを可能にすることができる。例えば、電子センシング素子の再構成を、過度に複雑なスイッチマトリクス設計を伴わずに行うことができる。各センシング素子グループの出力信号は、グループに接続された複数の出力線を通過することができる。これらの線は、グループのセンシング素子間の接続と共に、等価出力直列抵抗及び直列インダクタンスを大幅に低減するネットワークを形成することができる。これによって、一部の実施形態では、画素グループの出力インピーダンスを劇的に低減することができる。
【0110】
[0117] さらに、J×K個の画素が初めに検出器においてM×N個のグループにグループ化されるため、出力数を低減することができる。グループ化された複数の画素からの出力は、共通出力を有する可能性がある。例えば、M×N個の出力を有する構成を実現することができる。電子検出器アレイと信号調節回路(TIA)との間の接続ノードを劇的に減らすことができる。出力の総数を従来の検出器アレイと比べて大幅に減らすことができる。これによって、スケールアップにより適した構造を実現することができる。また、新しいデバイスを開発するのに伴うリスク及びコストを低減し得るより実用的なレイアウトを実現することができる。
【0111】
[0118] さらに、信号調節回路の数を減らすことでASICの総消費電力を減らすことができる。
【0112】
[0119] また、画素数と検出器アレイ製造の困難性との間のトレードオフ関係を解消することができる。例えば、画素数の制限は、スイッチマトリクスと共に形成されるコンタクトの数に関連付けることができる。したがって、使用されるコンタクト及び出力線の数を減らすことによって、高い画素数を実現することができる。また、個別の画素不良に対する高い耐性を実現することができる。
【0113】
[0120] 検出器アレイは、検出器アレイが複数のセンシング素子及びそれらの関連回路の構成を記憶できるように自前のメモリを備えることができる。例えば、ローカルステータスの表示751及びセンシング素子のグループ化をメモリに記憶することができる。メモリにスイッチの状態を記憶することができる。
【0114】
[0121] また、スイッチマトリクス構造を、当業者には理解されるであろう標準的なデバイス処理によって実現することができる。したがって、製造上の困難性の増大及びコストの増大を回避することができる。
【0115】
[0122] 実施形態については、以下の条項を使用してさらに説明することができる。
【0116】
1. 検出器であって、
第1の素子と第2の素子とを含む複数のセンシング素子を備えた基板と、
第1の素子と第2の素子とを接続するように構成されたスイッチング素子と、を備え、
第1の素子が、第1の素子がビームを示す第1の荷電粒子を検出したことに応答して第1の信号を生成するように構成され、第2の素子が、第2の素子がビームを示す第2の荷電粒子を検出したことに応答して第2の信号を生成するように構成され、
スイッチング素子が、第1の信号及び第2の信号に基づいて制御されるように構成された、検出器。
【0117】
2. 基板を含むセンサダイと、
スイッチング素子と、スイッチング素子を制御するように構成された1つ以上の回路とを含む回路ダイと、をさらに備えた、条項1に記載の検出器。
【0118】
3. スイッチング素子が、第1の素子と第2の素子とを接続するように構成されたスイッチを備える、条項1及び2のいずれか一項に記載の検出器。
【0119】
4. 基板がダイオードを備える、条項1から3のいずれか一項に記載の検出器。
【0120】
5. 第1の素子が、第1の素子が第1の所定量のエネルギーを有する第1の荷電粒子を受け取ったことに応答して第1の信号を生成するように構成され、第2の素子が、第2の所定量のエネルギーを有する第2の荷電粒子を受け取ったことに応答して第2の信号を生成するように構成された、条項1から4のいずれか一項に記載の検出器。
【0121】
6. 第1の素子が、第1の素子が第1の所定量のエネルギーを有する第1の電子を受け取ったことに応答して第1の信号を生成するように構成され、第2の素子が、第2の所定量のエネルギーを有する第2の電子を受け取ったことに応答して第2の信号を生成するように構成された、条項1から4のいずれか一項に記載の検出器。
【0122】
7. 基板が、厚さ方向に、検出面として構成された最上金属層と、最下金属層とを備え、
最上金属層と最下金属層との間のエリアが、断面が電荷キャリア領域である、条項1から6のいずれか一項に記載の検出器。
【0123】
8. スイッチング素子が電界効果トランジスタを備え、電界効果トランジスタが、少なくとも金属層に作られたゲートのコンタクトを備える、条項1から7のいずれか一項に記載の検出器。
【0124】
9. 検出器であって、
隣接する第1の素子と第2の素子とを含むセンシング素子のアレイを備えたセンサ層と、
第1の素子及び第2の素子に電気的に接続された1つ以上の回路を備えた回路層と、
第1の素子と第2の素子とを接続するように構成されスイッチング素子と、を備え、
1つ以上の回路が、
第1の素子が所定量のエネルギーを有する荷電粒子を受け取ったときに第1のステータスインジケータを生成し、
第2の素子が所定量のエネルギーを有する荷電粒子を受け取ったときに第2のステータスインジケータを生成し、
第1のステータスインジケータ及び第2のステータスインジケータに基づいてスイッチング素子を制御するように構成された、検出器。
【0125】
10. スイッチング素子がトランジスタを備える、条項9に記載の検出器。
【0126】
11. 回路層がスイッチング素子を備える、条項9に記載の検出器。
【0127】
12. センサ層及び回路層が、基板の断面においてスイッチング素子を挟む、条項9及び10のいずれか一項に記載の検出器。
【0128】
13. 検出器システムであって
第1の素子と第2の素子とを含む複数のセンシング素子を備えた検出器アレイと、
第1の素子と第2の素子とを接続するように構成されたスイッチング素子と、
第1の素子がビームを示す第1の荷電粒子を検出したことに応答して第1の信号を生成し、第2の素子がビームを示す第2の荷電粒子を検出したことに応答して第2の信号を生成するように構成された1つ以上の回路と、
1つ以上の回路に接続されたコントローラと、を備える検出器システム。
【0129】
14. スイッチング素子と1つ以上の回路とを備えた回路層をさらに備える、条項13に記載のシステム。
【0130】
15. コントローラが、第1の素子及び第2の素子のいずれかのアドレスに基づいてスイッチング素子を制御するように構成された、条項13及び14のいずれか一項に記載のシステム。
【0131】
16. コントローラが、ビームに基づいた画像を取得し、画像に基づいて指令信号を生成するように構成され、
1つ以上の回路が、指令信号に基づいてスイッチング素子を制御するように構成された、条項13から15のいずれか一項に記載のシステム。
【0132】
17. 検出器アレイが、第2の数のグループにグループ化されるように構成された第1の数の画素を備え、第2の数が第1の数より小さい、条項13から16のいずれか一項に記載のシステム。
【0133】
18. 信号調節回路アレイと、
並列アナログ信号処理経路アレイと、
並列アナログ-デジタル変換器アレイと、
デジタル制御ユニットと、をさらに備え、
信号調節回路アレイ、並列アナログ信号処理経路アレイ、並列アナログ-デジタル変換器アレイ、及びデジタル制御ユニットが、複数のチャネルを介して検出器アレイに接続され、複数のチャネルの数が第2の数以上である、条項17に記載のシステム。
【0134】
19. コントローラが、1つ以上の回路のローカル論理をオーバーライドするように構成された、条項13から18のいずれか一項に記載のシステム。
【0135】
20. 1つ以上の回路がコントローラを備える、条項13から19のいずれか一項に記載のシステム。
【0136】
21. コントローラが検出器アレイの外部にある、条項13から19のいずれか一項に記載のシステム。
【0137】
22. 第1の素子及び第2の素子が共通出力を有する、条項13から19のいずれか一項に記載のシステム。
【0138】
23. 複数のチャネルの数が第2の数に等しい、条項18に記載のシステム。
【0139】
24. 検出器であって、
第1の素子と第2の素子とを含む複数のセンシング素子を備えた基板と、
第1の素子と第2の素子とを接続するように構成されたスイッチング素子と、を備え、
第1の素子が、第1の素子が入力を検出したことに応答して第1の信号を生成するように構成され、第2の素子が、第2の素子が入力を検出したことに応答して第2の信号を生成するように構成され、
スイッチング素子が、第1の素子と第2の素子とをグループ化するように構成された、検出器。
【0140】
25. 第1の素子に接続された第1の出力信号経路と、
第2の素子に接続された第2の出力信号経路と、をさらに備え、
スイッチング素子が、第1の出力信号経路と第2の出力信号経路とを接続するように構成された、条項24に記載の検出器。
【0141】
26. 第1の信号及び第2の信号に基づいてスイッチング素子を制御するように構成された1つ以上の回路をさらに備えた、条項24及び25のいずれか一項に記載の検出器。
【0142】
27. スイッチング素子を備えた回路ダイをさらに備える、条項24から26のいずれか一項に記載の検出器。
【0143】
28. スイッチング素子と、第1の出力信号経路と、第2の出力信号経路と、を備えた回路ダイをさらに備えた、条項25に記載の検出器。
【0144】
29. 検出器が、第2の数のグループにグループ化されるように構成された第1の数の画素を備え、第2の数が第1の数より小さい、条項24から28のいずれか一項に記載の検出器。
【0145】
23. 第1の所定のエネルギー及び第2の所定のエネルギーが同じ所定のエネルギーである、条項5又は6のいずれか一項に記載の検出器。
【0146】
24. 第1の所定のエネルギー及び第2の所定のエネルギーが異なる所定のエネルギーである、条項5又は6のいずれか一項に記載の検出器。
【0147】
25. 荷電粒子が電子である、条項5に記載の検出器。
【0148】
26. 1つ以上の回路が複数の回路を備え、1つ以上の回路に接続されているコントローラが、複数の回路のいずれかに接続されているコントローラを含む、条項13に記載の検出器。
【0149】
[0123] 図面のブロック図は、本開示の様々な例示的な実施形態に係る、システム、方法、及びコンピュータハードウェア/ソフトウェア製品の可能な実装形態のアーキテクチャ、機能、及び動作を示す。これに関して、フローチャート又はブロック図における各ブロックは、モジュール、セグメント、又はコードの一部を表すことができ、それは、指定された論理機能を実現するための1つ以上の実行可能命令を含む。一部の代替的な実装形態では、ブロックで示した機能は図面で説明した順序と異なる順序で行われてもよいことが理解されるべきである。例えば、連続して示す2つのブロックが、実質的に同時に実行されてもよいし、あるいは関連する機能に応じて時には逆の順序で実行されてもよい。ブロック図の各ブロック、及びブロックの組み合わせが、指定された機能もしくは動作を実行する専用のハードウェアベースのシステム、又は専用ハードウェア及びコンピュータ命令の組み合わせによって実現できることもまた理解されるべきである。
【0150】
[0124] 本発明は、以上で説明し、添付の図面に示した通りの正確な構成に限定されるものではなく、また、本発明の範囲から逸脱することなく様々な修正及び変更を行うことができることが理解されるであろう。例えば、例示的な検出器は、電子ビームシステムに関して説明及び記述がなされているが、本開示の態様と一致した検出器は、光検出器システム、x線検出システム、及びその他の高エネルギー電離粒子の検出システムなどに適用可能である。本開示の態様に係る検出器は、走査電子顕微鏡(SEM)、CMOSイメージセンサ、民生カメラ、特殊カメラ、又は工業用カメラなどに適用可能である。
【0151】
[0125] 本発明の範囲は、添付の特許請求の範囲によってのみ限定されるべきであることが意図されている。
図1
図2
図3A
図3B
図3C
図3D
図4A
図4B
図4C
図5A
図5B
図6
図7
図8