ホーム > 特許ランキング > 富士通セミコンダクター株式会社 > 2011年 > 特許一覧
※ ログインすれば出願人(富士通セミコンダクター株式会社)をリストに登録できます。ログインについて
■ 2011年 出願公開件数ランキング 第93位 464件
(2010年:第158位 315件)
■ 2011年 特許取得件数ランキング 第53位 577件
(2010年:第129位 243件)
(ランキング更新日:2025年5月30日)筆頭出願人である出願のみカウントしています
2012年 2013年 2014年 2015年 2016年 2017年 2018年 2019年 2020年 2021年 2022年 2023年 2024年 2025年
公報番号 | 発明の名称 | 公報発行日 | 備考 |
---|---|---|---|
特許 4829631 | 半導体装置の製造方法及び研磨装置 | 2011年12月 7日 | |
特許 4831899 | 半導体集積回路及びクロック制御方法 | 2011年12月 7日 | |
特許 4833527 | 絶縁ゲート型半導体装置及びその駆動方法 | 2011年12月 7日 | |
特許 4834051 | 半導体記憶装置及び半導体装置 | 2011年12月 7日 | |
特許 4833031 | 表面形状センサとその製造方法 | 2011年12月 7日 | |
特許 4825429 | 半導体装置 | 2011年11月30日 | |
特許 4825538 | 半導体装置の製造方法 | 2011年11月30日 | |
特許 4825559 | 半導体装置 | 2011年11月30日 | |
特許 4824785 | コアサイズ見積もり方法、チップサイズ見積もり方法及び設計装置 | 2011年11月30日 | |
特許 4824180 | 半導体記憶装置 | 2011年11月30日 | |
特許 4827653 | 半導体装置とその製造方法 | 2011年11月30日 | |
特許 4825905 | レイアウト設計装置、レイアウト設計プログラム、および記録媒体 | 2011年11月30日 | |
特許 4824900 | 半導体記憶装置及びその制御方法 | 2011年11月30日 | |
特許 4824451 | 欠陥検査システム及び欠陥検査補正方法 | 2011年11月30日 | |
特許 4827764 | 分数分周PLL装置、およびその制御方法 | 2011年11月30日 |
577 件中 46-60 件を表示
※ をクリックすると公報番号が選択状態になります。クリップボードにコピーする際にお使いください。
このページの公報番号をまとめてクリップボードにコピー
4829631 4831899 4833527 4834051 4833031 4825429 4825538 4825559 4824785 4824180 4827653 4825905 4824900 4824451 4827764
※ ログインすれば出願人をリストに登録できます。富士通セミコンダクター株式会社の知財の動向チェックに便利です。
5月30日(金) -
5月30日(金) -
5月30日(金) -
6月4日(水) -
6月4日(水) -
6月4日(水) -
6月5日(木) -
6月6日(金) -
東京都品川区東品川2丁目2番24号 天王洲セントラルタワー 22階 特許・実用新案 意匠 商標 外国特許 外国意匠 外国商標 訴訟 鑑定 コンサルティング
〒063-0811 札幌市西区琴似1条4丁目3-18紀伊国屋ビル3階 特許・実用新案 意匠 商標 外国特許 外国意匠 外国商標 訴訟 コンサルティング
埼玉県戸田市上戸田3-13-13 ガレージプラザ戸田公園A-2 特許・実用新案 意匠 商標 外国特許 外国意匠 外国商標 訴訟 鑑定 コンサルティング